电子技术基础三阶段评测.docx
- 文档编号:9452354
- 上传时间:2023-02-04
- 格式:DOCX
- 页数:23
- 大小:146.32KB
电子技术基础三阶段评测.docx
《电子技术基础三阶段评测.docx》由会员分享,可在线阅读,更多相关《电子技术基础三阶段评测.docx(23页珍藏版)》请在冰豆网上搜索。
电子技术基础三阶段评测
正在加载试卷...
电子技术基础(三)-阶段测评1
1.单选题
电路如图所示,已知R1=R2=R3=1KΩ,Us=2V。
则电流I等于( )
b1mA
并联电路中,端电压相等,I=UsR2+R3=2V1KΩ+1KΩ=1mA。
已知工作在放大区的某硅晶体三极管的三个电极电位如下图所示,则a、b、c三个电极分别为()
b集电极、基极、发射极
三极管处于放大时,发射结正偏,集电结反偏;则a、b、c三个电极分别为集电极、基极、发射极。
电路如下图所示,能正确反映电压U1和U之间关系的表达式是( )
cU1=R1R1+R2U
在串联电路中,根据分压公式:
U1=R1R1+R2U。
电路如下图所示,则二极管D1、D2的状态为( )
bD1截止,D2导通
D1管的正向管压降小于D2管的正向管压降,所以D2导通,D1截止。
集成运放内部电路的输入级电路一般采用( )
b差动放大电路
集成运放内部电路包括输入级电路,中间级电路,输出级电路和偏置电路,一般输入级电路采用差动放大电路。
为使放大电路的输出电压稳定、输入电阻增大,需引入的交流负反馈是( )
a电压串联
电压反馈稳定输出电压,串联反馈增大输入电阻,所以是电压串联反馈。
晶体三极管用于放大时,其发射结和集电结的正确偏置状态是()
b发射结正偏,集电结反偏
三极管处于放大时,发射结正偏,集电结反偏;三极管处于饱和时,发射结正偏,集电结正偏;三极管处于截止时,发射结反偏,集电结反偏。
如下图所示电路的等效电阻R等于( )
c15
R=(4+6//3)//(1+5)+4+8=15Ω。
如图所示波形中,表示恒定直流电压信号的是()
aA
直流电压是不随时间变化的电量。
图示电路中二极管D1和D2的导通电压均为0.7V,当U1=10V,U2=5V时,可以判断出( )
aD1导通,D2截止
D1管的正向管压降大于D2管的正向管压降,所以D1导通,D2截止。
并联RLC电路谐振时,其输入端的电压和电流相位之间的关系是( )
c电压与电流同相
并联电路谐振时,电路等效为纯电阻,因此电压与电流同相。
下列关于电抗元件上电压和电流的描述中,正确的是()
c电感上流过的电流和电容两端的电压都不能突变
电感上流过的电流和电容两端的电压都不能突变。
已知某晶体管的三个电极电位如下图所示,则该晶体管工作在( )
c放大区
B点电位高于E点电位,而小于C点电位,发射结正偏,集电结反偏,所以三极管工作在放大区。
集成运放接成电压跟随器时,电路反馈形式应为( )
a电压串联负反馈
集成运放接成电压跟随器时,电路反馈形式为电压串联负反馈。
正弦电压u(t)=Umsin(ωt)(V),则正弦电压的有效值等于( )
b22Um
正弦电压的有效值等于正弦电压的最大值除于2。
加在某电容C=1μF上的电压为uC(t)=10cos(10t+45°)(V),则流过该电容的电流iC(t)的相位与uC(t)相位之间的关系为( )
c电流超前电压90°
纯电容电路,电流超前电压90°;纯电感电路,电流滞后电压90°。
下列不是电感属性的是()
d电感不能储存磁场能
该题考查电感元件是实际电感器的理想化模型。
在电工技术中,常把导线绕成线圈的形式,以增强线圈内部的磁场来满足某种实际工作的需要,这样的线圈就称为电感线圈或电感器,由于磁场具有能量,因此我们说电感器是一种储能元件,它储存的是磁场能量。
根据这些理论的分析我们很容易选中D这个选项。
电路如下图所示,Is为独立电流源,若外电路不变,仅电阻R变化时,将会引起()
c电流源Is两端电压的变化
因为R与电流源串联,所以流过外电路的电流不变,外电路的端电压也不变;仅电阻R变化时,电阻两端的电压变化,电流源两端的电压也随着变化。
根据这些理论的分析我们很容易选中C这个选项。
欲使电路的独立电源作用为零,应将()
c电压源以短路代替,电流源以开路代替
欲使电路的独立电源作用为零,应将电压源以短路代替,电流源以开路代替。
根据这些理论的分析我们很容易选中C这个选项。
任何一个有源二端线性网络的等效电路是()
d一个理想电压源和一个电阻的串联电路
该题考查二端口网络的含义。
任何一个有源二端线性网络都可以等效为一个理想电压源和一个电阻的串联电路。
根据这些理论的分析我们很容易选中D这个选项。
关于直流电,下列说法错误的是()
d电压有时正有时负
该题考查直流电的定义。
一般来说,我们把方向不随时间变化的电压(或电流)都称为直流电压(或电流)。
如果电压(或电流)的大小和方向都不随时间变化,则称为恒定直流电压(或电流)。
如仅是大小变化而方向不改变的电压(或电流),则称为脉动直流电压(或电流)。
根据这些理论的分析我们很容易选中D这个选项。
不属于电路组成部分的是()
d波形
该题考查电路的一般组成。
电路一般由电源、负载及中间环节三部分组成。
只有题中的D和本题无关,所以选择D。
测得放大电路中某三极管各电极对地的电位VB=2.7V,VE=2V,VC=6V,则该管是()
c硅PNP管
该题考查三极管的三个电极之间的关系。
首先要理解PN结的导通电压降,当PN结正向导通之后,其正向压降基本维持不变,一般硅管的约为0.7V,锗管的约为0.3V。
然后在本题中找到两个电位比较接近的2V和2.7V相差0.7v,所以这个三极管是硅材料的,然后根据题中给出的电压就可以很方便的比较出满足的是VE 电子技术基础(三)-阶段测评2 1.单选题 1.15.0 单相桥式整流电路,变压器次级电压为10V(有效值),则整流后的输出直流电压为() B9V 整流后的输出直流电压为变压器次级电压(有效值)的0.9倍。 1.25.0 单相桥式整流滤波电路中,若变压器副边电压的有效值为20V,那么当电容断开时,电阻负载两端的直流电压为( ) C18V 单相桥式整流滤波电路中,当电容断开时,输出电压等于变压器副方电压有效值的0.9倍。 1.35.0 如输出电压为5V,最大输出电流为0.5A,则可选用的集成稳压器是() D78M05 集成稳压器78M05是输出电压为5V,输出最大电流为500mA的3引脚电源稳压器。 1.45.0 在电阻性负载单相半波整流电路中,如果输出电流平均值是IO(AV),则二极管中的电流平均值为() CIO(AV) 在电阻性负载单相半波整流电路中,二极管中的电流平均值等于输出电流平均值。 1.55.0 在反相比例运算电路中,正确的是() Au+=u-=0,共模输入信号uic=0 在反相比例运算电路中,u+=u-=0,共模输入信号uic=0。 1.65.0 集成运放作为线性应用时,电路形式一般是( ) D深度负反馈 集成运放作为线性应用时,电路形式一般是深度负反馈。 1.75.0 单相桥式整流电路,U2为变压器副边电压有效值,则二极管承受的最高反压URM为( ) B2U2 URM=2U21.85.0 理想集成运算放大器工作在线性区时的两个重要结论是() B有虚短,有虚断 理想集成运算放大器工作在线性区时的两个重要结论是虚短和虚断。 1.95.0 若要求集成稳压器输出电压为-5V,最大输出电流为1.5A,则可选用的集成稳压器是( ) D7905 集成稳压器输出电压为-5V,最大输出电流为1.5A,选用7905集成稳压器。 1.105.0 开关型集成稳压器与普通线性集成稳压器相比较,前者的突出特点是( ) B效率高 开关型集成稳压器与普通线性集成稳压器相比较,前者的突出特点是效率高。 1.115.0 R0是理想运放的输出电阻,其特征是() AR0=0 输出电阻越小越好,理想状态下为零。 1.125.0 下列关于集成电路论述错误的是() B集成稳压器不是集成电路 关于集成电路,主要掌握: 集成电路按功能不同可分为模拟集成电路和数字集成电路两大类。 集成电路的种类很多,包括集成运算放大器、集成稳压器、集成功率放大器、集成模拟乘法器以及各种专用集成电路等,模拟集成电路是用来产生、放大、处理各种模拟信号的集成电路。 数字集成电路则是用来产生和处理各种数字信号的集成电路。 根据这个理论的掌握,可以对本题进行选择B。 1.135.0 单相桥式整流电容滤波电路中,设变压器副边电压有效值为10V,若滤波电容和某个二极管同时开路,则负载电阻上电压为() C4.5V 二极管断开相当于半波整流了,输出电压就是副边的0.45倍。 根据这样的理论分析,所以本题选择C。 1.145.0 如要求能放大两信号的差值,又能抑制共模信号,采用()输入方式电路。 C差动 差动输入方式电路能放大两信号的差值,又能抑制共模信号。 根据这样的理论分析,所以本题选择C。 1.155.0 关于电容滤波的特点不正确的是() C电路没有电流冲击 这题主要考查直流稳压电源中的电容滤波的特点,电容滤波具有输出电压较高;输出电压脉动较小;电路具有一定的电流冲击;电路的外特性较差,输出电压会跟着输出负载的电阻值上下波动。 1.165.0 欲将方波电压转换成三角波电压,应选用() C积分运算电路 积分运算电路可以完成将方波电压转换成三角波电压。 根据这样的理论分析,所以本题选择C。 1.175.0 单相半波整流电路接上电容滤波后() C整流二极管承受的反向电压降低 单相半波整流电路接上电容滤波后,整流二极管承受的反向电压降低。 根据这样的理论分析,所以本题选择C。 1.185.0 如果在整流电路的负载两端并联一个滤波电容,其输出波形脉动的大小将随着负载电阻值和电容量的增加而() B减小 如果在整流电路的负载两端并联一个滤波电容,其输出波形脉动的大小将随着负载电阻值和电容量的增加而减小。 根据这样的理论分析,所以本题选择B。 1.195.0 单相桥式整流电路中,流过每只整流二极管的平均电流是负载平均电流的() B0.5倍 单相桥式整流电路中,流过每只整流二极管的平均电流是负载平均电流的一半,所以本题选B。 1.205.0 在单相桥式整流电路中,设变压器副边电压有效值为U2=100V,则负载两端的平均电压是() B90V 在单相桥式整流电路中,负载两端的平均电压是变压器副边电压有效值的0.9倍。 根据这样的理论分析,所以本题选择B。 正在加载试卷... 电子技术基础(三)-阶段测评3 1.单选题 1.15.0 两个一位二进制数A和B的数据比较器,表示A>B的输出G表达式为( ) cG=AB¯ 两个一位二进制数A和B的数据比较器,表示A>B的输出G表达式为: G=AB¯。 1.25.0 某逻辑电路真值表如下表所示,其函数F的表达式是( ) bF=A¯ F=A¯⋅B¯+A¯B=A¯ 1.35.0 将二进制数(11001)2转换成十进制数为() c(25)10 (11001)2=1⋆24+1⋆23+0⋆22+0⋆21+1⋆20=(25)10。 1.45.0 数字电路中基本逻辑运算关系有( ) b3种 数字电路中基本逻辑运算关系有逻辑与、逻辑或和逻辑非。 1.55.0 十进制数(27)10转换为十六进制数为( ) b(1B)16 (27)10=(1B)16。 1.65.0 与A+B相等的函数式是() bB+A 逻辑表达式满足交换律 1.75.0 对于共阳极七段显示数码管,若要显示数字“5”,则七段显示译码器输出abcdefg应该为( ) a0100100 若要显示数字“5”,则b和e不亮,对于共阳极七段显示数码管只需把b和e置1,其它置0。 1.85.0 与非门的逻辑功能为() b输入有0,输出为1,输入全1,输出为0 与非门的逻辑功能为有0出1,全1出0。 1.95.0 在下列各图中,使输出F=1的电路是( ) aA 在图A中,F等于A和0的与非,所以F=1。 1.105.0 一个十六选一的数据选择器,其地址输入端有() b4个 十六选一的数据选择器中,16=24,地址输入端需要4个。 1.115.0 卡诺图中,把8个相邻项合并,能够消除的变量数为( ) c3个 卡诺图中,把8个相邻项合并,能够消除的变量数为3个。 1.125.0 若逻辑表达式F=A+B¯,则下列表达式中与F相同的是( ) aF=A¯⋅B¯ F=A+B¯=A¯⋅B¯ 1.135.0 下列不属于三个输入变量A、B、C组成逻辑函数的最小项的是() dAB¯ 该题考查最小项中,每一项的特点,在最小项中,每个乘积项中都要包括三个输入变量;而D选项中没有C这个变量,所以错误。 1.145.0 若在编码器中有50个编码对象,则要求输出二进制代码位数为()位。 b6 因为2的6次乘方等于64,这样可以表示出50个编码,其他不是浪费就是无法表示这么多编码。 经过分析可以得到,本题应该选择B这个选项。 1.155.0 将十进制数(18)10转换成八进制数是() c22 将18除以8依次求余数就可以了。 最后得到本题的C这个选项是正确的。 1.165.0 三变量函数F(A,B,C)=A+BC的最小项表示中不含下列()项。 am2 1.175.0 在下列逻辑电路中,不是组合逻辑电路的有() d寄存器 寄存器是一个输出跟输入有关系的时序逻辑电路。 根据这样的理论,所以本题应该选择D这个选项。 1.185.0 8线-3线制的74LS148属于() b优先编码器 74LS148优先编码器,可以用它来制作电子抢答器。 根据这样的理论,所以本题应该选择B这个选项。 1.195.0 下列4个卡诺图中不正确的是() cC 该题考查卡诺图的基础理论。 对于具有两个输入变量A和B的逻辑函数,把输入变量A和B分别横写和竖写,列出可能的取值0和1,再把与A和B形成的最小项填入对应的方格中。 根据这样的理论去判断只有C选项是不符合要求的。 1.205.0 一个八选一数据选择器的数据输入端有()个。 d8 选择器就是要将多个输入依次读进来,然后再进行根据地址选择的器件。 根据这样的理论,所以本题应该选择D这个选项。 将表达式进行这样的化简F=A¯⋅B¯C+A¯⋅B¯⋅C¯=A¯⋅B¯,这里使用的是() a并项法 该题考查逻辑函数的公式化简方法,就是利用逻辑代数的公理、基本定律等,将复杂的逻辑函数进行化简的方法,常用的有并项法、吸收法、消项法和配项法。 F=A¯⋅B¯C+A¯⋅B¯⋅C¯=A¯⋅B¯(C+C¯)=A¯⋅B¯⋅1=A¯⋅B¯,这样我们很容易看出,使用的是选项A中的并项法。 正在加载试卷... 电子技术基础(三)-阶段测评4 1.单选题 1.15.0 图示可编程PROM器件中,A和B为输入变量,输出F为( ) dF=A¯⋅B¯+AB A非和B非经过与门输出作为或门的输入,同时A和B经过与门输出作为或门的另一输入,或门输出F=A¯⋅B¯+AB。 1.25.0 设计一个能存放8位二进制代码的寄存器需要触发器( ) A8个 一个触发器存放一位二进制代码,8位二进制代码需要8个触发器。 1.35.0 在下列各图中,能实现Qn+1=Qn¯的电路是( ) bB 在图B中,Qn+1=D=Qn¯ 1.45.0 简单可编程逻辑器件PAL中,其基本结构是() A可编程与阵列和固定或阵列 简单可编程逻辑器件PAL中,其基本结构是可编程与阵列和固定或阵列。 1.55.0 具有“置0”、“置1”、“保持”、“翻转”功能的触发器是() BJK触发器 JK触发器具有“置0”、“置1”、“保持”、“翻转”功能。 1.65.0 可编程器件FPGA也称为( ) D现场可编程门阵列 可编程器件FPGA也称为现场可编程门阵列。 1.75.0 下列可编程逻辑器件,()是高密度可编程逻辑器件。 CEPLD 该题考查可编程逻辑器件基础理论。 它从集成密度上分类,可分为低密度可编程逻辑器件(LDPLD)和高密度可编程逻辑器件(HDPLD)。 通常将比较早发展起来的PROM、PLA、PAL和GAL这四种PLD产品划归为低密度可编程逻辑器件,也称为简单可编程逻辑器件SPLD;将EPLD、CPLD和FPGA统称为高密度可编程逻辑器件。 根据这些理论的分析,所以本题选择C这个选项。 1.85.0 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=() B1 对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T=1,根据这些理论的分析,所以本题选择B这个选项。 1.95.0 欲使JK触发器(特性方程Qn+1=JQn¯+K¯Qn)按Qn+1=Qn工作,不可使JK触发器的输入端() AJ=K=1 根据排除法只有A不能够满足题中前半部分的要求,所以本题选择A这个选项。 1.105.0 一个触发器可记录一位二进制代码,它有()个稳态。 C2 一个触发器可记录一位二进制代码,它有0和1两个稳态。 根据这些理论的分析,所以本题选择C这个选项。 1.115.0 主从型JK触发器论述不正确的是() DJK触发器输出状态的翻转是发生在CP信号的上升沿 该题考查主从型JK触发器的基础理论。 主从型JK触发器输出状态的翻转是分两步执行的,首先时钟信号CP由0上升为1时,由主触发器接收并存贮记忆输入信号对其作用的状态,在时钟信号由1下降为0时,从触发器根据主触发器原存贮记忆的状态去改变JK触发器的输出状态,因此JK触发器输出状态的翻转只发生在CP信号的下降沿。 根据这样的理论,所以本题只能选择D。 1.125.0 欲使JK触发器(特性方程Qn+1=JQn¯+K¯Qn)按Qn+1=Qn¯工作,可使JK触发器的输入端()bJ=1,K=Q 根据JK触发器的特性方程,要想满足Qn+1=Qn¯,那么只有让两个输入端分别是: J=1,K=Q才可以。 根据这些理论的分析,所以本题选择B这个选项。 1.135.0 欲使D触发器按Qn+1=Qn¯工作,应使输入D=() DQ¯ D触发器的一个特点就是输出状态是前一个状态的输出。 根据这些理论的分析,所以本题选择D这个选项。 1.145.0 下列器件中,()不是“与或阵列”的器件。 DFPGA 该题考查可编程逻辑器件的内部结构特征。 (1)“与或阵列”器件目前所说的PLD器件一般指具有“与或阵列”的器件,包括PROM、PLA、PAL、GAL、EPLD和CPLD器件。 PLD是较早的可编程逻辑器件,它的基本逻辑结构由“与阵列”和“或阵列”组成,能够有效地实现“积之和”形式的布尔逻辑函数。 PLD主要通过修改具有固定内部电路的逻辑功能来编程。 (2)“门阵列”器件早期的FPGA器件的基本结构为“门阵列”,目前已发展到逻辑单元(包含了门、触发器等)阵列,称为“门阵列”器件或FPGA器件。 根据这些理论的分析,所以本题选择D这个选项。 1.155.0 基本RS触发器不可以由()构成。 D异或门 该题考查基本RS触发器的特性。 基本RS触发器可由与门和非门组合、与非门、或非门等构成,由两个与非门输入、输出端交叉连接组成的基本RS触发器。 Q、Q¯为互补的输出端,Q为原码输出端,Q¯为反码输出端,在正常工作情况下Q端和Q¯端状态总是相反的,并规定Q端的状态代表触发器的状态。 R¯、S¯为两个信号输入端,其上的短横线表示低电平有效,在逻辑符号中一般用小圆圈表示。 根据这样的理论,所以本题只能选择D。 1.165.0 硬件描述语言,文件格式不包括() c附加数据段 该题考查硬件描述语言的相关知识。 硬件描述语言,文件格式中主要包括题头段、定义段、逻辑设计段、(测试向量段)、结束段等几个常见的部分。 此题目中的C是干扰选项。 1.175.0 ()不是GAL电路系列。 D嵌入型 该题考查GAL电路的基础理论。 一般分为普通型、通用型、异步型和在系统可编程型等四个系列。 根据这些理论的分析,所以本题选择D这个选项。 1.185.0 欲使JK触发器(特性方程Qn+1=JQn¯+K¯Qn)按Qn+1=0工作,可使JK触发器的输入端() CJ=Q,K=1 从JK触发器的特性方程很容易可以分析出只有当J=Q,K=1成立时,才能满足Qn+1=0等式成立。 根据这些理论的分析,所以本题选择C这个选项。 1.195.0 下列触发器中,没有约束条件的是() D边沿D触发器 边沿D触发器没有约束条件,其余都有各自的约束条件。 根据这些理论的分析,所以本题选择D这个选项。 1.205.0 在下列触发器中,有约束条件的是() C同步RS触发器 同步RS触发器的特征方程是Q=S+R¯Qn,RS=0是它的约束条件。 根据这些理论的分析,所以本题选择C这个选项。 Q=1,Q¯=0,称为触发器的() a1态 当某个触发器输出Q=1,Q¯=0时,称触发器为“1”态。 根据这些理论的分析,所以本题选择A这个选项。 可编程逻辑器件中的连接表示方法中固定连接用()符号。 aA 该题考查可编程逻辑器件中的连接表示方法。 选项A连接符号表示与阵列中的固定连接,而选项B连接符号表示或阵列中的可编程连接,这是在可编程逻辑器件中通用的连接表示方法。 根据这些理论的分析,所以本题选择A这个选项。 ∙ 描述触发器的逻辑功能的方法没有() d触发脉冲信号 本题除了触发脉冲信号,其他都可以描述触发器的逻辑功能。 根据这些理论的分析,所以本题选择D这个选项。 硬件描述语言,文件格式不包括() c附加数据段 该题考查硬件描述语言的相关知识。 硬件描述语言,文件格式中主要包括题头段、定义段、逻辑设计段、(测试向量段)、结束段等几个常见的部分。 此题目中的C是干扰选项。 对于JK触发器(特性方程Qn+1=JQn¯+K¯Qn),若J=K,则可完成()触发器的逻辑功能。 CT JK触发器的特征方程为Qn+1=JQn¯+K¯QnT触发器的特征方程为Qn+1=TQn¯+T¯Qn比较两式,有T=J=K。 根据这些理论的分析,所以本题选择C这个选项。 为产生周期性矩形波,应当选用() B多谐振荡器 多谐振荡器可以产生周期性矩形波。 根据这些理论的分析,所以本题选择B这个选项。 D触发器是一种()稳态电路。 C双 D触发器是一种双稳态电路。 根据这些理论的分析,所以本题选择C这个选项。 每个循环周期内,在时间上按一定先后顺序排列的脉冲信号叫做顺序脉冲,实现该逻辑功能的电路称为() a顺序脉冲发生器 顺序脉冲发生器是每个循环周期内,在时间上按一定先后顺序排列的脉冲信号叫做顺序脉冲,实现该逻辑功能的电路。 根据这些理论的分析,所以本题选择A这个选项。 为实现将JK触发器转换为D触发器,应使() aJ=D,K=D¯ 本题应该首先对比JK触发器和D触发器的特性方程。 JK触发器的特
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 基础 阶段 评测