8086系统设计资料.docx
- 文档编号:9151141
- 上传时间:2023-02-03
- 格式:DOCX
- 页数:45
- 大小:617.55KB
8086系统设计资料.docx
《8086系统设计资料.docx》由会员分享,可在线阅读,更多相关《8086系统设计资料.docx(45页珍藏版)》请在冰豆网上搜索。
8086系统设计资料
(此文档为word格式,下载后您可任意编辑修改!
)
第1节8086的支持芯片
第七章 8086系统设计
由微处理器组成的微型计算机,一般包括CPU系统,存储器,定时电路,I/O接口电路以及连接各部分的系统n总线等几大部分。
而CPU系统除了核心器件微处理器之外,还应有保证CPU正常运行及与存储器和I/O接口相匹配的各种外围芯片,如时钟发生器,总线驱动和控制器,地址锁存器,数据收发器及系统等待控制电路等,有的还需要协处理器或I/O处理器组成多处理机系统。
本章首先介绍由8086CPU组成的CPU系统,然后介绍组成微型机系统所需定时电路,接口电路及总线等。
第一节8086的支持芯片
为了用8086处理器组成计算机系统,Intel公司设计了一系列支持芯片,本节介绍组成系统所必须的支持芯片,它们是时钟发生器/驱动器8284,8位输入/输出锁存器8282/8283(或74LS373),8位总线收发器8286/8287(或84LS245),总线控制器8288。
§7.1.1 8284时钟发生器/驱动器
在8086CPU内部没有有时时钟发生器,当组成微型机系统时,所需的时钟信号由外部时钟发生器提供。
8284是专门为8086设计的时钟发生器/驱动器。
在8284中,不仅有时钟信号发生器,还有复位信号RESET和准备好信号READY产生电路,这些电路分别向8086系统提供时钟信号CLK,复位信号RESET和准备好信号READY,还可向外界提供晶振信号OSC以及外围芯片所需的时钟信号PCLK。
1.8284的引脚
8284是双列直插式18脚组件,其引脚分配如图7-1所示。
其功能为:
X1,X2:
晶振输入端。
ASYNC:
READY同步选择输入。
ASYNC信号决定READY的同步方式。
当ASYNC为低电平时,提供两级READY同步,若ASYNC为高电平时,提供一级READY同步。
EFI:
外来时钟输入端。
当F/C接高电平时,由EFI端输入外来时钟。
输入时钟信号的频率为系统时钟CLK的三倍。
F/C:
时钟源选择输入端。
若F/C接低电平,则系统时钟CLK由晶体振荡器产生;若F/C接高电平,则CLK由外来时钟产生。
OSC:
晶振输出端。
输出频率为晶振频率,TTC电平。
CLK:
提供给整个计算机系统的时钟信号,所以称为系统时钟。
CLK的频率是晶体震荡器频率或EFI端输入频率1/3,占空比为33%。
PCLK:
为外设提供的输出时钟信号,频率是CLK的1/2,占空比为50%。
RES:
复位输入端,低电平有效。
用于产生8086的RESET信号。
由于8284内部具有斯密特整形电路,因此RES可以是缓慢变化的脉冲信号,它经8284内部电路整形而获得较陡的复位信号RESET。
RESET:
提供给8086及整个系统的复位信号,高电平有效,其宽度由RES决定。
AEN1,AEN2:
对应RDY1,RDY2的允许控制信号,低电平有效。
当AEN1为低电平时,RDY1起作用,AEN2为低电平时,RDY2起作用。
在单CPU系统中AEN应接低电平,在多系统中,用这两个信号。
RDY1,RDY2:
RDY高电平有效的输入信号。
可由系统总线的设备产生,它有效表示数据已收到或数据可以使用。
CSYNC:
同步输入信号。
用来使多个8284同步,以提供同步的CLK信号。
CSYNC为高电平时,内部计数器复位;CSYNC为低电平时,才允许内部计数器计数。
2。
8284的内部结构及工作原理
8284内部结构如图7-2所示。
由CLK时钟信号产生电路,RESET复位信号产生电路及READY信号产生电路等组成。
(1).时钟电路时钟发生电路由晶体振动器和分频器组成.当F/C脚接低电平时,它选择晶体振荡器作为频率源,时钟频率由跨结接在X1,X2端晶体控制,振動器产生的脉冲信号,经三分频后,成为占空比33%的时钟CLK.同时振荡器脉冲信号直接经反相器产生OSC信号输出.CLK经二分频得到占空比为50%的PCLK信号.OSC和PCLK都可作为外围电路的时钟.当F/C接高电平时,它选择外来脉冲信号源,由EFI端输入,用和上述相同的方法产生CLK,PCLK和OSC信号.
在多CPU结构中,要求所有8086时钟信号同步,要求多个8284同时同相位的工作,此时一般在所有8284的EFI端接同一个外部时钟,用CSYNC信号控制它们同步.在CSYNC为高电平时,禁止CLK输出,CSYNC为低电平时,又重新输出CLK信号,如向多个8284输出同一个CSYNC信号,则各CPU都会严格同步,多CPU不能使用晶体振荡器,不然各8284晶振稍有差异,就不会同步.
(2).复位信号产生电路系统的复位信号必须与时钟信号同步,否则将使系统工作不稳定.8284内部有一个斯密特整形电路和一个同步触发器组成复位信号发生电路.当复位输入信号加到RES端,经过整形加到触发器D端,在CLK信号下降使触发器置1,产生同步复位信号RESET的输出.借助在一功能,可用单独的RC网络产生符合要求的加电复位信号.在IBNPC/XT中,电源好信号PWRGOOF加到RES端.
(3).准备好信号产生电路为了使存储器或者外设接口与CPU速度相匹配,需要给CPU一个准备好信号.READY产生电路是由俩个同步触发器及一些门电路组成.输给CPU的READY信号是由8284提供的,8284的准备好控制电路有两组输入信号,每一组都有允许信号AEN和设备准备好信号RDY,8284设置两个准备好信号输入RDY1和RDY2是为了支持多总线结构,使一个8086可连接两组独立的系统总线.因为每组系统总线可能会有自己的RDY线为了仲裁总线的优先级,RDY1和RDY2各带有允许信号AEN1和AEN2,AEN1和AEN2由用户设计的总线优先级仲裁逻辑电路产生.
ASYNC为同步级的选择信号,如设备准备好信号RDY1和RDY2与CLK同步输入,且能满足定时要求时,只需采用一级同步.这时将ASYNC置为高电平,被选择的RDY1或RDY2只通过同步触发器FF2与CLK进行一级同步后作为READY信号输出.若RDY1和RDY2为异步输入或不满足定时要求,则需要进行二级同步.此时将ASYNC置为低电平,RDY1和RDY2需要通过FF1和FF2与CLK进行二级同步后,才能作为READY信号输出。
图7-3是8284的工作波形图.
§7.1.2 8282/8283地址锁存器
由于8086CPU一部分地址线和数据线采用分时复用,但CPU与存储器或I/O端口交换信息时,CPU首先要发送存儲器或I/O端口的地址,随后才能传送数据,而在大多数情况下,存储器或外围芯片,要求在总线周期内保持稳定的地址信号,所以在数据占用总线之前,必须将地址码暂存起来.一般在每个总线周期的T1状态,用地址锁存允许信号ALE的后沿把地址信号锁存于地址锁存器.8086系列芯片8282锁存器,8283(反相)锁存器,或者74系列74LS373,都是八D锁存器,都可作为8086的地址锁存芯片.
图7-4表示8282/8283锁存器的引脚.8282/8283锁存器都是带有三态缓冲的数据锁存器.当选通信号STB为高电平时,允许输入的8位数据DI0~DI7通过锁存电路,即DO0~DO7跟随着DI0~DI7,当STB由高电平向低电平跳变时,就将输入的数据锁存起来,OE为三态缓冲器的允许输出控制信号,当OE为低电平时,内部锁存的数据从DO0~DO7输出,当OE为高电平时,三态缓冲输出DO0~DO7呈高阻状态.作为8086地址锁存器时,一般STB端接ALE,OE端接地.
7.1.3 8286/8287八位并行双向总线驱动器
由于CPU数据总线的负载能力有限,当挂在数据总线上的设备较多时,为了使系统能稳定的工作,应提高数据总线电流驱动的能力和承受电容负载的能力,为此要使用数据功率放大器,并且要求这种功率放大器能够双向传送数据,这种放大器称为数据收发器或驱动器.
8086系列芯片8286(不反相)和8287(反相)及74LS245都是8位双向总线驱动器,图7-6和图7-7是8286/8287的引脚及内部电路图.
8286/8287有8路双向缓冲电路,8286中的每一路双向缓冲电路,是由两个不反相的三态缓冲电路反并联组成,而8287具有反相的作用.OE和T是缓冲器控制信号输入端.T为传送方向控制信号端,当T爲高电平时,数据从A向B方向传送;当T为低电平时,数据从B向A放向传送,该引脚一般接在8086的DT/R端,OE爲允许输出控制端信号,当OE爲高电平时,缓冲器呈高阻状态,不允许数据通过,只有OE为低电平时,才允许数据传送,OE一般接在8086的DEN端.
§7.1.4 8288总线控制器
8086CPU工作于最大组态时,它不能提供总线控制信号,而由总线控制器8288对CPU提供的状态信息S2,S1,S0进行译码产生总线控制信号,所以在多CPU系统,为了将几个CPU接到同一组系统总线上,或为了给8086提供几组系统总线,都要使用8288总线控制器.
1.8288总线控制器的基本功能
(1)能对CPU输入的状态信号S2,S1,S0进行译码后输出对应的状态命令,以确定CPU执行何种操作.见表7-1.
S2
S1
S0
8086总线周期
8288输出命令
0
0
0
中断响应
IORC
0
0
10
读I/O端口
IORC
0
1
0
写I/O端口
IOWCAIOWC
0
1
1
暂停
1
0
0
取指令代码
MRDC
1
0
1
读存储器
MRDC
1
1
0
写存储器
MWTCAMWC
1
1
1
过渡状态
(2)可以选择8228是工作于系统总线方式,还是I/O总线方式,以产生总线控制信号或仅访问I/P总线控制信号.
(3)可以使总线控制信号浮空,以允许DMA操作,或仲裁总线优先权.
(4)可以提供超前的学控制信号AIOWC和AMWC.这是专门为慢速存儲器或I/O设备而设计.
(5)可使控制信号无效,作为多总线或多CPU结构中实行存储器保持逻辑的一种方式.
(6)可以产生地址锁存信号ALE,及双向总线驱动器的控制信号DEN和DT/R.
(7)产生简单或级联中断逻辑所需的控制信号。
2.8288的引脚及内部结构
8288是20根引脚双列直插式组件,其引脚及内部结构如图7-8所示.它由四大部分组成:
状态译码器,控制逻辑,命令信号发生器及控制信号器.
(1)输入信号
S2,S1,S0:
它们是总线周期状态输入信息,来自8086或8087的状态信息输出端.8288对这些信息进行译码,在适当的时候产生命令和控制信号.
CLK:
来自8284的时钟输入信号,用来同步命令信号和控制信号的时序.
AEN:
总线命令允许控制信号.它是为子支持多总线结构的输入信号.在多总线结构中,8288与8289的AEN端相互联络,以满足多总线的同步条件.当AEN变为低电平的时间大于115NS后,8288总线控制器的命令输出端才开启,而在115NS以内,8288不发任何命令,所以这段时间内可以进行总线切换.若AEN为高电平,就会使输出端变为高阻状态。
若8288处于I/O总线工作方式(IOB为高),则AEN不会影响I/O输出命令.
CEN:
命令允许输入信号.当系统使用两个以上8288芯片时,利用此信号对每个8288的工作状态进行控制.CEN为高电平时,允许8288输出全部信号;CEN为低电平时,所有总线命令信号和DEN,PDEN被强制爲无效.所以当系统中有多片8288时,只有正在控制操作的8288上的CEN爲高电平,其他的CEN爲低电平,这个特性可用来实现存储器分区,消除系统总线设备和驻留总线设备之间的地址冲突,即用CEN输入端的电平变化对8288起命令限器的作用.
IOB:
I/O总线方式控制输入信号,当IOB为高电平时,8288工作于I/O总线方式,只用来控制I/O端口时,才会使IORC,INTA信号有效,而在访问存储器时,不进行任何操作。
在这种方式下,MCE/PDEN输出PDEN信号,可用DT/R和PDEN信号控制I/O收发器。
在多CPU系统中,若某些外设从属于某一个CPU,则使用I/O总线方式。
此时不必考虑AEN信号的状态,但是选用I/O总线方式时,由于没有提供总线仲裁机构,所以不能用I/O命令来控制系统总线上的I/O设备。
当IOB接低电平时,8288工作于系统总线方式,可同时控制存储器和I/O端口,MCE/PDEN输出MCE信号。
(2)输出信号
MRDC,MWTC:
存储器读写控制信号,低电平有效。
MRDC有效表示存储器将数据送上数据总线;MWTC有效表示将数据总线上的数据写入存储单元。
IORC,IOWC:
I/O设备读写信号,低电平有效。
IORC有效表示I/O设备将数据送上数据总线,IOWC有效表示将数据总线上的数据写入I/O设备。
AMWC,AIOWC:
存储器和I/O设备超前写信号。
AMWC比MWTC约提前一个时钟周期。
AIOWC比IOWC提前一个时钟周期。
INTA:
中断响应信号,低电平有效。
用它通知申请中断的设备,并取回中断矢量。
ALE,DT/R:
两信号功能与8086单CPU系统对应信号相同。
DEN:
与8086CPU的DEN功能相同,相位相反。
MCE/PDEN:
这是双功能端。
当IOB接低电平时,输出MCE信号。
MCE在中断响应总线周期的T1状态有效,作为把中断控制器8259A的级联地址送上地址总线时的同步信号。
在较大的微型计算机系统中,如果有8259A优先级中断主控器和8259A优先级中断从控制器,则可用MCE控制主控器,而用INTA控制从控器.当IOB接高电平,该端输出PDEN信号,作为响应I/O总线数据收发器的允许信号.
第2节8086系统组成
第二节8086系统组成
8086是一种微处理器,再加上必须的支持芯片,如时钟发生器,地址锁存器,总线驱动器,存储器和I/O接口等,才能构成一台完整的微型计算机.根据外部设备的数量和系统复杂程度,8086可以选用两种系统构成模式,最小模式和最大模式.最小模式是单CPU系统,在这种系统中,8086的MN/MX引脚接高电平,系统全部的控制信号都直接由CPU提供.最大模式是多CPU系统,此时MN/MX引脚接低电平,必须通过8288总线控制器对CPU的状态信息进行译码才能产生系统必须的控制信号.
最小模式系统构成如图7-9所示.这时8086的MN/MX引脚接至VCC,它直接产生存储器和I/O端口的读写命令,如IO/M,RD,WR,INTA,直接产生地址锁定信号ALE,控制数据收发器的控制信号DT/R,DEN.
1.地址锁存
8086的AD15~~AD0是地址/数据复用线,即CPU与存储器进行信息交换时,首先在T1状态,先由CPU送出访问存储单元的地址信息到AD15~~AD0上,随后又用在些线来传送数据所以在数据送上总线以前,必须先将地址锁存起来.可用8282或74LS373锁存8086的单向地址AD15~~AD0.图7-9中使用三片8282,这是因为8282只具有8位锁存功能,而8086具有20位地址和一根BHE信号.若系统存储器容量较小,使用不到20位地址信息,也可只用2片8282.图中OE端接地,使锁存器永远处于允许输出状态.引脚STB接8086的ALE输出.在总线周期T1状态,ALE上出现正脉冲,它的下降沿将8282输入端的地址信息存入锁存器,并由输出端送入地址总线.
2.双向数据总线驱动器
CPU可以直接将数据发送到数据总线上.而无需锁存.为了增加总线负载能力,CPU数据总线一般要加上驱动器,且要求双向驱动器,一般采用8位双向驱动器8286或74LS245.由于8086数据总线是16位的,所以要用2片8286.8286的Ai引脚接CPU的ADi,其Di引脚接到系统数据总线D1上,并将8086的DT/R接8286的T引脚,当DT/R为高电平時,数据从CPU发送到数据总线上.DT/R为低电平時,CPU从数据总线上接收数据.8286的OE脚接8086的DEN脚.当8086的DEN为低电平时,才允许数据输入或输出.
3.时钟发生器/驱动器
8086所需时钟脉冲CLK由8284提供.8284输出时钟CLK的频率,取决X1,X2跨接石英晶体的频率.除此以外,8284还向8086提供定时和宽度符合要求的RESET复位信号及符合要求的READY信号.
4.存储器部件
8086能直接寻址1MB存储空间.这个存储空间分为两个512KB存储体.一个存储體由奇地址单元组成,用于存储16数据的高字节,另一个存储体由偶地址单元组成,用于存储16位数据低字节.前者称为奇地址存储器,后者称为偶地址存储体.偶地址存储体的8位数据总线接CPU的数据总线D7~~D0,而奇地址存储体8位数据线接数据总线D15~~D8.地址线A19~~A1同时接到两个存储体,而A0作为偶地址选中信号即A0=0时,选中偶存储体.BHE作为奇地址片选信号,BHE=0时选中奇存储体.所以两个存储体可以同时读出或写入,也可单独选中一个存储体.
5.I/O端口
一个完整的微机系统必须有I/O设备.I/O设备都有端口地址号.CPU通过地址总线发出端口地址,经过端口地址译码器输出,送到端口的片选引脚而选定指定的端口.8086根据执行命令是访问存储器指令还是输入输出指令,来使M/IO控制信号是高电平或是低电平,以区分地址总线上的地址是访问存储器还是访问外设.
以8086为CPU的单CPU系统,数据总线是8位的,所以只用一片8286.存储器也不分奇偶存储体.而只有一个以字节为单位的存储体.其它与8086系统构成相同.
§2.2 最大模式系统的构成
最大模式的8286系统结构如图7-10所示.在这种系统中,是将MN/MX接地,并采用8288总线控制器来提供下列控制号:
MRDC,MWTC,IORC,IOWC,INTA,DEN,DT/R和ALE等.
§2.3 IBMPC/XT微机系统的组成
IBMPC/XT微机是以8086为CPU的最大模式系统,以此为例进一步了解各支持芯片功能.
1.IBMPC/XT子系统
IBMPC/XTCPU子系统控制电路如图7-11所示,它由下列芯片组成:
8088CPU,8087协处理器插座(是否擦入可任选),8284时钟发生器,74LS245双向总线驱动器,74LS373地址锁存器和74LS244地址驱动器.8088的MN/MX接地,它工作于最大模式,8288的IOB接地,它工作于系统总线模式.
(1)8284的作用及连接8284向系统提供CLK,PCLK和OSC三种频率时钟信号及复位信号RESET,准备好信号READY.
8284的X1与X2间接频率为14.31818MHZ的晶体振荡器,因此CLK的频率为4.77MHZ,占空比为33%,14.31818MHZ,OSC和PCLK送到I/O插槽上供外围部件使用.
8284的RES输入引脚接PWRGOOD信号,PWRGOOD是电源好信号,当系统加电时,若系统电源正负5V,正负12V四种直流电压均正常后,由于RC网络的作用会在PWRGOOD引脚上出现50微法的负脉冲,它经8284整形后,由CLK的下降沿打入同步触发器FF2,在FF2的Q端输出系统复位信号RESET,该信号送到8088和8087及系统其它部件作为复位信号.
8284的RDY1引脚接至DMA控制电路的等待请求信号DMAWAIT上,AEN1脚接到系统等待控制电路RDY/WAIT信号上.当DMAWAIT为高电平和RDY/WATI为低电平時,8284的READY输出高电平,该信号与8088和8087的READY脚相连.根据8088和8087规定,当他们在T2上升沿采样到READY信号为低电平时,就会在T2之后插入TW状态,并在每个TW开始的上升沿继续采样READY信号.若READY还是低电平,则继续插入TW状态,直到READY引脚为高电平为止CPU脱离等待状态,执行后续有关操作周期.
(2)地址和数据接口部件地址锁存器由两个74LS373(U5,U7)和一个74LS244(U6)组成.U7锁存A19~~A12,U5锁存A7~~A0,A11~~A8在CPU总线周期不发生变化,不需锁存,仅用U6增大驱动能力.
U5和U7的控制端G接8288的ALE信号,在ALE的下降沿将其锁住.而OE脚和U6的1G脚受AENBRED信号控制.808和8087控制系统总线时,AENBRD为低电平,U5,U7和U6允许输出.即把20位地址信息A19~~A0送上地址总线.U2是双向总线驱动器,8288的输出DEN反相后接到U2的允许端G,在8088或8087控制总线时,DEN为高电平,G为低电平,使CPU数据总线与系统总线和相通.8288的DT/R信号接到U2的方向控制端DIR,由它控制数据传送方向.
(3)8288的连接作用因为系统工作于最大模式,必须使用8288.系统控制信号是8288对8088或8087的S2,S1,S0状态信息进行译码后产生的.所以8088和8087的S2,S1,
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 8086 系统 设计 资料