小甲鱼大全课件.docx
- 文档编号:8668364
- 上传时间:2023-02-01
- 格式:DOCX
- 页数:25
- 大小:27.76KB
小甲鱼大全课件.docx
《小甲鱼大全课件.docx》由会员分享,可在线阅读,更多相关《小甲鱼大全课件.docx(25页珍藏版)》请在冰豆网上搜索。
小甲鱼大全课件
引言
汇编语言是直接在硬件之上工作的编程语言,首先要了解硬件系统的结构,才能有效的应用汇编语言对其编程。
在本章中,对硬件系统结构的问题进行一部分的探讨,以使后续的课程可在一个好的基础上进行。
当课程进行到需要补充新的基础知识(关于编程结构或其他的)时候,再对相关的基础知识进行介绍和探讨。
本书的原则是,以后用到的知识,以后再说。
汇编课程的研究重点放在如何利用硬件系统的编程结构和指令集有效灵活的控制系统进行工作。
机器语言
机器语言是机器指令的集合。
机器指令展开来讲就是一台机器可以正确执行的命令。
指令:
01010000(PUSHAX)
电平脉冲:
电子脉冲示例图
早期的程序员们将0、1数字编程的程序代码打在纸带或卡片上,1打孔,0不打孔,再将程序通过纸带机或卡片机输入计算机,进行运算。
后来呢,逐渐使用高科技……但打洞洞是始祖~
S=768+12288–1280
汇编语言的产生
汇编语言的主体是汇编指令
汇编指令和机器指令的差别在于指令的表示方法上。
汇编指令是机器指令便于记忆的书写格式。
汇编指令是机器指令的助记符。
机器指令:
000
操作:
寄存器BX的内容送到AX中
汇编指令:
MOVAX,BX
这样的写法与人类语言接近,便于阅读和记忆。
寄存器:
简单的讲是CPU中可以存储数据的器件,一个CPU中有多个寄存器。
AX是其中一个寄存器的代号,
BX是另一个寄存器的代号。
更详细的内容我们在以后的课程中将会讲到。
计算机能读懂的只有机器指令,那么如何让计算机执行程序员用汇编指令编写的程序呢?
汇编语言的组成
汇编语言由以下3类组成:
1、汇编指令(机器码的助记符)
2、伪指令(由编译器执行)
3、其它符号(由编译器识别)
汇编语言的核心是汇编指令,它决定了汇编语言的特性。
存储器
CPU是计算机的核心部件.它控制整个计算机的运作并进行运算,要想让一个CPU工作,就必须向它提供指令和数据。
指令和数据在存储器中存放,也就是平时所说的内存。
在一台PC机中内存的作用仅次于CPU。
离开了内存,性能再好的CPU也无法工作。
磁盘不同于内存,磁盘上的数据或程序如果不读到内存中,就无法被CPU使用。
指令和数据
指令和数据是应用上的概念。
在内存或磁盘上,指令和数据没有任何区别,都是二进制信息。
二进制信息:
000
─>89D8H(数据)
000
─>MOVAX,BX(程序)
存储单元
存储器被划分为若干个存储单元,每个存储单元从0开始顺序编号;
例如:
一个存储器有128个存储单元,
编号从0~127。
存储器
对于大容量的存储器一般还用以下单位来计量容量(以下用B来代表Byte):
1KB=1024B
1MB=1024KB
1GB=1024MB
1TB=1024GB
磁盘的容量单位同内存的一样,实际上以上单位是微机中常用的计量单位。
CPU对存储器的读写
CPU要想进行数据的读写,必须和外部器件(标准的说法是芯片)进行三类信息的交互:
存储单元的地址(地址信息)
器件的选择,读或写命令(控制信息)
读或写的数据(数据信息)
那么CPU是通过什么将地址、数据和控制信息传到存储芯片中的呢?
电子计算机能处理、传输的信息都是电信号,电信号当然要用导线传送。
在计算机中专门有连接CPU和其他芯片的导线,通常称为总线。
物理上:
一根根导线的集合;
逻辑上划分为:
地址总线
数据总线
控制总线
总线在逻辑上划分的图示:
上节课我们知道CPU是如何进行数据读写的。
可是我们如何命令计算机进行数据的读写呢?
对于8086CPU,下面的机器码能够完成从3号单元读数据:
机器码:
000
含义:
从3号单元读取数据送入寄存器AX
CPU接收这条机器码后将完成上面所述的读写工作。
地址总线
CPU是通过地址总线来指定存储单元的。
地址总线上能传送多少个不同的信息,CPU就可以对多少个存储单元进行寻址。
那么,地址总线如何发送地址信息呢?
地址总线
一个CPU有N根地址总线,则可以说这个CPU的地址总线的宽度为N。
这样的CPU最多可以寻找2的N次方个内存单元。
CPU与内存或其它器件之间的数据传送是通过数据总线来进行的。
数据总线的宽度决定了CPU和外界的数据传送速度。
我们来分别看一下它们向内存中写入数据89D8H时,是如何通过数据总线传送数据的:
8位数据总线上传送的信息
8位数据总线上传送的信息
16位数据总线上传送的信息
16位数据总线上传送的信息
控制总线
CPU对外部器件的控制是通过控制总线来进行的。
在这里控制总线是个总称,控制总线是一些不同控制线的集合。
有多少根控制总线,就意味着CPU提供了对外部器件的多少种控制。
所以,控制总线的宽度决定了CPU对外部器件的控制能力。
控制总线上发送的控制信息
控制总线上发送的控制信息
前面所讲的内存读或写命令是由几根控制线综合发出的:
其中有一根名为读信号输出控制线负责由CPU向外传送读信号,CPU向该控制线上输出低电平表示将要读取数据;
有一根名为写信号输出控制线负责由CPU向外传送写信号。
小结
(1)汇编指令是机器指令的助记符,同机器指令一一对应。
(2)每一种CPU都有自己的汇编指令集。
(3)CPU可以直接使用的信息在存储器中存放。
(4)在存储器中指令和数据没有任何区别,都是二进制信息。
(5)存储单元从零开始顺序编号。
(6)一个存储单元可以存储8个bit(用作单位写成“b”),即8位二进制数。
(7)1B=8b1KB=1024B1MB=1024KB1GB=1024MB
(8)每一个CPU芯片都有许多管脚,这些管脚和总线相连。
也可以说,这些管脚引出总线。
一个CPU可以引出三种总线的宽度标志了这个CPU的不同方面的性能:
地址总线的宽度决定了CPU的寻址能力;
数据总线的宽度决定了CPU与其它器件进行数据传送时的一次数据传送量;
控制总线宽度决定了CPU对系统中其它器件的控制能力。
在汇编课程中,我们从功能的角度介绍了这三类总线,对实际的连接情况不做讨论。
内存地址空间(概述)
什么是内存地址空间呢?
一个CPU的地址线宽度为10,那么可以寻址1024个内存单元,这1024个可寻到的内存单元就构成这个CPU的内存地址空间。
下面深入讨论。
首先需要介绍两部分基本知识,主板和接口卡。
主板
在每一台PC机中,都有一个主板,主板上有核心器件和一些主要器件。
这些器件通过总线(地址总线、数据总线、控制总线)相连。
接口卡
计算机系统中,所有可用程序控制其工作的设备,必须受到CPU的控制。
CPU对外部设备不能直接控制,如显示器、音箱、打印机等。
直接控制这些设备进行工作的是插在扩展插槽上的接口卡。
各类存储器芯片
从读写属性上看分为两类:
随机存储器(RAM)和只读存储器(ROM)
从功能和连接上分类:
随机存储器RAM
接口卡上的RAM
装有BIOS的ROM
BIOS:
BasicInput/OutputSystem,基本输入输出系统。
BIOS是由主板和各类接口卡(如:
显卡、网卡等)厂商提供的软件系统,可以通过它利用该硬件设备进行最基本的输入输出。
在主板和某些接口卡上插有存储相应BIOS的ROM。
PC机中各类存储器的逻辑连接情况
内存地址空间
上述的那些存储器在物理上是独立的器件。
但是它们在以下两点上相同:
1、都和CPU的总线相连。
2、CPU对它们进行读或写的时候都通过控制线发出内存读写命令。
将各各类存储器看作一个逻辑存储器:
将各各类存储器看作一个逻辑存储器
假设,上图中的内存空间地址段分配如下:
地址0~7FFFH的32KB空间为主随机存储器的地址空间;
地址8000H~9FFFH的8KB空间为显存地址空间;
地址A000H~FFFFH的24KB空间为各个ROM的地址空间。
所有的物理存储器被看作一个由若干存储单元组成的逻辑存储器;
每个物理存储器在这个逻辑存储器中占有一个地址段,即一段地址空间;
CPU在这段地址空间中读写数据,实际上就是在相对应的物理存储器中读写数据。
不同的计算机系统的内存地址空间分配情况是不同的。
8086PC机的内存地址空间分配
8086PC机的内存地址空间分配
最终运行程序的是CPU,我们用汇编编程的时候,必须要从CPU角度考虑问题。
(我们学习这门课程的核心思维)
对CPU来讲,系统中的所有存储器中的存储单元都处于一个统一的逻辑存储器中,它的容量受CPU寻址能力的限制。
这个逻辑存储器即是我们所说的内存地址空间。
CPU概述
一个典型的CPU由运算器、控制器、寄存器等器件组成,这些器件靠内部总线相连。
区别:
内部总线实现CPU内部各个器件之间的联系。
外部总线实现CPU和主板上其它器件的联系。
寄存器概述
8086CPU有14个寄存器它们的名称为:
AX、BX、CX、DX、SI、DI、SP、BP、IP、CS、SS、DS、ES、PSW。
这些寄存器我们以后会陆续介绍,因为“以后用到的知识以后再讲——减负”
通用寄存器
8086CPU所有的寄存器都是16位的,可以存放两个字节。
AX、BX、CX、DX通常用来存放一般性数据被称为通用寄存器。
下面以AX为例,我们看一下寄存器的逻辑结构。
寄存器的逻辑结构
一个16位寄存器可以存储一个16位的数据。
(数据的存放情况)
数据:
18
二进制表示:
10010
在寄存器AX中的存储:
寄存器AX
数据:
20000
二进制表示:
000
在寄存器AX中的存储:
寄存器AX
一个16位寄存器所能存储的数据的最大值为多少?
答案:
2^16-1。
8086上一代CPU中的寄存器都是8位的,为保证兼容性,这四个寄存器都可以分为两个独立的8位寄存器使用。
AX可以分为AH和AL;
BX可以分为BH和BL;
CX可以分为CH和CL;
DX可以分为DH和DL。
8086CPU的8位寄存器存储逻辑
以AX为例,8086CPU的16位寄存器分为两个8位寄存器的情况:
8086CPU的16位寄存器
AX的低8位(0位~7位)构成了AL寄存器,高8位(8位~15位)构成了AH寄存器。
AH和AL寄存器是可以独立使用的8位寄存器。
8086CPU的8位寄存器数据存储情况
8086CPU的8位寄存器数据存储情况
8086CPU的8位寄存器数据存储情况
一个8位寄存器所能存储的数据的最大值是多少?
答案:
2^8-1。
字在寄存器中的存储
一个字可以存在一个16位寄存器中,这个字的高位字节和低位字节自然就存在这个寄存器的高8位寄存器和低8位寄存器中。
字在寄存器中的存储
关于数制的讨论
由于一个内存单元可以存放8位数据,CPU中的寄存器又可存放n个8位数据。
也就是说,计算机中的数据大多是由1~N个8位数据构成的。
用十六进制来表示数据可以直观的看出这个数据是由哪些8位数据构成的。
每两位对应一个八位的二进制数据(修正视频)!
几条汇编指令
汇编指令
CPU执行下表中的程序段的每条指令后,对寄存器中的数据进行的改变。
汇编指令
汇编指令
物理地址
CPU访问内存单元时要给出内存单元的地址。
所有的内存单元构成的存储空间是一个一维的线性空间。
我们将这个唯一的地址称为物理地址。
16位结构的CPU
概括的讲,16位结构描述了一个CPU具有以下几个方面特征:
1、运算器一次最多可以处理16位的数据。
2、寄存器的最大宽度为16位。
3、寄存器和运算器之间的通路是16位的。
8086CPU给出物理地址的方法
8086有20位地址总线,可传送20位地址,寻址能力为1M。
8086内部为16位结构,它只能传送16位的地址,表现出的寻址能力却只有64K。
问题:
那么,8086CPU如何用内部16位的数据转换成20位的地址呢?
自问自答:
8086CPU采用一种在内部用两个16位地址合成的方法来形成一个20位的物理地址~
8086CPU如何用内部16位的数据转换成20位的地址
8086CPU读写内存时,发生了这么一些事:
CPU中的相关部件提供两个16位的地址,一个称为段地址,另一个称为偏移地址;
段地址和偏移地址通过内部总线送入一个称为地址加法器的部件;
地址加法器将两个16位地址合并成一个20位的地址;
地址加法器工作原理
地址加法器合成物理地址的方法:
物理地址=段地址×16+偏移地址
例如:
8086CPU访问地址为123C8H的内存单元
8086CPU访问地址为123C8H的内存单元
由段地址×16引发的血案……
“段地址×16”有一个更为常用的说法就是数据左移4位。
(二进制位)
进制转换
我们通过观察移位次数和各种形式数据的关系:
一个数据的二进制形式左移1位,相当于该数据乘以2;
一个数据的二进制形式左移N位,相当于该数据乘以2的N次方;
地址加法器如何完成段地址×16的运算?
没错,以二进制形式存放的段地址左移4位。
一个馒头引发的分析……
经过进一步的思考,我们可以看出:
一个数据的十六进制形式左移1位,相当于乘以16;
一个数据的十进制形式左移1位,相当于乘以10;
一个数据的X进制形式左移1位,相当于乘以X。
段地址×16+偏移地址=物理地址”的本质含义
两个比喻说明:
说明“基础地址+偏移地址=物理地址”的思想:
第一个比喻
比如说,学校、体育馆同在一条笔直的单行路上(学校位于路的起点0米处)。
读者在学校,要去图书馆,问我那里的地址,我可以用几种方式描述这个地址?
段地址×16+偏移地址=物理地址
(1)从学校走2826m到图书馆。
这2826可以认为是图书馆的物理地址。
(2)从学校走2000m到体育馆,从体育馆再走826m到图书馆。
第一个距离2000m是相对于起点的基础地址;
第二个距离826m是将对于基础地址的偏移地址。
说明“段地址×16+偏移地址=物理地址”的思想:
第二个比喻
比如我们只能通过纸条来通信,读者问我图书馆的地址,我只能将它写在纸上告诉读者。
显然我必须有一张可以容纳4位数据的纸条才能写下2826这个数据:
段地址×16+偏移地址=物理地址
不巧的是,没有能容纳4位数据的纸条,仅有两张可以容纳3位数据的纸条。
这样我只能以这种方式告诉读者2826这个数据:
段地址×16+偏移地址=物理地址
段的概念
误认识:
内存被划分成了一个一个的段,每一个段有一个段地址。
其实是:
内存并没有分段,段的划分来自于CPU,由于8086CPU用“(段地址×16)+偏移地址=物理地址”的方式给出内存单元的物理地址,使得我们可以用分段的方式来管理内存。
分段的方式来管理内存
分段的方式来管理内存
以后,在编程时可以根据需要,将若干地址连续的内存单元看作一个段,用段地址×16定位段的起始地址(基础地址),用偏移地址定位段中的内存单元。
两点需要注意
段地址×16必然是16的倍数,所以一个段的起始地址也一定是16的倍数;
偏移地址为16位,16位地址的寻址能力为64K,所以一个段的长度最大为64K。
内存单元地址小结
CPU访问内存单元时,必须向内存提供内存单元的物理地址。
8086CPU在内部用段地址和偏移地址移位相加的方法形成最终的物理地址。
思考两个问题
1.观察下面的地址,读者有什么发现?
内存单元
结论:
CPU可以用不同的段地址和偏移地址形成同一个物理地址。
2.如果给定一个段地址,仅通过变化偏移地址来进行寻址,最多可以定位多少内存单元?
结论:
偏移地址16位,变化范围为0~FFFFH,仅用偏移地址来寻址最多可寻64K个内存单元。
比如:
给定段地址1000H,用偏移地址寻址,CPU的寻址范围为:
10000H~1FFFFH。
小结
在8086PC机中,存储单元的地址用两个元素来描述。
即段地址和偏移地址。
数据在21F60H内存单元中。
”对于8086PC机的两种描述:
数据存在内存2000:
1F60单元中;
数据存在内存的2000段中的1F60H单元中。
可根据需要,将地址连续、起始地址为16的倍数的一组内存单元定义为一个段。
检测点
段寄存器
段寄存器就是提供段地址的。
8086CPU有4个段寄存器:
CS、DS、SS、ES
当8086CPU要访问内存时,由这4个段寄存器提供内存单元的段地址。
CS和IP
CS和IP是8086CPU中最关键的寄存器,它们指示了CPU当前要读取指令的地址。
CS为代码段寄存器;
IP为指令指针寄存器。
8086PC读取和执行指令相关部件
8086PC读取和执行指令相关部件
8086PC读取和执行指令演示
8086PC工作过程的简要描述
从CS:
IP指向内存单元读取指令,读取的指令进入指令缓冲器;
IP=IP+所读取指令的长度,从而指向下一条指令;
执行指令。
转到步骤
(1),重复这个过程。
在8086CPU加电启动或复位后(即CPU刚开始工作时)CS和IP被设置为CS=FFFFH,IP=0000H。
即在8086PC机刚启动时,CPU从内存FFFF0H单元中读取指令执行。
FFFF0H单元中的指令是8086PC机开机后执行的第一条指令。
在任何时候,CPU将CS、IP中的内容当作指令的段地址和偏移地址,用它们合成指令的物理地址,到内存中读取指令码,执行。
如果说,内存中的一段信息曾被CPU执行过的话,那么,它所在的内存单元必然被CS:
IP指向过。
修改CS、IP的指令
在CPU中,程序员能够用指令读写的部件只有寄存器,程序员可以通过改变寄存器中的内容实现对CPU的控制。
CPU从何处执行指令是由CS、IP中的内容决定的,程序员可以通过改变CS、IP中的内容来控制CPU执行目标指令。
我们如何改变CS、IP的值呢?
8086CPU必须提供相应的指令
先回想我们如何修改AX中的值?
mov指令
如:
movax,123
mov指令可以改变8086CPU大部分寄存器的值,被称为传送指令。
能够通过mov指令改变CS、IP的值吗?
mov指令不能用于设置CS、IP的值,8086CPU没有提供这样的功能。
8086CPU为CS、IP提供了另外的指令来改变它们的值:
转移指令
同时修改CS、IP的内容:
jmp段地址:
偏移地址
jmp2AE3:
3
jmp3:
0B16
功能:
用指令中给出的段地址修改CS,偏移地址修改IP。
仅修改IP的内容:
jmp某一合法寄存器
jmpax(类似于movIP,ax)
jmpbx
功能:
用寄存器中的值修改IP。
问题分析:
CPU运行的流程
内存中存放的机器码和对应汇编指令情况:
(初始:
CS=2000H,IP=0000H)
CPU运行的流程
问题分析结果
(1)movax,6622
(2)jmp1000:
3
(3)movax,0000
(4)movbx,ax
(5)jmpbx
(6)movax,0123H
(7)转到第(3)步执行
代码段
对于8086PC机,在编程时,可以根据需要,将一组内存单元定义为一个段。
可以将长度为N(N≤64KB)的一组代码,存在一组地址连续、起始地址为16的倍数的内存单元中,这段内存是用来存放代码的,从而定义了一个代码段。
代码段
这段长度为10字节的字节的指令,存在从123B0H~123B9H的一组内存单元中,我们就可以认为,123B0H~123B9H这段内存单元是用来存放代码的,是一个代码段,它的段地址为123BH,长度为10字节。
如何使得代码段中的指令被执行呢?
将一段内存当作代码段,仅仅是我们在编程时的一种安排,CPU并不会由于这种安排,就自动地将我们定义得代码段中的指令当作指令来执行。
CPU只认被CS:
IP指向的内存单元中的内容为指令。
所以要将CS:
IP指向所定义的代码段中的第一条指令的首地址。
如刚才的CS=123BH,IP=0000H。
小结
1、段地址在8086CPU的寄存器中存放。
当8086CPU要访问内存时,由段寄存器提供内存单元的段地址。
8086CPU有4个段寄存器,其中CS用来存放指令的段地址。
2、CS存放指令的段地址,IP存放指令的偏移地址。
8086机中,任意时刻,CPU将CS:
IP指向的内容当作指令执行。
3、8086CPU的工作过程:
从CS:
IP指向内存单元读取指令,读取的指令进入指令缓冲器;
IP指向下一条指令;
执行指令。
(转到步骤
(1),重复这个过程。
)
4、8086CPU提供转移指令修改CS、IP的内容。
实验一
查看CPU和内存,用机器指令和汇编指令编程
DEBUG工具的使用
R命令查看、改变CPU寄存器的内容;
D命令查看内存中的内容;
E命令改写内存中的内容;
U命令将内存中的机器指令翻译成汇编指令;
T命令执行一条机器指令;
A命令以汇编指令的格式在内存中写入一条机器指令。
引言
在第2章中,我们主要从CPU如何执行指令的角度讲解了8086CPU的逻辑结构、形成物理地址的方法、相关的寄存器以及一些指令。
这一章中,我们从访问内存的角度继续学习几个寄存器。
内存中字的存储
在0地址处开始存放20000(4E20H):
内存中字的存储
注意:
0号单元是低地址单元,1号单元是高地址单元。
问题:
(1)0地址单元中存放的字节型数据是多少?
(2)0地址字单元中存放的字型数据是多少?
(3)2地址字单元中存放的字节型数据是多少?
(4)2地址单元中存放的字型数据是多少?
(5)1地址字单元中存放的字型数据是多少?
结论
任何两个地址连续的内存单元,N号单元和N+1号单元,可以将它们看成两个内存单元,也可以看成一个地址为N的字单元中的高位字节单元和低位字节单元。
DS和[address]
CPU要读取一个内存单元的时候,必须先给出这个内存单元的地址;
在8086PC中,内存地址由段地址和偏移地址组成。
8086CPU中有一个DS寄存器,通常用来存放要访问的数据的段地址。
例如:
我们要读取10000H单元的内容可以用如下程序段进行:
movbx,1000H
movds,bx
moval,[0]
moval,[0]
已知的mov指令可完成的两种传送功能:
将数据直接送入寄存器;
将一个寄存器中的内容送入另一个寄存器中。
除此之外,mov指令还可以将一个内存单元中的内容送入一个寄存器。
上面三条指令将10000H(1000:
0)中的数据读到al中。
从哪个内存单元送到哪个寄存器中呢?
mov指令的格式:
mov寄存器名,内存单元地址
“[…]”表示一个内存单元,“[…]”中的0表示内存单元的偏移地址。
那么内存单元的段地址是多少呢?
执行指令时,8086CPU自动取DS中的数据为内存单元的段地址。
如何用mov指令从10000H中读取数据?
10000H表示为1000:
0(段地址:
偏移地址)
将段地址1000H放入ds
用moval,[0]完成传送(mov指
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 甲鱼 大全 课件