数电实验报告新56学时资料.docx
- 文档编号:8663377
- 上传时间:2023-02-01
- 格式:DOCX
- 页数:19
- 大小:130.56KB
数电实验报告新56学时资料.docx
《数电实验报告新56学时资料.docx》由会员分享,可在线阅读,更多相关《数电实验报告新56学时资料.docx(19页珍藏版)》请在冰豆网上搜索。
数电实验报告新56学时资料
河北科技大学
实验报告
级专业班学号年月日
姓名同组人指导教师张敏
实验名称实验二基本门电路逻辑功能的测试成绩
实验类型验证型批阅教师
一、实验目的
1)掌握常用门电路的逻辑功能,熟悉其外形及引脚排列。
2)掌握三态门的逻辑功能及用途。
3)掌握TTL电路逻辑功能的测试方法。
二、实验仪器与元器件
1)数字电路实验箱1台
2)集成电路
74LS00四2输入与非门1片
74LS86四2输入异或门1片
74S644-2-3-2输入与或非门1片
74LS125四总线缓冲门(TS)1片
三、实验内容及步骤
1.常用集成门电路逻辑功能的测试
在实验箱上找到双列直插式集成芯片74LS00和74LS86。
按图进行连线。
测试各电路的逻辑功能,并将输出结果记入表中。
门电路测试结果
AB
Y(00)
Y(86)
00
01
10
11
2.测试与或非门74S64的逻辑功能
在实验箱上找到芯片74S64,实现
的逻辑功能。
真值表
A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
Y
3.用与非门组成其他逻辑门电路
(1)用与非门组成与门电路
按图接线,按表测试电路的逻辑功能。
根据测得的真值表,写出输出Y的逻辑表达式。
真值表
A
0
0
1
1
B
0
1
0
1
Y
逻辑表达式:
(2)用与非门组成异或门电路
按图接线,将测量结果记入表中,并写出输出Y的逻辑表达式。
真值表
A
0
0
1
1
B
0
1
0
1
Y
逻辑表达式:
4.三态门测试
(1)三态门逻辑功能测试
在实验箱上找到三态门74LS125,将测试结果记入表中。
(2)按图接线。
将测试结果记录表中。
真值表
A
0
0
1
1
B
0
1
0
1
Y
四、思考题
如果将74S64的6脚、13脚所在与门的各输入端全部接高电平或悬空,那么与或非门还能工作吗?
此时输出是什么状态?
说明与或非门中多余与门输入端的处理方法。
河北科技大学
实验报告
级专业班学号年月日
姓名同组人指导教师张敏
实验名称实验三示波器的使用及门电路的测试成绩
实验类型综合型批阅教师
一、实验目的
(1)掌握数字示波器的面板结构,学习其使用方法。
(2)进一步学习数字电路实验箱的使用方法。
(3)进一步掌握TTL与非门的特性和测试方法。
二、实验仪器与元器件
1)数字电路实验箱1台
2)函数发生器1台
3)数字示波器1台
4)集成电路
74LS00四2输入与非门1片
三、实验内容及步骤
1.数字示波器的使用
(1)示波器的自检信号的测量
示波器的自检信号是一个1kHz的方波信号,其自检电压Vpp值大致在3.0-3.2V左右,观察示波器读数是否与标称值相符。
校准信号数据记录1
数字示波器“VOLTS/DIV”挡位CH1
1V
波形垂直方向的格数
测得的信号峰-峰值
标准信号的平均(mean)值
校准信号数据记录2
数字示波器“TIME/DIV”挡位M
500µs
一个周期波形水平方向格数
测得的信号周期
计算的信号频率
标准信号的频率
1kHz
(2)TTL连续信号高、低电平值及频率的测量
先将TTL连续信号调为10kHz,再用示波器对其进行测试。
1)高、低电平值的测量:
读出高电平、低电平的电压值,记录结果。
2)频率的测量
使波形显示两个完整周期,读出波形一个周期所占的格数d,将格数与“TIME/DIV”的挡位值相乘,计算周期值T,周期的倒数就是频率f,f=1/T。
记录结果。
电压峰-峰值、周期和频率测量数据
示波器“VOLTS/DIV”挡位
高电平垂直方向的格数
低电平垂直方向的格数
测得的TTL信号高、低电平值
函数发生器输出频率
10kHz
示波器“TIME/DIV”挡位
一个周期波形水平方向格数
测得的信号周期
计算的信号频率
3.观测与非门对脉冲的控制作用
(1)观测与非门对脉冲的控制作用和反相特性
1)实验电路如图所示,选择74LS00中的一个门按图接线。
2)使函数发生器产生频率为1kHz的TTL信号,将其送入电路中作为输入信号,用示波器双踪观测输入信号与输出信号的波形,并将观察到的波形记录下来。
注意相位关系。
六、思考题
试分析上图所示电路,当控制端为什么情况时允许脉冲信号通过,什么情况不允许信号通过?
河北科技大学
实验报告
级专业班学号年月日
姓名同组人指导教师张敏
实验名称实验四组合逻辑电路测试成绩
实验类型验证型批阅教师
一、实验目的
(1)掌握组合逻辑电路的特点及一般分析方法。
(2)验证半加器和全加器的逻辑功能。
(3)学习用集成门电路组成半加器和全加器。
二、实验仪器与元器件
(1)数字电路实验箱1台
(2)集成电路
74LS00四2输入与非门1片
74LS20双4输入与非门1片
74LS86四异或门1片
三、实验内容及步骤
1.用与非门组成半加器
(1)
电路如图所示。
按逻辑电路图写出逻辑表达式。
(2)根据逻辑表达式列出真值表并填写结果。
(3)使用使用74LS00和74LS20按图接线,验证结果。
AB
YZ
00
01
10
11
半加器真值表
逻辑表达式:
2.用异或门和与非门组成半加器
(1)电路如图所示,按逻辑电路图写出逻辑表达式。
(2)根据逻辑表达式列出真值表并填写结果。
(3)使用使用74LS00和74LS86按图接线,验证结果。
AB
SnCn
00
01
10
11
半加器真值表
逻辑表达式:
3.用异或门和与非门组成全加器
(1)
电路如图所示。
按逻辑电路图写出逻辑表达式。
(2)根据逻辑表达式列出真值表并填写结果。
(3)使用74LS00和74LS86按图接线,验证结果。
全加器真值表
AiBiCi-1
SiCi
000
001
010
011
100
101
110
111
河北科技大学
实验报告
级专业班学号年月日
姓名同组人指导教师张敏
实验名称实验五组合逻辑电路设计成绩
实验类型设计型批阅教师
一、实验目的
(1)熟悉组合逻辑电路的设计方法,验证电路的逻辑功能。
(2)熟悉集成电路74LS253和74LS138的使用方法。
(3)培养查阅手册及独立完成设计任务的能力。
二、实验仪器与元器件
(1)数字电路实验箱1台
(2)集成电路
74LS253双数据选择器(TS)1片
74LS20双4输入与非门1片
74LS00四2输入与非门1片
74LS1383-8线译码器1片
三、实验任务及要求
1.设计一个控制发电机运行的逻辑电路
有两个发电机组M和N给三个车间供电,N组的发电能力是M组的两倍。
如果一个车间开工,只需启动M组既能满足要求;如果两个车间开工,则需启动N组就可满足要求;如果三个车间同时开工,则需要同时启动M组和N组,才能满足要求。
用74LS253和与非门74LS00实现该电路。
(1)设A、B、C为输入变量,分别代表三个车间的开工情况,变量为“1”表示开工,变量为“0”表示不开工。
设M、N为输出变量,分别代表发电机组的启动情况,“1”代表启动,“0”代表不启动。
(2)真值表真值表
ABC
NM
000
001
010
011
100
101
110
111
(3)逻辑表达式
(4)画出逻辑电路图,测试电路的逻辑功能。
2.设计一个全减器电路
全减器电路中,设Ai为被减数,Bi为减数,Ci-1为来自低位的借位。
输出为两数之差Di和向高位的借位Ci。
用74LS138和与非门74LS20实现该电路。
(1)真值表真值表
AiBiCi-1
DiCi
000
001
010
011
100
101
110
111
(2)逻辑表达式
(3)画出逻辑电路图,测试电路的逻辑功能。
3.设计一个用三个开关控制一个灯的逻辑电路
电路要求任何一个开关都能控制灯的亮灭。
用74LS138和74LS20实现。
测试电路的逻辑功能。
(1)设A、B、C为输入变量,分别代表三个开关,变量为“1”表示开关闭合,变量为“0”表示开关断开。
设Y为输出变量,代表灯的工作情况,“1”代表灯亮,“0”代表灯不亮。
真值表
ABC
Y
000
001
010
011
100
101
110
111
(2)真值表
(3)逻辑表达式
(4)画出逻辑电路图,测试电路的逻辑功能。
河北科技大学
实验报告
级专业班学号年月日
姓名同组人指导教师张敏
实验名称实验六触发器逻辑功能的测试成绩
实验类型验证型批阅教师
一、实验目的
(1)掌握基本RS触发器、D触发器和JK触发器的逻辑功能及测试方法。
(2)掌握触发器之间的功能转换方法。
二、实验仪器与元器件
(1)数字电路实验箱1台
(2)数字示波器1台
(3)集成电路
74LS00四2输入与非门1片
74LS74双D型上升沿触发器1片
74LS112双JK型下降沿触发器1片
五、实验内容及步骤
SR锁存器特性表
Q
功能
00
01
11
10
11
1.由TTL与非门构成基本RS触发器
电路如图所示,按表测量相应Q和Q'的结果,分析触发器功能。
2.集成D触发器逻辑功能测试
电路如图所示,按表测量相应Q和Q'的结果,分析触发器功能。
D触发器的特性表
直接置位与直接复位功能
D功能
0
0
1
1
0
1
0
1
D
×
×
×
1
0
1
0
CLK
×
×
×
Q
功能
注:
×—表示任意状态。
—单次脉冲的上升沿。
—单次脉冲的下降沿。
(4)根据测试结果,写出D触发器的特性方程。
3.集成JK触发器逻辑功能测试
电路如图所示,按表测量相应Q和Q'的结果,分析触发器功能。
JK触发器逻辑功能测试
直接置位与直接复位功能
JK功能
0
0
1
1
0
1
0
1
J
×
×
×
0
0
1
1
K
×
×
×
0
1
0
1
CLK
×
×
×
Q
功能
(4)根据测试结果,写出JK触发器的特性方程。
4.触发器逻辑功能的转换
(1)将D触发器转换成
型触发器
电路如图所示,绘出完整的CLK、Q和Q'的波形。
(2)将JK触发器转换成T触发器
电路如图所示,画出完整的CLK和Q的波形。
六、思考题
1)说明触发器的异步置位端和异步复位端与其他输入信号的关系。
河北科技大学
实验报告
级专业班学号年月日
姓名同组人指导教师张敏
实验名称实验九集成同步计数器的应用电路设计成绩
实验类型设计型批阅教师
一、实验目的
1)熟悉时序逻辑电路的一般分析方法,学习用触发器组成同步或异步计数器的方法。
2)学习计数器逻辑功能的测试方法。
二、实验仪器与元器件
(1)数字电路实验箱1台
(2)集成电路
74LS00四2输入与非门1片
74LS20双4输入与非门1片
74LS1604位十进制同步计数器2片
CD4511BCD七段译码/驱动/锁存器2片
LED共阴数码显示器2片
三、实验内容及步骤
1.74LS160逻辑功能测试
74LS160功能表
输入
输出
CLK
EPET
D3D2D1D0
Q3Q2Q1Q0
×
0
×
××
××××
↑
1
0
××
D3D2D1D0
↑
1
1
01
××××
↑
1
1
×0
××××
↑
1
1
11
××××
2.74LS160的应用
(1)用两片74LS160和门电路74LS00构成24进制计数器(用复位法),显示数字为00-23的循环。
1)并行进位型
2)串行进位型
(2)用74LS160和74LS20设计一个计数电路(用置数法),要求计数显示为1-7。
河北科技大学
实验报告
级专业班学号年月日
姓名同组人指导教师张敏
实验名称实验十一555定时器的应用成绩
实验类型综合型批阅教师
一、实验目的
(1)熟悉555集成定时器的内部结构及工作原理。
(2)掌握用定时器构成多谐振荡电路、单稳态电路和施密特触发电路的工作原理。
(3)进一步学习用示波器测量波形的周期、脉宽和幅值等。
二、实验仪器与元器件
(1)数字电路实验箱1台
(2)函数发生器1台
(3)数字示波器1台
(4)集成电路
555集成定时器1片
(5)阻容元件
电阻、电容若干
三、实验内容及步骤
1.多谐振荡器
按图接线。
用示波器观测电容电压vC和输出电压vO的波形,并在示波器上测出vO的周期T、频率f和占空比q。
记录结果和vC和vO的波形。
2)将电容C改为0.1μF,其他保持不变,再用示波器测出输出电压vO的周期T、频率f及占空比q,将记录结果。
3)在上述基础上,将R2改为10kΩ电位器。
调节电位器,用示波器观察输出vO波形周期的变化,并将vO频率调为1kHz。
vC及vo的波形:
多谐振荡器的测量结果
电路参数
测量值
计算值
R1
R2
C
T(ms)
f(kHz)
q
T(ms)
f(kHz)
q
1kΩ
3kΩ
0.047μF
1kΩ
3kΩ
0.1μF
2.单稳态触发器
按图接线。
输入信号VI,用示波器观测电容电压vC及输出电压vO的波形,在示波器上读出vO的脉冲宽度tw,并记录vC及vo的波形。
实验过程中,要注意调节输入信号的频率及脉冲宽度,使其满足电路对触发脉冲的要求。
vC及vo的波形:
计算值:
tw=
测量值:
tw=
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 报告 56 学时 资料