计算机组成与结构试题.docx
- 文档编号:7660594
- 上传时间:2023-01-25
- 格式:DOCX
- 页数:6
- 大小:55.33KB
计算机组成与结构试题.docx
《计算机组成与结构试题.docx》由会员分享,可在线阅读,更多相关《计算机组成与结构试题.docx(6页珍藏版)》请在冰豆网上搜索。
计算机组成与结构试题
2008-2009
《计算机组成与结构》试题
课程代码BB002014考试方式闭卷考试时长100分钟
姓名 学号 教学班号 专业级班
题号
一
二
合计
满分
40
60
100
得分
阅卷人
注意:
所有试题答案一律写在答题纸上,否则不得分。
一、选择题(本大题共40分,每小题2分)
1.计算机的软件可以分为()
A.汇编语言和高级语言B.操作系统和汇编语言
C.应用软件和系统软件D.应用软件和高级语言
2.在计算机中压缩BCD码表示的数00110111,用十进制表示为()
A.53B.55C.37D.66
3.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A阶符与数符相同为规格化数
B阶符与数符相异为规格化数
C数符与尾数小数点后第一位数字相异为规格化数
D数符与尾数小数点后第一位数字相同为规格化数
4.计算机的外围设备是指______。
A输入/输出设备B外存储器
C远程通信设备D除了CPU和内存以外的其它设备
5.计算机系统采用多种存储器,其中ROM为()
A.只读存储器B.随机存储器C.硬盘D.光盘
6.中断向量地址是:
______。
A子程序入口地址B中断服务例行程序入口地址
C中断服务例行程序入口地址的指示器D中断返回地址
7.双端口存储器在______情况下会发生读/写冲突。
A.左端口与右端口的地址码不同
B.左端口与右端口的地址码相同
C.左端口与右端口的数据码不同
D.左端口与右端口的数据码相同
8.寄存器间接寻址方式中,操作数处在______。
A.通用寄存器B.主存单元C.程序计数器D.堆栈
9.下列校验码中,奇校验正确的是(其中最末尾一位为校验位)()
A.10010101B.10110110C.01101100D.11011011
10.下列器件中哪一个部件是不属于控制器的部件()
A.地址寄存器B.中断控制器C.程序计数器D指令寄存器
11.计算机ALU的功能为()。
A.进行计算机过程控制B.存放数据和程序
C.完成外设和内存之间的数据传送D.完成数字和逻辑运算
12.下列对于cache的描述正确的是()
A.cache用于存放程序和数据,cache就是内存
B.cache有自己的指令系统,可以辅助CPU完成一定操作
C.cache的存在是为了缓解CPU和内存之间的速度差距
D.cache分为片内cache和片外cache,所谓片内cache就是在主板上的cache。
13.采用串行接口进行7位ASCII码传送,带有一位校验位,一位起始位,一位停止位,当波特率为9600波特时,字符传送速率为()。
A.960B.873C.1371D.480
14.某磁盘内直径24cm,外直径36cm,磁盘的道密度为50道/cm,问磁盘共有多少磁道。
A.600个B.50个C.300个D.无法确定磁道个数
15.下列对于存储器的分类描述错误的是()。
A.DRAM称为动态存储器,其优点是掉电之后信息可以完好保留
B.磁盘称为磁表面存储器,其每位价格低于内存
C.在计算机的存储系统中,CPU可以直接访问内存中的数据
D.存储器的容量单位可以为B、KB、MB、GB、TB等
16.下列哪一个方式不属于CPU管理外围设备的方式()
A.通道方式B.设备自主方式C.DMA方式D.程序查询方式
17.某计算机的指令流水线由三个功能段组成,指令流经各个功能段的时间分别为90ns,85ns,95ns。
则该计算机的CPU时钟周期至少是()
A.90nsB.85nsC.95nsD.100ns
18.某计算机的存储系统由cache和内存两部分构成。
某程序执行过程中,访问内存100次,其中有3次未在cache中找到需访问内容,则cache的命中率为()
A.30%B.3%C.97%D.9.7%
19.下列关于RISC和CISC描述错误的是()
A.RISC称为精简指令系统,其指令系统中的指令条数少于CISC
B.CISC中指令系统中指令条数多,每条指令的利用率都高于RISC中的指令
C.RISC指令长度固定,寻址方式种类少,仅有少数指令需要访问内存
D.RISC指令功能简单,控制器多采用硬布线方式。
20.某计算机的控制器为微程序控制器,一条指令的执行对应微程序的执行过程,系统的微指令存放在
A.内存中B.控制存储器中C.CPU指令cache中D.寄存器中
二、综合应用题(共60分,第一题5分,第二题8分,第三题8分,第四题8分,第五题9分,第六题9分,第七大题13分)
1.(5分)请简述中断执行过程。
2.(8分)已知cache命中率H=0.98,主存比cache慢4倍,以知主存存取周期为200ns,求cache/主存的效率和平均访问时间。
3.(8分)设8位有效信息为11010110,求其海明校验码。
4.(8分)若浮点数x的IEEE754标准存储格式为(41700000)16,求其浮点数的十进制数值。
5.(9分)有一个具有32位地址线和16位数据线的存储器,问:
(1)该存储器能够存储多少字节信息?
(3分)
(2)如果用4M*8位的RAM芯片构成该存储器,则需要这样的芯片多少片?
(3分)
(3)需要多少位进行芯片选择?
(3分)
6.(9分)某计算机的字长为16位,存储器按字编址,访内存指令格式下图所示。
其中OP是操作码,M是定义寻址方式,A为形式地址。
设PC和RX分别为程序计数器和变址寄存器,字长为16位,其中M=0为立即寻址、M=1为直接寻址、M=2为间接寻址、M=3为变址寻址、M=4为相对寻址。
问:
①该格式能定义多少种指令?
(3分)
②各种寻址方式的寻址范围为多少字?
(3分)
③写出各种寻址方式的有效地址EA的计算式。
(3分)
7.(13分)某计算机的数据通路如图所示,其中M代表主存,MBR为主存数据寄存器,MAR为主存地址寄存器,R1-R2是系统通用寄存器,IR为指令寄存器,PC为程序计数器(具有自增能力),C、D为ALU的暂存器,ALU为算术逻辑单元(此处做加法器看待),移位器—左移、右移、直通传送。
所有双向箭头表示信息可以双向传送。
图中带*的信号表示控制信号。
其中指令“ADDR1,(R2)”代表将R2寄存器中指向的内存单元的内容与R1寄存器的内容相加,结果送向R1寄存器。
同时表5-1中给出了取指令和译码阶段每个节拍的功能和有效控制信号,请按照标5-1中给出的信号形式,写出指令执行阶段每个节拍的功能和控制信号。
R1in
答题纸
一、选择题
题号
1
2
3
4
5
6
7
8
9
10
答案
题号
11
12
13
14
15
16
17
18
19
20
答案
二、综合应用题
1、
2、
3、
4、
5、
6、
7、
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 结构 试题