专升本《计算机组成原理》考试答案.docx
- 文档编号:7605188
- 上传时间:2023-01-25
- 格式:DOCX
- 页数:16
- 大小:29.15KB
专升本《计算机组成原理》考试答案.docx
《专升本《计算机组成原理》考试答案.docx》由会员分享,可在线阅读,更多相关《专升本《计算机组成原理》考试答案.docx(16页珍藏版)》请在冰豆网上搜索。
专升本《计算机组成原理》考试答案
[试题分类]:
专升本《计算机组成原理》_08016150
[题型]:
单选
[分数]:
2
1.总线复用方式可以()
A.提高总线的传输带宽
B.提高CPU利用率。
C.增加总线的功能
D.减少总线中信号线的数量
答案:
D
2.加法器采用先行进位的目的是()
A.优化加法器的结构
B.正确传递进位位
C.保证运算结果正确
D.加速进位位的产生
答案:
D
3.某计算机字长8位,两个有符号整数[x]补=44H,[y]补=DCH,在该机中执行算术运算x+2y后得到的结果及相应溢出标志位OF的值分别为()
A.FCH,1
B.FCH,0
C.32H,0
D.32H,1
答案:
B
4.与十进制数-65对应的8位移码为()
A.00111111
B.01000001
C.1011111l
D.11000001
答案:
A
5.指令系统采用不同寻址方式的目的是()
A.缩短指令长度,扩大寻址空间,提高编程灵活性;。
B.可直接访问外存;
C.实现存贮程序和程序控制;
D.提供扩展操作码的可能并降低指令译码的难度;
答案:
A
6.下列关于指令操作码(OP)的描述中,错误的是()
A.操作码可向未使用的地址码字段扩展
B.操作码表征指令的功能
C.OP字段为n位时最多支持2n条指令
D.指令中必须有操作码字段
答案:
C
7.假定用16k′8位的存储器芯片组成一个多体交叉的64k′8位的存储器,则地址为BFFFH所在芯片的最小全局地址为()
A.0003H
B.0000H
C.0002H
D.0001H
答案:
A
8.假定一个同步总线的工作频率为33MHz,总线中有32位数据线,每个总线时钟传输一次数据,则该总线的最大数据传输率为()
A.528MB/s
B.132MB/s
C.66MB/s
D.1056MB/s
答案:
B
9.下列关于计算机系统层次结构的描述中,不正确的是()
A.从功能看,软件与硬件具有等价性
B.微程序级属于硬件级,其它级都是软件级
C.固件功能类似于软件,形态类似硬件
D.不同机器级的程序具有不同的执行效率。
答案:
B
10.冯诺衣曼计算机工作方式的基本特点是()
A.堆栈操作
B.以控制器为中心
C.存储器按内部选择地址。
D.按地址访问并顺序执行指令
答案:
D
11.中断屏蔽字的作用是()
A.暂停对一切中断的处理
B.暂停外设对主机的访问
C.暂停对某些中断的响应
D.暂停CPU对主存的访问
答案:
C
12.在CPU中,指令寄存器IR用来存放()
A.即将执行的指令
B.正在执行的指令
C.已执行的指令
D.指令地址
答案:
B
13.相联存贮器寻址的原理是()
A.堆栈方式
B.地址方式与堆栈方式
C.内容指定方式
D.地址方式
答案:
C
14.CRC编码的码距为()
A.2
B.1
C.3
D.4
答案:
C
15.指令执行所需的操作数不会来自()
A.通用寄存器
B.主存
C.变址寄存器
D.指令寄存器IR
答案:
C
[试题分类]:
专升本《计算机组成原理》_08016150
[题型]:
单选
[分数]:
2
1.堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,MSP为SP指示器的栈顶单元,如果操作的动作是:
(A)→MSP,(SP)-1→SP,那么出栈的动作应是_______。
A.(MSP)→A,(SP)-1→SP
B.(SP)+1→SP,(MSP)→A
C.(SP)-1→SP,(MSP)→A
D.(MSP)→A,(SP)+1→SP
答案:
B
2.定点字长的字,采用2的补码表示时,一个字所能表示的整数范围是_______。
A.–128~+127
B.–129~+128
C.–127~+127
D.-128~+128
答案:
A
3.为确定下一条微指令的地址,通常采用断定方式,其基本思想是_______。
A.用程序计数器PC来产生后继微指令地址
B.通过指令中指定一个专门字段来控制产生后继微指令地址
C.用微程序计数器μPC来产生后继微指令地址
D.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址
答案:
D
4.定点运算器用来进行______。
A.浮点数运算
B.定点数运算
C.十进制数加法运算
D.即进行定点数运算也进行浮点数运算
答案:
B
5.相联存贮器的寻址方式是______。
A.地址方式与堆栈方式
B.内容指定方式
C.堆栈方式
D.地址方式
答案:
B
6.下列属于可靠性编码的是。
A.BCD码
B.16进制数
C.ASCII码。
D.格雷码
答案:
D
7.程序控制类指令的功能是______。
A.改变程序执行的顺序
B.进行算术运算和逻辑运算
C.进行主存于CPU之间的数据传送
D.进行CPU和I/O设备之间的数据传送
答案:
A
8.指令寄存器的作用是______。
A.保存当前正在执行的指令
B.保存下一条指令
C.保存上一条指令
D.保存当前指令的地址
答案:
A
9.下述I/O控制方式中,主要由程序实现的是_______。
A.DMA方式
B.PPU方式
C.通道方式
D.中断方式
答案:
D
10.某机字长32位。
其中1位符号位,31位表示尾数。
若用定点整数表示,则最大正整数为______。
A.+(231+1)
B.+(230-1)
C.+(230+1)
D.+(231-1)
答案:
D
11.没有外存贮器的计算机监控程序可以存放在_______。
A.RAM和ROM
B.ROM
C.CPU
D.RAM
答案:
B
12.CPU主要包括_______。
A.控制器
B.控制器、运算器、cache
C.运算器和主存
D.控制器、ALU和主存
答案:
B
13.操作控制器的功能是______。
A.从主存取出一条指令
B.完成指令操作的译码
C.产生时序信号
D.从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令
答案:
D
14.在定点二进制运算器中,减法运算一般通过______来实现。
A.原码运算的二进制减法器
B.补码运算的二进制加法器
C.补码运算的十进制加法器
D.补码运算的二进制减法器
答案:
B
15.采用串行接口进行七位ASCⅡ码传送,带有一位奇偶校验位为1位起始位和1位停止位,当波特率为9600波特时,字符传送速率为________。
A.1371
B.960
C.873
D.480
答案:
B
16.至今为止,计算机中的所有信息以二进制方式表示的理由是______。
A.节约元件
B.运算速度快
C.物理器件性能决定
D.信息处理方便
答案:
C
17.下列数中最大的数为______。
A.(10010101)2
B.(96)8
C.(143)5
D.(227)8
答案:
D
18.采用DMA方式传送数据时,每传送一个数据就要用一个______。
A.存储周期
B.指令周期
C.数据周期
D.总线周期
答案:
A
19.下列数中最大的是______。
A.(227)8
B.(10010101)2
C.(96)16
D.(143)10
答案:
A
20.IEEE754中用于表示浮点数中的阶码的机器数是________。
A.移码
B.反码
C.原码
D.补码
答案:
A
21.假设下列字符码中有奇偶位校验,但没有数据错误,采用偶校验的字符码是______。
A.11001001
B.11010110
C.11001011
D.11000001
答案:
A
22.采用虚拟存贮器的主要目的是_______。
A.扩大外存贮器的存贮空间
B.提高外存贮器的存取速度
C.提高主存贮器的存取速度
D.扩大主存贮器的存贮空间,并能进行自动管理和调度
答案:
D
23.同步传输之所以比异步传输具有较高的传输频率是因为同步传输_____。
A.用一个公共时钟信号进行同步
B.各部件存取时间较为接近
C.不需要应答信号
D.总线长度较短
答案:
D
24.下述I/O控制方式中,_____主要由程序实现。
A.通道方式
B.PPU(外围处理机)
C.中断方式
D.DMA方式
答案:
C
25.在CPU中跟踪指令后继地址的寄存器是______。
A.程序计数器
B.状态条件寄存器
C.主存地址寄存器
D.指令寄存器
答案:
A
26.在主存和CPU之间增加cache存储器的目的是______。
A.解决CPU与内存之间的速度匹配问题
B.提高内存的可靠性
C.增加内存容量,同时加快存取速度
D.增加内存容量
答案:
A
27.设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数-27,寄存器内为______。
A.(5A)16
B.(9B)16
C.(27)16
D.(E5)16
答案:
D
28.计算机的存储器系统是指______。
A.主存储器
B.ROM存储器
C.RAM存储器
D.主存储器和外存储器
答案:
D
29.变址寻址方式中,操作数的有效地址等于______。
A.变址寄存器内容加上形式地址(位移量)
B.程序记数器内容加上形式地址(位移量)
C.基值寄存器内容加上形式地址(位移量)
D.堆栈指示器内容加上形式地址(位移量)
答案:
A
30.微程序控制器中,机器指令与微指令的关系是______。
A.一条微指令由若干条机器指令组成
B.每一条机器指令由一段微指令编写的微程序来解释执行
C.每一条机器指令组成的程序可由一条微指令来执行
D.每一条机器指令由一条微指令来执行
答案:
B
31.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了_______。
A.能进入中断处理程序,并能正确返回源程序
B.易于编制中断处理程序
C.节省主存空间
D.提高处理机速度
答案:
A
32.为了便于实现多级中断,保存现场信息最有效的方法是采用______。
A.堆栈
B.外存
C.通用寄存器
D.存储器
答案:
A
33.EPROM是指________。
A.读写存储器
B.闪速存储器
C.只读存储器
D.光擦除可编程只读存储器
答案:
D
34.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。
A.主存中取一个数据字的平均时间
B.主存中写入一个数据字的平均时间
C.主存中读取一个指令字的最短时间
D.主存中读取一个数据字的最长时间
答案:
C
35.设[x]补=1.x1x2x3x4,当满足______时,x>-1/2成立。
A.x1必须为1,x2—x4任意
B.x1必须为1,x2—x4至少有一个为1
C.x1必须为0,x2—x4任意
D.x1必须为0,x2—x4至少有一个为1
答案:
B
36.某SRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为_____。
A.8,512
B.512,8
C.19,8
D.18,8
答案:
C
37.指令系统中采用不同寻址方式的目的主要是______。
A.提供扩展操作码的可能并降低指令译码难度
B.缩短指令长度,扩大寻址空间,提高编程灵活性
C.实现存储程序和程序控制
D.可以直接访问外存
答案:
B
38.常用的虚拟存储系统由________两级存储器组成,其中辅存是大容量的磁表面存储器。
A.通用寄存器—主存
B.cache—主存
C.cache—辅存
D.主存—辅存
答案:
D
39.目前的计算机中,代码形式是______。
A.指令以二进制形式存放,数据以十进制形式存放
B.指令和数据都以十进制形式存放
C.指令和数据都以二进制形式存放
D.指令以十进制形式存放,数据以二进制形式存放
答案:
C
40.冯•诺依曼机工作的基本方式的特点是_____。
A.存贮器按内容选择地址
B.存储程序和程序控制
C.多指令流单数据流
D.堆栈操作
答案:
B
[试题分类]:
专升本《计算机组成原理》_08016150
[题型]:
填空
[分数]:
0
1.存储器的数据总线宽度为32位,存取周期为200ns,则存储器的带宽是________MB/s
答案:
20;
2.某8位补码数据10010101算术右移一位后的值为_______________________
答案:
11001010;
3.假定某数x=-01001010B,在计算机内部的表示为10110110B,则该数采用的编码方法为________
答案:
补码;
4.在变址寄存器寻址方式中,若变址寄存器的内容是4E3CH,偏移量是63H,则对应的有效地址是________________H。
(用16进制数表示)
答案:
4E9F;
5.有效信息为1101,生成多项式G(x)=1011,则有效信息的CRC码为____________
答案:
1100010(填写010也得分);
6.某计算机存储字长32位,假定在取指令阶段修改PC值,则PC的增量为____
答案:
4;
7.假定某编译器对某段高级语言程序编译生成两种不同的指令序列S1和S2,在时钟频率为500MHz的机器M上运行,目标指令序列中用到的指令类型有A、B、C和D四类。
四类指令在M上的CPI和两个指令序列所用的各类指令条数如下表所示。
则指令序列S1的CPI为________________,指令序列S2的CPI为________________。
答案:
9;3.25;
8.设某程序执行前r0=0x11223344。
依次执行下列指令:
r1=0x100;STRr0,[r1](将r0中的数据存放到r1的内容所指向的主存单元);LDRBr2,[r1](从r1内容所指主存单元取一个字节的数据送r2中保存)。
若数据在主存中按小端模式存放,则r2中的内容为____________________________________________,按大端模式存放时,则r2中的内容为____________________________________________。
答案:
0X44(44H均可);0X11(或写11H也可);
[试题分类]:
专升本《计算机组成原理》_08016150
[题型]:
多选
[分数]:
2
1.下列属于中央控制器功能的是。
A.时序控制
B.顺序控制
C.操作控制
D.中断与异常处理
答案:
A,B,C,D
2.下列是中断响应过程的部分功能,其中由中断服务程序完成的是。
A.恢复现场
B.保护现场
C.中断源识别
D.中断返回
答案:
A,B,D
3.下列不属于并行存储器的是。
A.多端口存储器
B.相联存储器
C.高位多体交叉存储器
D.高速缓冲存储器Cache
答案:
B,C,D
4.某系统采用具有检测并纠正一位错误的海明校验码,其中分配的校验位为4位,则可校验的有效信息位为。
A.10
B.15
C.8
D.4
答案:
A,C,D
5.下列选项中,可能缩短程序执行时间的措施。
A.采用流水线技术
B.缩短CPU时钟周期时间T
C.采用高速存储器
D.采用间接寻址方式
答案:
A,B,C
[试题分类]:
专升本《计算机组成原理》_08016150
[题型]:
问答
[分数]:
5
1.程序查询方式和程序中断方式在实现外围设备的输入/输出方面有何不同?
答案:
程序查询方式是用户在程序中安排一段输入输出程序,它由I/O指令、测试指令和转移指令等组成。
CPU一旦启动I/O后,就进入这段程序,时刻查询I/O准备的情况,若未准备就绪就踏步等待;若准备就绪就实现传送。
在输入输出的全部过程中,CPU停止自身的操作。
程序中断方式虽也要用程序实现外部设备的输入、输出,但它只是以中断服务程序的形式插入到用户现行程序中。
即CPU启动I/O后,继续自身的工作,不必查询I/O的状态。
而I/O被启动后,便进入自身的准备阶段,当其准备就绪时,向CPU提出中断请求,此时若满足条件,CPU暂停现行程序,转入该设备的中断服务程序,在服务程序中实现数据的传送。
2.微程序控制的基本思想是什么?
答案:
把指令执行所需要的所有控制信号存放在控制存储器中,需要时从这个存储器中读取,即把操作控制信号编成微指令,存放在控制存储器中。
一条机器指令的功能通常用许多条微指令组成的序列来实现,这个微指令序列称为微程序。
微指令在控制存储器中的存储位置称为微地址。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机组成原理 计算机 组成 原理 考试 答案