电平标准分类.docx
- 文档编号:7553409
- 上传时间:2023-01-24
- 格式:DOCX
- 页数:10
- 大小:136.76KB
电平标准分类.docx
《电平标准分类.docx》由会员分享,可在线阅读,更多相关《电平标准分类.docx(10页珍藏版)》请在冰豆网上搜索。
电平标准分类
电平标准分类
要了解逻辑电平的内容,首先要知道以下几个概念的含义:
1:
输入高电平(Vih):
保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。
2:
输入低电平(Vil):
保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。
3:
输出高电平(Voh):
保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。
4:
输出低电平(Vol):
保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。
5:
阀值电平(Vt):
数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。
它是一个界于Vil、Vih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平>Vih,输入低电平 对于一般的逻辑电平,以上参数的关系如下: Voh>Vih>Vt>Vil>Vol。 6: Ioh: 逻辑门输出为高电平时的负载电流(为拉电流)。 7: Iol: 逻辑门输出为低电平时的负载电流(为灌电流)。 8: Iih: 逻辑门输入为高电平时的电流(为灌电流)。 9: Iil: 逻辑门输入为低电平时的电流(为拉电流)。 门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。 开路的TTL、CMOS、ECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否接上拉电阻(OC、OD门)或下拉电阻(OE门),以及电阻阻值是否合适。 对于集电极开路(OC)门,其上拉电阻阻值RL应满足下面条件: (1): RL<(VCC-Voh)/(n*Ioh+m*Iih) (2): RL>(VCC-Vol)/(Iol+m*Iil) 其中n: 线与的开路门数;m: 被驱动的输入端数。 : 常用的逻辑电平 ·逻辑电平: 有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。 ·其中TTL和CMOS的逻辑电平按典型电压可分为四类: 5V系列(5VTTL和5VCMOS)、3.3V系列,2.5V系列和1.8V系列。 ·5VTTL和5VCMOS逻辑电平是通用的逻辑电平。 ·3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。 ·低电压的逻辑电平还有2.5V和1.8V两种。 ·ECL/PECL和LVDS是差分输入输出。 ·RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入输出,RS-232是单端输入输出。 一个有关于电压的标准 相对于内存而言 DDR内存采用的是支持2.5V电压的SSTL2标准 而对于比较老一些的SDRAM内存来说它支持的则是3.3V的LVTTL标准. 现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HSTL、SSTL等。 下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。 TTL: Transistor-TransistorLogic三极管结构。 Vcc: 5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V。 因为2.4V与5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。 所以后来就把一部分“砍”掉了。 也就是后面的LVTTL。 LVTTL又分3.3V、2.5V以及更低电压的LVTTL(LowVoltageTTL)。 3.3VLVTTL: Vcc: 3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2V;VIL<=0.8V。 2.5VLVTTL: Vcc: 2.5V;VOH>=2.0V;VOL<=0.2V;VIH>=1.7V;VIL<=0.7V。 更低的LVTTL不常用就先不讲了。 多用在处理器等高速芯片,使用时查看芯片手册就OK了。 TTL使用注意: TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻;TTL电平输入脚悬空时是内部认为是高电平。 要下拉的话应用1k以下电阻下拉。 TTL输出不能驱动CMOS输入。 CMOS: ComplementaryMetalOxideSemiconductorPMOS+NMOS。 Vcc: 5V;VOH>=4.45V;VOL<=0.5V;VIH>=3.5V;VIL<=1.5V。 相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。 对应3.3VLVTTL,出现了LVCMOS,可以与3.3V的LVTTL直接相互驱动。 3.3VLVCMOS: Vcc: 3.3V;VOH>=3.2V;VOL<=0.1V;VIH>=2.0V;VIL<=0.7V。 (VIH是指高电平的电压值,VIL是指第一个输入电压信号) 2.5VLVCMOS: Vcc: 2.5V;VOH>=2V;VOL<=0.1V;VIH>=1.7V;VIL<=0.7V。 CMOS使用注意: CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于VCC一定值(比如一些芯片是0.7V)时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。 ECL: EmitterCoupledLogic发射极耦合逻辑电路(差分结构) Vcc=0V;Vee: -5.2V;VOH=-0.88V;VOL=-1.72V;VIH=-1.24V;VIL=-1.36V。 速度快,驱动能力强,噪声小,很容易达到几百M的应用。 但是功耗大,需要负电源。 为简化电源,出现了PECL(ECL结构,改用正电压供电)和LVPECL。 PECL: Pseudo/PositiveECL Vcc=5V;VOH=4.12V;VOL=3.28V;VIH=3.78V;VIL=3.64V LVPELC: LowVoltagePECL Vcc=3.3V;VOH=2.42V;VOL=1.58V;VIH=2.06V;VIL=1.94V ECL、PECL、LVPECL使用注意: 不同电平不能直接驱动。 中间可用交流耦合、电阻网络或专用芯片进行转换。 以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。 (如多用于时钟的LVPECL: 直流匹配时用130欧上拉,同时用82欧下拉;交流匹配时用82欧上拉,同时用130欧下拉。 但两种方式工作后直流电平都在1.95V左右。 ) 前面的电平标准摆幅都比较大,为降低电磁辐射,同时提高开关速度又推出LVDS电平标准。 LVDS: LowVoltageDifferentialSignaling 差分对输入输出,内部有一个恒流源3.5-4mA,在差分线上改变方向来表示0和1。 通过外部的100欧匹配电阻(并在差分线上靠近接收端)转换为±350mV的差分电平。 LVDS使用注意: 可以达到600M以上,PCB要求较高,差分线要求严格等长,差最好不超过10mil(0.25mm)。 100欧电阻离接收端距离不能超过500mil,最好控制在300mil以内。 下面的电平用的可能不是很多,篇幅关系,只简单做一下介绍。 如果感兴趣的话可以联系我。 CML: 是内部做好匹配的一种电路,不需再进行匹配。 三极管结构,也是差分线,速度能达到3G以上。 只能点对点传输。 GTL: 类似CMOS的一种结构,输入为比较器结构,比较器一端接参考电平,另一端接输入信号。 1.2V电源供电。 Vcc=1.2V;VOH>=1.1V;VOL<=0.4V;VIH>=0.85V;VIL<=0.75V PGTL/GTL+: Vcc=1.5V;VOH>=1.4V;VOL<=0.46V;VIH>=1.2V;VIL<=0.8V HSTL是主要用于QDR存储器的一种电平标准: 一般有V¬CCIO=1.8V和V¬¬CCIO=1.5V。 和上面的GTL相似,输入为比较器结构,比较器一端接参考电平(VCCIO/2),另一端接输入信号。 对参考电平要求比较高(1%精度)。 SSTL主要用于DDR存储器。 和HSTL基本相同。 V¬¬CCIO=2.5V,输入为比较器结构,比较器一端接参考电平1.25V,另一端接输入信号。 对参考电平要求比较高(1%精度)。 HSTL和SSTL大多用在300M以下。 RS232和RS485基本和大家比较熟了,只简单提一下: RS232采用±12-15V供电,我们电脑后面的串口即为RS232标准。 +12V表示0,-12V表示1。 可以用MAX3232等专用芯片转换,也可以用两个三极管加一些外围电路进行反相和电压匹配。 RS485是一种差分结构,相对RS232有更高的抗干扰能力。 传输距离可以达到上千米 TTL和CMOS逻辑器件 逻辑器件的分类方法有很多,下面以逻辑器件的功能、工艺特点和逻辑电平等方法来进行简单描述。 : TTL和CMOS器件的功能分类 按功能进行划分,逻辑器件可以大概分为以下几类: 门电路和反相器、选择器、译码器、计数器、寄存器、触发器、锁存器、缓冲驱动器、收发器、总线开关、背板驱动器等。 1: 门电路和反相器 逻辑门主要有与门74X08、与非门74X00、或门74X32、或非门74X02、异或门74X86、反相器74X04等。 2: 选择器 选择器主要有2-1、4-1、8-1选择器74X157、74X153、74X151等。 3: 编/译码器 编/译码器主要有2/4、3/8和4/16译码器74X139、74X138、74X154等。 4: 计数器 计数器主要有同步计数器74X161和异步计数器74X393等。 5: 寄存器 寄存器主要有串-并移位寄存器74X164和并-串寄存器74X165等。 6: 触发器 触发器主要有J-K触发器、带三态的D触发器74X374、不带三态的D触发器74X74、施密特触发器等。 7: 锁存器 锁存器主要有D型锁存器74X373、寻址锁存器74X259等。 8: 缓冲驱动器 缓冲驱动器主要有带反向的缓冲驱动器74X240和不带反向的缓冲驱动器74X244等。 9: 收发器 收发器主要有寄存器收发器74X543、通用收发器74X245、总线收发器等。 10: 总线开关 总线开关主要包括总线交换和通用总线器件等。 11: 背板驱动器 背板驱动器主要包括TTL或LVTTL电平与GTL/GTL+(GTLP)或BTL之间的电平转换器件。 : TTL和CMOS逻辑器件的工艺分类特点 按工艺特点进行划分,逻辑器件可以分为Bipolar、CMOS、BiCMOS等工艺,其中包括器件系列有: Bipolar(双极)工艺的器件有: TTL、S、LS、AS、F、ALS。 CMOS工艺的器件有: HC、HCT、CD40000、ACL、FCT、LVC、LV、CBT、ALVC、AHC、AHCT、CBTLV、AVC、GTLP。 BiCMOS工艺的器件有: BCT、ABT、LVT、ALVT。 : TTL和CMOS逻辑器件的电平分类特点 TTL和CMOS的电平主要有以下几种: 5VTTL、5VCMOS(Vih≥0.7*Vcc,Vil≤0.3*Vcc)、3.3V电平、2.5V电平等。 5V的逻辑器件 5V器件包含TTL、S、LS、ALS、AS、HCT、HC、BCT、74F、ACT、AC、AHCT、AHC、ABT等系列器件 3.3V及以下的逻辑器件 包含LV的和V系列及AHC和AC系列,主要有LV、AHC、AC、ALB、LVC、ALVC、LVT等系列器件。 具体情况可以参考下图: 图3-1: TI公司的逻辑器件示例图 : 包含特殊功能的逻辑器件 A.总线保持功能(Bushold) 由内部反馈电路保持输入端最后的确定状态,防止因输入端浮空的不确定而导致器件振荡自激损坏;输入端无需外接上拉或下拉电阻,节省PCB空间,降低了器件成本开销和功耗,见图6-3。 ABT、LVT、ALVC、ALVCH、ALVTH、LVC、GTL系列器件有此功能。 命名特征为附加了“H”如: 74ABTH16244。 图3-2: 总线保持功能图图3-3: 串行阻尼电阻图 B.串联阻尼电阻(seriesdampingresistors) 输出端加入串联阻尼电阻可以限流,有助于降低信号上冲/下冲噪声,消除线路振铃,改善信号质量。 如图6-4所示。 具有此特征的ABT、LVC、LVT、ALVC系列器件在命名中加入了“2”或“R”以示区别,如ABT162245,ALVCHR162245。 对于单向驱动器件,串联电阻加在其输出端,命名如SN74LVC2244;对于双向的收发器件,串联电阻加在两边的输出端,命名如SN74LVCR2245。 C.上电/掉电三态(PU3S,Powerup/powerdown3-state) 即热拔插性能。 上电/掉电时器件输出端为三态,Vcc阀值为2.1V;应用于热拔插器件/板卡产品,确保拔插状态时输出数据的完整性。 多数ABT、LVC、LVT、LVTH系列器件有此特征。 D.ABT器件(AdvancedBiCMOSTechnology) 结合了CMOS器件(如HC/HCT、LV/LVC、ALVC、AHC/AHCT)的高输入阻抗特性和双极性器件(Bipolar,如TTL、LS、AS、ALS)输出驱动能力强的特点。 包括ABT、LVT、ALVT等系列器件,应用于低电压,低静态功耗环境。 E.Vcc/GND对称分布 16位Widebus器件的重要特征,对称配置引脚,有利于改善噪声性能。 AHC/AHCT、AVT、AC/ACT、CBT、LVT、ALVC、LVC、ALB系列16位Widebus器件有此特征。 F.分离轨器件(Split-rail) 即双电源器件,具有两种电源输入引脚VccA和VccB,可分别接5V或3.3V电源电压。 如ALVC164245、LVC4245等,命名特征为附加了“4”。 逻辑器件的使用指南 1: 多余不用输入管脚的处理 在多数情况下,集成电路芯片的管脚不会全部被使用。 例如74ABT16244系列器件最多可以使用16路I/O管脚,但实际上通常不会全部使用,这样就会存在悬空端子。 所有数字逻辑器件的无用端子必须连接到一个高电平或低电平,以防止电流漂移(具有总线保持功能的器件无需处理不用输入管脚)。 究竟上拉还是下拉由实际器件在何种方式下功耗最低确定。 244、16244经测试在接高电平时静态功耗较小,而接地时静态功耗较大,故建议其无用端子处理以通过电阻接电源为好,电阻值推荐为1~10K。 2: 选择板内驱动器件的驱动能力,速度,不能盲目追求大驱动能力和高速的器件,应该选择能够满足设计要求,同时有一定的余量的器件,这样可以减少信号过冲,改善信号质量。 并且在设计时必须考虑信号匹配。 3: 在对驱动能力和速度要求较高的场合,如高速总线型信号线,可使用ABT、LVT系列。 板间接口选择ABT16244/245或LVTH16244/245,并在母板两端匹配,在不影响速度的条件下与母板接口尽量串阻,以抑制过冲、保护器件,典型电阻值为10-200Ω左右,另外,也可以使用并接二级管来进行处理,效果也不错,如1N4148等(抗冲击较好)。 4: 在总线达到产生传输线效应的长度后,应考虑对传输线进行匹配,一般采用的方式有始端匹配、终端匹配等。 始端匹配是在芯片的输出端串接电阻,目的是防止信号畸变和地弹反射,特别当总线要透过接插件时,尤其须做始端匹配。 内部带串联阻尼电阻的器件相当于始端匹配,由于其阻值固定,无法根据实际情况进行调整,在多数场合对于改善信号质量收效不大,故此不建议推荐使用。 始端匹配推荐电阻值为10~51Ω,在实际使用中可根据IBIS模型模拟仿真确定其具体值。 由于终端匹配网络加重了总线负载,所以不应该因为匹配而使Buffer的实际驱动电流大于驱动器件所能提供的最大Source、Sink电流值。 应选择正确的终端匹配网络,使总线即使在没有任何驱动源时,其线电压仍能保持在稳定的高电平。 5: 要注意高速驱动器件的电源滤波。 如ABT、LVT系列芯片在布线时,建议在芯片的四组电源引脚附近分别接0.1μ或0.01μ电容。 6: 可编程器件任何电源引脚、地线引脚均不能悬空;在每个可编程器件的电源和地间要并接0.1uF的去耦电容,去耦电容尽量靠近电源引脚,并与地形成尽可能小的环路。 7: 收发总线需有上拉电阻或上下拉电阻,保证总线浮空时能处于一个有效电平,以减小功耗和干扰。 8: 373/374/273等器件为工作可靠,锁存时钟输入建议串入10-200欧电阻。 9: 时钟、复位等引脚输入往往要求较高电平,必要时可上拉电阻。 10: 注意不同系列器件是否有带电插拔功能及应用设计中的注意事项,在设计带电插拔电路时请参考公司的《单板带电插拔设计规范》。 11: 注意电平接口的兼容性。 选用器件时要注意电平信号类型,对于有不同逻辑电平互连的情况,请遵守本规范的相应的章节的具体要求。 12: 在器件工作过程中,为保证器件安全运行,器件引脚上的电压及电流应严格控制在器件手册指定的范围内。 逻辑器件的工作电压不要超出它所允许的范围。 13: 逻辑器件的输入信号不要超过它所能允许的电压输入范围,不然可能会导致芯片性能下降甚至损坏逻辑器件。 14: 对开关量输入应串电阻,以避免过压损坏。 15: 对于带有缓冲器的器件不要用于线性电路,如放大器。 、TTL、CMOS器件的互连 : 器件的互连总则 在公司产品的某些单板上,有时需要在某些逻辑电平的器件之间进行互连。 在不同逻辑电平器件之间进行互连时主要考虑以下几点: 1: 电平关系,必须保证在各自的电平范围内工作,否则,不能满足正常逻辑功能,严重时会烧毁芯片。 2: 驱动能力,必须根据器件的特性参数仔细考虑,计算和试验,否则很可能造成隐患,在电源波动,受到干扰时系统就会崩溃。 3: 时延特性,在高速信号进行逻辑电平转换时,会带来较大的延时,设计时一定要充分考虑其容限。 4: 选用电平转换逻辑芯片时应慎重考虑,反复对比。 通常逻辑电平转换芯片为通用转换芯片,可靠性高,设计方便,简化了电路,但对于具体的设计电路一定要考虑以上三种情况,合理选用。 对于数字电路来说,各种器件所需的输入电流、输出驱动电流不同,为了驱动大电流器件、远距离传输、同时驱动多个器件,都需要审查电流驱动能力: 输出电流应大于负载所需输入电流;另一方面,TTL、CMOS、ECL等输入、输出电平标准不一致,同时采用上述多种器件时应考虑电平之间的转换问题。 我们在电路设计中经常遇到不同的逻辑电平之间的互连,不同的互连方法对电路造成以下影响: ·对逻辑电平的影响。 应保证合格的噪声容限(Vohmin-Vihmin≥0.4V,Vilmax-Volmax≥0.4V),并且输出电压不超过输入电压允许范围。 ·对上升/下降时间的影响。 应保证Tplh和Tphl满足电路时序关系的要求和EMC的要求。 ·对电压过冲的影响。 过冲不应超出器件允许电压绝对最大值,否则有可能导致器件损坏。 TTL和CMOS的逻辑电平关系如下图所示: 图4-1: TTL和CMOS的逻辑电平关系图 图4-2: 低电压逻辑电平标准 3.3V的逻辑电平标准如前面所述有三种,实际的3.3VTTL/CMOS逻辑器件的输入电平参数一般都使用LVTTL或3.3V逻辑电平标准(一般很少使用LVCMOS输入电平),输出电平参数在小电流负载时高低电平可分别接近电源电压和地电平(类似LVCMOS输出电平),在大电流负载时输出电平参数则接近LVTTL电平参数,所以输出电平参数也可归入3.3V逻辑电平,另外,一些公司的手册中将其归纳如LVTTL的输出逻辑电平,也可以。 在下面讨论逻辑电平的互连时,对3.3VTTL/CMOS的逻辑电平,我们就指的是3.3V逻辑电平或LVTTL逻辑电平。 常用的TTL和CMOS逻辑电平分类有: 5VTTL、5VCMOS、3.3VTTL/CMOS、3.3V/5VTol.、和OC/OD门。 其中: 3.3V/5VTol.是指输入是3.3V逻辑电平,但可以忍受5V电压的信号输入。 3.3VTTL/CMOS逻辑电平表示不能输入5V信号的逻辑电平,否则会出问题。 注意某些5V的CMOS逻辑器件,它也可以工作于3.3V的电压,但它与真正的3.3V器件(是LVTTL逻辑电平)不同,比如其VIH是2.31V(=0.7×3.3V,工作于3.3V)(其实是LVCMOS逻辑输入电平),而不是2.0V,因而与真正的3.3V器件互连时工作不太可靠,使用时要特别注意,在设计时最好不要采用这类工作方式。 值得注意的是有些器件有单独的输入或输出电压管脚,此管脚接3.3V的电压时,器件的输入或输出逻辑电平为3.3V的逻辑电平信号,而当它接5V电压时,输入或输出的逻辑电平为5V的逻辑电平信号,此时应该按该管脚上接的电压的值来确定输入和输出的逻辑电平属于哪种分类。 对于可编程器件(EPLD和FPGA)的互连也要根据器件本身的特点并参考本章节的内容进行处理。 以上5种逻辑电平类型之间的驱动关系如下表: 输入 5VTTL 3.3V/5VTol. 3.3VTTL/CMOS 5VCMOS 输出 5VTTL √ √ ? /FONT> ? /FONT> 3.3VTTL/CMOS √ √ √ ? /FONT> 5VCMOS √ √ ? /FONT> √ OC/OD 上拉 上拉 上拉 上拉 上表中打钩(√)的表示逻辑电平直接互连没有问题,打星号(? /FONT>)的表示要做特别处理。 对于打星号(? /FONT>)的逻辑电平的互连情况,具体见后面说明。 一般对于高逻辑电平驱动低逻辑电平的情况如简单处理估计可以通过串接10-1K欧的电阻来实现,具体阻值可以通过试验确定,如为可靠起见,可参考后面推荐的接法。 从上表可看出OC/OD输出加上拉电阻可以驱动所有逻辑电平,5VTTL和3.3V/5VTol.可以被所有逻辑电平驱动。 所以如果您的可编程逻辑器件有富裕的管脚,优先使用其OC/OD输出加上拉电阻实现逻辑电平转换;其次才用以下专门的逻辑器件转换。 对于其他的不能直接互连的逻辑电平,可用下列逻辑器件进行处理,详细见后面5.2到5.5节。 TI的AHCT系列器件为5VTTL输入、5VCMOS输出。 TI的LVC/LVT系列器件为TTL/CMOS逻辑电平输入、3.3VTTL(LVTTL)输出,也可以用双轨器件替代。 注意: 不是所有的LVC/LVT系列器件都能够运行5VTTL/CMOS输入,一般只有带后缀A的和LVCH/LVTH系列的可以,具体可以参考其器件
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电平 标准 分类