全加器实验报告.docx
- 文档编号:7482419
- 上传时间:2023-01-24
- 格式:DOCX
- 页数:7
- 大小:65.44KB
全加器实验报告.docx
《全加器实验报告.docx》由会员分享,可在线阅读,更多相关《全加器实验报告.docx(7页珍藏版)》请在冰豆网上搜索。
全加器实验报告
全加器实验报告
深圳大学实验报告
实验课程名称:
数字电路与逻辑设计
实验项目名称:
全加器
学院:
信息工程学院
专业:
电子信息工程
报告人:
学号:
班级:
指导教师:
张志朋
实验时间:
实验报告提交时间:
实验目的
1.熟悉数据选择器功能并掌握常用的逻辑电路功能测试方法。
2.熟悉RXB-1B数字电路实验箱使用方法。
二、实验仪器及材料
1.RXB-1B数字电路实验箱
2.器件
74LS54
4路2-3-3-2输入与或非
门
74LS283
4位二进制超前进位全加
器
74LS48
4线至七段译码器/驱动
器
(BCC输入,有上拉电阻)
共阴极七段显示数码管
三、实验内容
任务一:
74LS283功能测试
自行设计实验电路和记录表格。
输入端接数字电路实验箱的逻辑开关、输出端接数字电路实验箱的电平指示灯,观察输出结果Fn及进位C04,并记录下来。
F2B2A2F1A1B1CIOGND
74LS283引脚排列图
任务二:
用74LS283设计一个代码转换电路,把四位余3码用十进制数在LED七段数码管上显示出来。
(一)设计方法提示
(1)通过余3码与8421BCC码对应关系(如下表所示)找出两种制之间的关系,从而得到码制变换电路。
8421BCC码到七段数码管的译码及驱动可采用74LS48,显示可用七段数码管。
(2)自行查找集成电路数据手册。
查到74LS48的功能和外引脚排列图。
(二)实验方法提示
按设计的电路连线,将余3码输入端d3、d2、drd。
分别接到四个逻辑开关,按下表所
四、实验设计
五、数据记录与处理
任务一:
C
0
A
B
A
i
B
A
)
B
3
A
3
B
4
Fi
4
F2
F3
F^
C
O
4
任务二:
输
入
输出
输
入
输出
余
3
码
理论图
-形
实验图形
余
3
码
理论图形
1
实验图形
001
1
100
0
六、实验结论
指导教师批阅意见:
成绩评定:
指导教师签字:
年月日
备注:
注:
1、报告内的项目或内容设置,可根据实际情况加以调整和补充。
2、教师批改学生实验报告时间应在学生提交实验报告时间后10日内
数据记录与处理任务一:
C
A
B
A
B
A
B
A
B
Fi
F2
F3
F^
C
0
i
)
3
3
4
4
O
4
任务二:
输
入
输出
输
入
输出
余
3
码
理论图
-形
实验图形
余
3
码
理论图形
1
实验图形
001
1
100
0
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 全加器 实验 报告