全三态门TSL门MOS与非门三态门TSL门.docx
- 文档编号:7158906
- 上传时间:2023-01-21
- 格式:DOCX
- 页数:9
- 大小:355.78KB
全三态门TSL门MOS与非门三态门TSL门.docx
《全三态门TSL门MOS与非门三态门TSL门.docx》由会员分享,可在线阅读,更多相关《全三态门TSL门MOS与非门三态门TSL门.docx(9页珍藏版)》请在冰豆网上搜索。
全三态门TSL门MOS与非门三态门TSL门
三态门(TSL门)、MOS与非门三态门(TSL门)
1.结构和逻辑符号
EN为低:
V4输出高电平,V12截止,与非门电路,,工作状态;
EN为高:
V6、V7、V10截止;V12导通,V9截止,电路处于高阻状态。
3.三态门的用途
可作为三态反相器或缓冲器,常用作计算机系统中各部件的输出级。
实现用同一根导线轮流传送几个不同数据或控制信号:
若EN1=1,EN2=EN3=0,则门D1为与非门,门D2、D3高阻态,D1输出;
当令EN1、EN2、EN3依次为高电平,则三个三态门的输出可以轮流送到母线MN上,实现了数据和控制信号的母线传送。
五、MOS与非门
2.NMOS与非门
当输入信号A和B中有一个为低电平时,V1-V2支路断开,输出高电平。
当输入信号A和B均为高电平时,V1、V2导通,输出Y为低电平。
3.CMOS与非门(互补型MOS与非门)
2.与或非门
4.CMOS传输门
1)当VC=VCL=0、=VCH=VDD时,传输门不能传送信号。
2)当Vi在0~VDD的范围内变动时,传输门可以传送信号,Vo=Vi。
(1)CMOS电路容易产生栅极击穿问题,注意避免静电损失、多余输入端不允许悬空。
(2)在使用TTL集成门电路时,应注意电源电压(VCC)应满足在标准值5V+10%的范围内。
多余输入端的处理方法同CMOS集成电路。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 三态 TSL MOS 与非门