基于FPGA的UART通信模块设计1002.docx
- 文档编号:7052189
- 上传时间:2023-01-16
- 格式:DOCX
- 页数:20
- 大小:313.36KB
基于FPGA的UART通信模块设计1002.docx
《基于FPGA的UART通信模块设计1002.docx》由会员分享,可在线阅读,更多相关《基于FPGA的UART通信模块设计1002.docx(20页珍藏版)》请在冰豆网上搜索。
基于FPGA的UART通信模块设计1002
一基于FPGA的UART通信模块设计
1.UART简介
(1)UART(UniversalAsynchronousReceiverTransmitter通用异步收发器)是一种应用广泛的短距离串行传输接口。
常常用于短距离、低速、低成本的通讯中。
8250、8251、NS16450等芯片都是常见的UART器件。
(2)基本的UART通信只需要两条信号线(RXD、TXD)就可以完成数据的相互通信,接收与发送是全双工形式。
TXD是UART发送端,为输出;RXD是UART接收端,为输入。
2.UART的基本特点是:
(1)在信号线上共有两种状态,可分别用逻辑1(高电平)和逻辑0(低电平)来区分。
在发送器空闲时,数据线应该保持在逻辑高电平状态。
(2)起始位(StartBit):
发送器是通过发送起始位而开始一个字符传送,起始位使数据线处于逻辑0状态,提示接受器数据传输即将开始。
(3)数据位(DataBits):
起始位之后就是传送数据位。
数据位一般为8位一个字节的数据(也有6位、7位的情况),低位(LSB)在前,高位(MSB)在后。
(4)校验位(parityBit):
可以认为是一个特殊的数据位。
校验位一般用来判断接收的数据位有无错误,一般是奇偶校验。
在使用中,该位常常取消。
(5)停止位:
停止位在最后,用以标志一个字符传送的结束,它对应于逻辑1状态。
(6)位时间:
即每个位的时间宽度。
起始位、数据位、校验位的位宽度是一致的,停止位有0.5位、1位、1.5位格式,一般为1位。
(7)帧:
从起始位开始到停止位结束的时间间隔称之为一帧。
(8)波特率:
UART的传送速率,用于说明数据传送的快慢。
在串行通信中,数据是按位进行传送的,因此传送速率用每秒钟传送数据位的数目来表示,称之为波特率。
如波特率9600=9600bps(位/秒)。
3.FPGAUART系统组成
FPGAUART由三个子模块组成:
波特率发生器;接收模块;发送模块;
包含四个模块:
顶层模块,波特率发生器,UART接收器,UART发送器
(1)顶层模块
Ø
(1)异步收发器的顶层模块由波特率发生器、UART接收器和UART发送器构成。
ØUART发送器的用途是将准备输出的并行数据按照基本UART帧格式转为TXD信号串行输出。
ØUART接收器接收RXD串行信号,并将其转化为并行数据。
Ø波特率发生器就是专门产生一个远远高于波特率的本地时钟信号对输入RXD不断采样,使接收器与发送器保持同步。
(2)波特率发生器
Ø波特率发生器实际上就是一个分频器。
Ø可以根据给定的系统时钟频率(晶振时钟)和要求的波特率算出波特率分频因子,算出的波特率分频因子作为分频器的分频数。
Ø波特率分频因子可以根据不同的应用需要更改。
(3)UART接收器
Ø由于串行数据帧和接收时钟是异步的,由逻辑1转为逻辑0可以被视为一个数据帧的起始位。
Ø然而,为了避免毛刺影响,能够得到正确的起始位信号,必须要求接收到的起始位在波特率时钟采样的过程中至少有一半都是属于逻辑0才可认定接收到的是起始位。
由于内部采样时钟bclk周期(由波特率发生器产生)是发送或接收波特率时钟频率的16倍,所以起始位需要至少8个连续bclk周期的逻辑0被接收到,才认为起始位接收到,接着数据位和奇偶校验位将每隔16个bclk周期被采样一次(即每一个波特率时钟被采样一次)。
Ø如果起始位的确是16个bclk周期长,那么接下来的数据将在每个位的中点处被采样。
(4)UART接收器的状态机
图x.UART接收器的接收状态机
接收状态机一共有5个状态:
R_START(等待起始位),R_CENTER(求中点),R_WAIT(等待采样),R_SAMPLE(采样),R_STOP(停止位接收)。
ØR_START状态
✧当UART接收器复位后,接收状态机将处于这一个状态。
✧在此状态,状态机一直在等待RXD的电平跳转,从逻辑1变为逻辑0,即起始位,这意味着新的一帧UART数据帧的开始,一旦起始位被确定,状态机将转入R_CENTER状态。
✧状态图中的RXD_SYNC信号是RXD的同步信号,因为在进行逻辑1或逻辑0判断时,不希望检测的信号是不稳定的,所以不直接检测RXD信号,而是检测经过同步后的RXD_SYNC信号。
ØR_CENTER(求中点)
✧对于异步串行信号,为了使每一次都检测到正确的位信号,而且在较后的数据位检测时累计误差较小,显然在每位的中点检测是最为理想的。
✧在本状态,就是由起始位求出每位的中点,通过对bclk的个数进行计数(RCNT16),但计数值不是想当然的“1000”,要考虑经过一个状态,也即经过了一个bclk周期,所希望得到的是在采样时1/2位。
✧另外,可能在R_START状态检测到的起始位不是真正的起始位,可能是一个偶然出现的干扰尖脉冲(负脉冲)。
这种干扰脉冲的周期是很短的,所以可以认为保持逻辑0超过1/4个位时间的信号一定是起始位。
ØR_WAIT(等待采样)
✧当状态机处于这一状态,等待计满15个bclk,在第16个bclk是进入R_SAMPLE状态进行数据位的采样检测,同时也判断是否采集的数据位长度已达到数据帧的长度(FRAMELEN),如果到来,就说明停止位来临了。
✧FRAMELEN在设计时是可更改的(使用了Generic),在本设计中默认为8,即对应的UART工作在8位数据位、无校验位格式。
ØR_SAMPLE(采样)
✧即数据位采样检测,完成后无条件状态机转入R_WAIT状态,等待下次数据位的到来。
ØR_STOP(停止位接收)
✧无论停止位是1还是1.5位,或是2位,状态机在R_STOP不具体检测RXD,只是输出帧接收完毕信号(REC_DONE<=‘1’),停止位后状态机转回到R_START状态,等待下一个帧的起始位。
(5)UART发送器
Ø发送器只要每隔16个bclk周期输出1个数据即可,次序遵循第1位是起始位,第8位是停止位。
在本设计中没有校验位,但只要改变Generic参数FrameLen,也可以加入校验位,停止位是固定的1位格式。
(6)UART发送器状态机
发送状态机一共有5个状态:
X_IDLE(空闲),X_START(起始位),X_WAIT(移位等待),X_SHIFT(移位),X_STOP(停止位)。
ØX_IDLE状态:
✧当UART被复位信号复位后,状态机将立刻进入这一状态。
✧在这个状态下,UART的发送器一直在等待一个数据帧发送命令XMIT_CMD。
✧XMIT_CMD_P信号是对XMIT_CMD的处理,XMIT_CMD_P是一个短脉冲信号。
这时由于XMIT_CMD是一个外加信号,在FPGA之外,不可能对XMIT_CMD的脉冲宽度进行限制,如果XMIT_CMD有效在UART发完一个数据帧后仍然有效,那么就会错误地被认为,一个新的数据发送命令又到来了,UART发送器就会再次启动UART帧的发送,显然该帧的发送是错误的。
✧在此对XMIT_CMD进行了脉冲宽度的限定,XMIT_CMD_P就是一个处理后的信号。
✧当XMIT_CMD_P=‘1’,状态机转入X_START,准备发送起始位。
ØX_START(起始位)
✧在这个状态下,UART的发送器一个位时间宽度的逻辑0信号至TXD,即起始位。
紧接着状态机转入X_WAIT状态。
✧XCNT16是bclk的计数器
ØX_WAIT(移位等待)
✧同UART接收状态机中的R_WAIT状态类似。
ØX_SHIFT(移位)
✧当状态机处于这一状态时,实现待发数据的并串转换。
转换完成立即回到X_WAIT状态。
ØX_STOP(停止位)。
✧停止位发送状态,当数据帧发送完毕,状态机转入该状态,并发送16个bclk周期的逻辑1信号,即1位停止位。
✧状态机送完停止位后回到X_IDLE状态,并等待另一个数据帧的发送命令。
二UART通信模块测试及接口时序定义
1.Receiver模块的测试及接口时序定义(不包含FIFO):
(1)ConfigurationofUARTIP
(2)TimingDiagramofSerialReceiver
图x一个字节的传输
图x两个字节的传输
(3)TestvectorsofSerialReceiver(TestbenchisthesameastheTestbenchofparityerror)
--------------------testvectorprocess------------------------------------
process
begin
RST<='0';rx<='1';oen<='1';
waitfor160ns;
RST<='1';
waitfor320ns;
rx<='0';-------thebytestartofreceiver------------
waitfor320ns;--------1startbit--------01100011----------
rx<='0';
waitfor320ns;--------1databit"0"---------------
rx<='1';
waitfor640ns;--------2databit"1"----------------
rx<='0';
waitfor960ns;--------3databit"0"-----------------
rx<='1';
waitfor640ns;--------2databit"1"-----------------
rx<='1';
waitfor320ns;---------1paritybit"1"------------------
rx<='1';
waitfor320ns;--------1stopbit"1"-----------------
waitfor480ns;----------1.5bitspaceforoensignal--------
oen<='0';
waitfor320ns;--------------------------------------------
oen<='1';
waitfor800ns;-------thebyteendofreceiver---------------
--------------------------------------------------------------------------
-------------------------------------------------------------------------
rx<='0';-------thebytestartofreceiver------------
waitfor320ns;--------1startbit--------10011011----------
rx<='1';
waitfor320ns;--------1databit"1"---------------
rx<='0';
waitfor640ns;--------2databit"0"----------------
rx<='1';
waitfor640ns;--------2databit"1"-----------------
rx<='0';
waitfor320ns;--------1databit"0"---------------
rx<='1';
waitfor640ns;--------2databit"1"-----------------
rx<='0';
waitfor320ns;---------1paritybit"0"------------------
rx<='1';
waitfor320ns;--------1stopbit"1"-----------------
waitfor480ns;----------1.5bitspaceforoensignal--------
oen<='0';
waitfor320ns;--------------------------------------------
oen<='1';
waitfor800ns;-------thebyteendofreceiver---------------
wait;
endprocess;
(4)TimingDiagramofParityError
(5)TestbenchofParityError
----------------------------------------------------------------------
--CreatedbyActelSmartDesignSatOct0117:
57:
312011
--TestbenchTemplate
--Thisisabasictestbenchthatinstantiatesyourdesignwithbasic
--clockandresetpinsconnected.Ifyourdesignhasspecial
--clock/resetortestbenchdriverrequirementsthenyoushould
--copythisfileandmodifyit.
----------------------------------------------------------------------
libraryieee;
useieee.std_logic_1164.all;
useieee.std_logic_unsigned.all;
entitytestbenchis
endtestbench;
architecturebehavioraloftestbenchis
constantSYSCLK_PERIOD:
time:
=20ns;
constantclk_bit_period:
time:
=320ns;-----beas16timesasthesysclk_period--------------
signalSYSCLK:
std_logic:
='1';
signalRST:
std_logic:
='0';
signalDATA_OUT:
std_logic_vector(7downto0);
signalOVERFLOW:
std_logic;
signalPARITY_ERR:
std_logic;
signalRXRDY:
std_logic;
signalFRAMING_ERR:
std_logic;
signalclk_bit:
std_logic:
='0';
--signalDATA_IN:
std_logic_vector(7downto0);
--signalODD_N_EVEN:
std_logic;
signalOEN:
std_logic;
--signalPARITY_EN:
std_logic;
signalRX:
std_logic;
--signalWEN:
std_logic;
signalcnt_1:
std_logic_vector(3downto0);
signalcnt_2:
std_logic_vector(3downto0);
signalwcnt:
std_logic_vector(7downto0);
componentreceiver
--ports
port(
--Inputs
BAUD_VAL:
instd_logic_vector(12downto0);
BIT8:
instd_logic;
CLK:
instd_logic;
CSN:
instd_logic;
DATA_IN:
instd_logic_vector(7downto0);
ODD_N_EVEN:
instd_logic;
OEN:
instd_logic;
PARITY_EN:
instd_logic;
RESET_N:
instd_logic;
RX:
instd_logic;
WEN:
instd_logic;
--Outputs
DATA_OUT:
outstd_logic_vector(7downto0);
OVERFLOW:
outstd_logic;
PARITY_ERR:
outstd_logic;
RXRDY:
outstd_logic;
TX:
outstd_logic;
TXRDY:
outstd_logic;
FRAMING_ERR:
outstd_logic
);
endcomponent;
begin
--50MHzClockDriver
SYSCLK<=notSYSCLKafter(SYSCLK_PERIOD/2.0);
clk_bit<=notclk_bitafter(clk_bit_period/2);
count:
process(sysclk,rst)
begin
if(rst='0')then
wcnt<="00000000";
elseif(sysclk'eventandsysclk='1')then
if(wcnt>="11111111")thenwcnt<="00000000";elsewcnt<=wcnt+1;endif;
endif;endif;
endprocess;
cnt_1<=wcnt(3downto0);
cnt_2<=wcnt(7downto4);
--InstantiateUnitUnderTest:
receiver
receiver_0:
receiver
--portmap
portmap(
----inputportofcommon--------------------------
BAUD_VAL=>(others=>'0'),-----3.125M---------
CLK=>SYSCLK,
CSN=>'0',
PARITY_EN=>'1',-----ENABLEPARITY--------------
BIT8=>'1',-----DATAWIDHTIS8BIT--------
ODD_N_EVEN=>'1',-----ODDPARITY-----------------
--Inputsportofreceiver--------------------------
OEN=>OEN,
RESET_N=>RST,
RX=>RX,
--Outputportofreveiver--------------------
DATA_OUT=>DATA_OUT,
OVERFLOW=>OVERFLOW,
PARITY_ERR=>PARITY_ERR,
RXRDY=>RXRDY,
FRAMING_ERR=>FRAMING_ERR,
---------inputoftransmitter-------------------------------------
DATA_IN=>(others=>'0'),
WEN=>'0',
---------outputoftransmitter-----------------------------------
TX=>open,
TXRDY=>open
);
--------------------testvectorprocess------------------------------------
process
begin
RST<='0';rx<='1';oen<='1';
waitfor160ns;
RST<='1';
waitfor320ns;
rx<='0';-------thebytestartofreceiver------------
waitfor320ns;--------1startbit--------01100011----------
rx<='0';
waitfor320ns;--------1databit"0"---------------
rx<='1';
waitfor640ns;--------2databit"1"----------------
rx<='0';
waitfor960ns;--------3databit"0"-----------------
rx<='1';
waitfor640ns;--------2databit"1"-----------------
rx<='0';
waitfor320ns;---------1paritybit"0"------------------
rx<='1';
waitfor320ns;--------1stopbit"1"-----------------
waitfor480ns;----------1.5bitforoensignal--------
oen<='0';
waitfor320ns;--------------------------------------------
oen<='1';
waitfor800ns;-------thebyteendofreceiver---------------
--------------------------------------------------------------------------
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 FPGA UART 通信 模块 设计 1002