微型计算机原理与接口技术自考题模拟47.docx
- 文档编号:6504457
- 上传时间:2023-01-07
- 格式:DOCX
- 页数:14
- 大小:24.31KB
微型计算机原理与接口技术自考题模拟47.docx
《微型计算机原理与接口技术自考题模拟47.docx》由会员分享,可在线阅读,更多相关《微型计算机原理与接口技术自考题模拟47.docx(14页珍藏版)》请在冰豆网上搜索。
微型计算机原理与接口技术自考题模拟47
微型计算机原理与接口技术自考题模拟47
(总分:
100.00,做题时间:
90分钟)
一、第一部分选择题
单项选择题(总题数:
20,分数:
20.00)
1.微机总线的位数指的是哪个的位数______
(分数:
1.00)
A.地址线
B.控制线
C.数据线 √
D.并行线
解析:
[考点]微机总线的概念(尤其与存储器相关的知识,复习时要注意)
[解析]总线的位数为数据线的位数。
2.采用DMA方式传送数据时,由哪项控制的用于传输数据______
(分数:
1.00)
A.CPU
B.CPU加软件
C.软件
D.硬件控制器 √
解析:
[考点]DMA的传送方式
[解析]DMA是一种完全由硬件执行I/O交换的工作方式,并且交换数据不经过CPU,只是完成数据交换时给CPU发送中断。
3.查询输入/输出方式下,外设状态线要经过哪项与微机相连______
(分数:
1.00)
A.锁存器
B.译码器
C.缓冲器 √
D.放大器
解析:
[考点]查询输入/输出方式的相关知识
[解析]所有外设的状态线与微机一般都是通过存储器相连的,在各个选项中,属于存储器的只有C。
4.一个接口可由哪项组成______
(分数:
1.00)
A.一个端口
B.两个端口
C.一个I/O地址
D.若干个I/O地址 √
解析:
[考点]接口的概念
[解析]接口就是把外围设备同微型计算机连接起来实现数据传输的控制电路。
可以存在多个外围设备,故存在多个I/O地址。
注意端口与接口的区别与联系。
5.要组成64K的8086系统程序存储空间,下面的选项中,使用EPROM的最佳方案是哪个芯片______
(分数:
1.00)
A.1片64K×8位
B.4片16K×8位
C.2片32K×8位 √
D.8片8K×8位
解析:
[考点]8086存储空间以及EPROM
[解析]4个选项均能够组成64KB的存储空间,所有的选项需要的地址线的位数为16,而在使用的过程中,需要使用片选线,BD选项需要简单的逻辑电路,而A则需要单独使用片选线,根据题意不是最佳的方案,而c正好弥补了此缺点。
6.已知静态RAM62256是32K×8位芯片,它的地址信号线有几根______
(分数:
1.00)
A.64
B.32
C.15 √
D.14
解析:
[考点]地址线与存储器的容量大小的关系
[解析]32KB=32K×1024B=215,故答案为15。
7.需要刷新的存储器是______
(分数:
1.00)
A.SRAM
B.DRAM √
C.EPROM
D.EEPROM
解析:
[考点]存储器的分类以及其特点
[解析]ACD选项均为静态存储器,而B是动态存储器,需要刷新。
8.在下面的数据传送方式中,占用CPU时间最少的方式是______
(分数:
1.00)
A.同步传送
B.查询传送
C.DMA传送 √
D.中断传送
解析:
[考点]DMA的数据传输方式与其他数据传输方式的比较
[解析]其中占CPU时间最长的是查询方式,一直占用CPU用于传送数据。
中断传送相对于DMA占用时间要长。
9.8086系统中优先级最高的中断是什么中断______
(分数:
1.00)
A.除法除以0 √
B.指令
C.非屏蔽
D.单步
解析:
[考点]8086的中断优先级
[解析]单步中断在所有中断中优先级最低。
优先级从高到低的排序为:
ACBD。
10.8255工作在方式0时,具有哪个功能______
(分数:
1.00)
A.查询输入/输出
B.输入缓冲、输出锁存 √
C.无条件输入/输出
D.双向数据传送
解析:
[考点]8255的工作方式
[解析]需要熟记这块内容。
在方式0中具有输入缓冲、输出锁存的功能。
11.若微处理器可采用存储器映像编址,那么一条ADD(加法)指令可访问的地址空间为______
(分数:
1.00)
A.随应用而定
B.仅RAM空间
C.仅I/O地址空间
D.整个地址空间 √
解析:
[考点]地址空间的理解以及汇编指令的操作数的理解
[解析]指令可以访问整个地址空间,前提是采用存储器映像的编址方式,如果采用独立编址,就要根据使用的情况而定,其中情况可以与指令有关。
12.地址译码器的输入端应接到哪项上______
(分数:
1.00)
A.控制总线
B.数据总线
C.地址总线 √
D.外部总线
解析:
[考点]地址译码器的知识
[解析]地址译码器就是为了存储器的编址而应用的。
编码好的数据传输到地址总线上,用于寻址。
13.8259工作在完全嵌套方式时,哪个引脚的中断源优先级最高______
(分数:
1.00)
A.IR0 √
B.IR1
C.IR7
D.IR8
解析:
[考点]8259中断器
[解析]优先级最高的在IR0。
14.在两台PC机通信的过程中,采用异步串行的通信方式,若要传送扩展ASCII码,则异步串行码字符格式的第8位数据______
(分数:
1.00)
A.不传送
B.恒为0
C.为有用数据 √
D.恒为1
解析:
[考点]异步串口通信的数据传输格式
[解析]若为扩展的ASCII码,则第8位数据为有用的数据,因为ASCII为8位,而扩展的多于8位。
15.CPU执行OUT、DX,AL指令时,哪项的值输出到地址总线上______
(分数:
1.00)
A.AL寄存器
B.AX寄存器
C.DL寄存器
D.DX寄存器 √
解析:
[考点]OUT指令的含义及用法
[解析]OUT是将寄存器的内容输出到地址总线上,D选项符合题意。
16.8251A以异步通信方式工作,设波特率因子为18,字符长度为8位,奇校验、停止位各为两位,每秒钟可传输200个字符,则它的传输速率和收/发时钟信号频率分别为多少(bit/s,kHz)______
(分数:
1.00)
A.200,200
B.2200,38.4
C.2400,38.4
D.2400,43.2 √
解析:
[考点]比特率、数据传输字符的含义
[解析]字符的有效数据长度为8位,在传输过程中包括奇校验、停止位各2位,则传送一个字符为12bit;故传输速率为传输的总位数/时间,即200×(8+2+2)=2400bit,传输速率=2400/1=2400bit/s;而比特率的因子与传输速率的乘积为时钟信号的频率,故时钟频率为2400×18=43200Hz=43.2kHz。
17.在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令字为______
(分数:
1.00)
A.ICW1,ICW2,ICW3
B.ICW1,ICW2,ICW4 √
C.ICW1,ICW3,ICW4
D.ICW2,ICW3,ICW4
解析:
[考点]8259A的初始化问题
[解析]初始化的命令字ICW1、ICW2、ICW4。
18.中断向量地址是______
(分数:
1.00)
A.子程序入口地址
B.存储中断向量的存储单元地址 √
C.中断服务程序的入口地址
D.中断类型码(中断识别码)
解析:
[考点]中断向量地址的概念
[解析]中断向量就是中断服务程序的入口地址。
中断向量表用于存放中断服务程序的入口地址。
19.中断向量表占用的内存地址空间为______
(分数:
1.00)
A.00000H~003FFH √
B.00000H~000FFH
C.00000H~00100H
D.FFF00H~FFFFFH
解析:
[考点]中断向量表在存储空间的位置
[解析]在存储空间的位置为0000H~003FFH,每个中断向量占用4个字节。
20.实现CPU与8259A之间信息交换的是______
(分数:
1.00)
A.数据总线缓冲器
B.级联缓冲/比较器
C.读写控制电路
D.数据总线缓冲器与读写控制电路 √
解析:
[考点]CPU与8259A交换信息的方式
[解析]实现二者交换信息的是数据总线缓冲器与读写控制电路。
二、多项选择题(总题数:
5,分数:
10.00)
21.8086系统中,字数据既可以存放在内存的偶地址单元,也可存放在奇地址单元,其堆栈指针SP在下面说法中正确的是______
(分数:
2.00)
A.可以指向任何地址单元 √
B.只能指向偶地址单元
C.最好指向奇地址单元
D.最好指向偶地址单元 √
E.只能指向奇地址单元
解析:
[考点]存储空间以及堆栈指针SP的应用
[解析]在存储空间的地址范围内,堆栈指针可以指向任何的位置,因为堆栈可以在存储空间的任何位置。
对于PUSH和:
POP指令来说,指向偶地址的单元最好,因为地址是从O开始编址的,从奇数开始编址的话,可能存在部分问题。
故选择AD。
22.利用中断方式传送数据时,需要做如下哪些工作______
(分数:
2.00)
A.IRi请求 √
B.由8259提出INTR请求 √
C.TF=1
D.CPU从8259获取类型号 √
E.CPU执行中断处理程序 √
解析:
[考点]中断方式传送数据的知识点
[解析]中断传送时,需要发送中断请求,CPU响应后得到8259的类型号,执行相应的中断服务程序。
要熟记中断处理的知识点。
23.日常用的PC机上可管理的中断源有______
(分数:
2.00)
A.键盘 √
B.单步
C.溢出
D.打印机 √
E.硬盘 √
解析:
[考点]中断源的相关知识点
[解析]选项BC不属于中断源,属于产生中断的来源,与题目的要求不符合。
24.UART设立了各种错误标志,常用的有如下哪几个______
(分数:
2.00)
A.CRC校验错
B.同步错(Syncerror) √
C.溢出(丢失)错误(Overrunerror) √
D.帧错误(Frameerror)
E.奇偶错误(Parityerror) √
解析:
[考点]串口的错误标志位
[解析]常用的错误标志位有奇偶错误、同步错、溢出错误等。
25.下列有关并行传送和串行传送的比较中,正确的是______
(分数:
2.00)
A.从距离上看,并行通信适宜于近距离传送,通常小于30m,而串行通信适宜于远距离传送,可以从几米到数千公里 √
B.从速度上看,在短期内,并行接口的数据传输速度显然比串行接口的传输速度慢得多
C.串行通信还可利用现有电话网络、电视网络来实现远程通信,降低了通信费用 √
D.从设备、费用上看,随着大规模和超大规模集成电路的发展,逻辑器件价格趋低,而通信线路费用趋高,因此对远距离通信而言,串行通信费用显然低得多 √
E.串行和并行数据传输速度与距离成正比
解析:
[考点]串行与并行传输的相关知识点
[解析]B选项短期内并口传输速度快;E选项串行与并行数据传输速度与距离成反比,因为干扰多、误码率高。
三、第二部分非选择题
名词解释题(总题数:
5,分数:
10.00)
26.存储速度
(分数:
2.00)
__________________________________________________________________________________________
正确答案:
()
解析:
存储速度常用存取时间来衡量。
存取时间又称为访问时间或读写时间,指的是从启动一次存储器操作到完成该操作所经历的时间。
存取时间越短,存储速度越快。
[考点]存储速度
27.I/O接口与I/O端口
(分数:
2.00)
__________________________________________________________________________________________
正确答案:
()
解析:
I/O接口是把外围设备同微型计算机连接起来实现数据传输的控制电路。
I/O端口是指I/O接口中可以由CPU进行读或写的寄存器。
[考点]I/O接口I/O端口
28.独立编址
(分数:
2.00)
__________________________________________________________________________________________
正确答案:
()
解析:
独立编址(专用的I/O端口编址)——存储器和I/O端口在两个独立的地址空间内。
独立编址的优点是:
不占用内存空间;使用I/O指令,程序清晰,很容易看出是I/O操作还是存储器操作;译码电路比较简单(因为I/O端口的地址空间一般较小,所用地址线也就较少)。
其缺点是:
只能用专门的I/O指令,访问端口的方法不如访问存储器的方法多。
[考点]独立编址
29.保护方式
(分数:
2.00)
__________________________________________________________________________________________
正确答案:
()
解析:
保护方式又称为虚地址方式或保护虚地址方式。
这是一种加入在虚拟存储器和保护机制上的工作方式,处理器可访问的物理存储空间为4GB,虚拟存储空间为64TB。
[考点]保护模式
30.中断优先级
(分数:
2.00)
__________________________________________________________________________________________
正确答案:
()
解析:
中断优先级是为了使系统能及时响应并处理发生的所有中断,系统根据引起中断时间的重要性和紧迫程度,将中断源分为若干个级别。
[考点]中断优先级
四、简答题(总题数:
5,分数:
20.00)
31.实现片选控制的三种方式及其说明。
(分数:
4.00)
__________________________________________________________________________________________
正确答案:
()
解析:
(1)全译码法:
微处理器全部地址都参与译码,如8086微处理器地址线A19~A0,因此对应于存储器芯片中的任意单元都有唯一的确定地址,不出现地址重叠。
(2)部分译码法:
微处理器的地址低位部分作为片内地址,部分的高位地址经译码器后作为片选控制信号,还有部分高位地址空留没用,这种译码方式称为部分译码法。
这种方法有地址重叠。
(3)线选法:
在微型计算机系统中,若存储容量较小,而且以后也不进行系统存储容量的扩充,片选控制电路可由几片小规模集成电路芯片组成;再用剩余地址线中的某一条或两条作为控制信号线以便选择不同的芯片。
这种方法仍产生地址重叠。
[考点]片选的控制方式
32.半导体存储器的分类。
(分数:
4.00)
__________________________________________________________________________________________
正确答案:
()
解析:
半导体存储器是一种以半导体电路作为存储媒体的存储器,内存储器就是由称为存储器芯片的半导体集成电路组成的。
按其功能可分为:
随机存取存储器(简称RAM)和只读存储器(只读ROM)。
RAM包括DRAM(动态随机存取存储器)和SRAM(静态随机存取存储器),当关机或断电时,其中的信息都会随之丢失。
DRAM主要用于主存(内存的主体部分),SRAM主要用于高速缓存存储器。
ROM主要用于BIOS存储器。
按其制造工艺可分为:
双极晶体管存储器和MOS晶体管存储器。
按其存储原理可分为:
静态和动态两种。
其优点是:
体积小、存储速度快、存储密度高、与逻辑电路接口容易。
丰要用作高速缓冲存储器、主存储器、只读存储器、堆栈存储器等。
[考点]半导体存储器的分类以及发展
33.外设接口电路具有的功能。
(分数:
4.00)
__________________________________________________________________________________________
正确答案:
()
解析:
(1)设置数据的寄存、缓冲逻辑,以适应CPU与外设之间的速度差异,接口通常由一些寄存器或。
RAM芯片组成,如果芯片足够大还可以实现批量数据的传输;
(2)能够进行信息格式的转换,例如串行和并行的转换;
(3)能够协调CPU和外设两者在信息的类型和电平的差异,如电平转换驱动器、数/模或模/数转换器等;
(4)协调时序差异;
(5)地址译码和设备选择功能;
(6)设置中断和DMA控制逻辑,以保证在中断和DMA允许的情况下产生中断和DMA请求信号,并在接收到中断和DMA应答之后完成中断处理和DMA传输。
[考点]外设接口电路
34.I/O接口电路的发展与分类。
(分数:
4.00)
__________________________________________________________________________________________
正确答案:
()
解析:
(1)I/O接口电路同CPU芯片同步发展,是以I/O接口芯片形式问世的。
早期出现的是简单接口芯片,采用中规模集成电路。
此后接口电路一方面针对不同的应用领域,将相关I/O接口芯片构成不同功能的功能接口板;另一方面在构成计算机系统时,采用超大规模集成技术,将主板上众多的接口芯片和支持芯片按不同功能分别集成到一块集成芯片中。
(2)按功能选择的灵活性可分为:
不可编程接口芯片和可编程接口芯片。
按接口的通用性可分为:
通用接口芯片和专用接口芯片。
[考点]I/O接口电路
35.DMA控制器的功能。
(分数:
4.00)
__________________________________________________________________________________________
正确答案:
()
解析:
DMA控制器是内存储器同外设之间进行高速数据传送时的硬件控制电路,是一种实现直接数据传送的专用处理器,它必须能取代在程序控制传送中由CPU和软件所完成的各项功能。
它的主要功能有以下几点。
(1)MAC同外设之间有一对联络信号线——外设的DMA请求信号DREQ以及DMAC向外设发出的DMA响应信号DACK。
(2)DMAC在接收到DREQ后,同CPU之间也有一对联络信号线——DMAC向CPU发出总线请求信号(HOLD或BUSRQ),CPU在当前总线周期结束后向DMAC发出总线响应信号(HLDA或BUSAK),DMAC接管对总线的控制权,进入DMA操作方式。
(3)能发出地址信息,对存储器寻址,并修改地址指针,DMAC内部必须有能自动加1或减1的地址寄存器。
(4)能决定传送的字节数,并能判断DMA传送是否结束。
DMA内部必须有能自动减1的字计数寄存器,计数结束产生终止计数信号。
(5)能发出DMA结束信号,释放总线,使CPU恢复总线控制权。
(6)能发出读、写控制信号,包括存储器访问信号和I/O访问信号。
DMAC内部必须有时序和读写控制逻辑。
[考点]DMA控制器的知识点
五、简单分析设计题(总题数:
3,分数:
20.00)
36.下图为一存储器同8086的连接图,试计算该存储器的地址范围,并说明该电路的特点。
(分数:
6.00)
__________________________________________________________________________________________
正确答案:
()
解析:
电路分析:
译码器的控制端G1接
,当CPU执行存储器操作时,
=“H”,满足G1有效的条件。
同“与门1”的输出端相连,“与门1”的输入为
,当
为有效低电平或
为有效低电平时,
有效(低电平),也就是说,无论是“读”或“写”都能使
有效。
同“与非门2”的输出端相连,“与非门2”的输入端为A17与A18,只有当A17和A18都为高电平时,
才有效。
存储器芯片的片选信号
同“与门3”的输出端相连,“与门3”的输入同译码器输出
相连,当
为低电平,或
为低电平时,
为有效低电平,存储器芯片被选中。
为低电平时A18~A14为“11010”,
为低电平时A18~A14为“11011”,因此该存储器的地址范围为1101000000000000000~1101100000000000000,即68000H~6FFFFH,地址容量为32KB,但该存储芯片只有14条地址线A0~A13,为16KB的容量,因此一个存储单元有两个地址对应,这是由于
同
都可选中该存储芯片,A14为“0”或A14为“1”都能选中同一单元,只要A18~A15=1101即可。
相当于A14未参加译码,因此存在地址重叠。
另一方面,上述连接中CPU的A19未参加译码。
A19为“0”或为“1”都可。
而上面求出的地址范围“68000H~6FFFFH”是A19为“0”的情况,显然当A19为“1”时,只要A18~A14为“11011”也可选中该存储芯片,此时地址范围为“E8000H~EFFFFH”。
因此本题的存储器译码中,A19和A14未参加译码,有地址重叠。
实质上,一个存储单元有4个地址对应。
由此可得该存储器的地址范围为:
68000H~6BFFFH,6C000H~6FFFFH
ES000H~EBFFFH,EC000H~EFFFFH[考点]存储器与CPU的连接以及其特点
[解析]根据存储器与CPU的相关知识进行分析解答。
37.下图为一个LED接口电路,写出使8个LED管自下而上依次发亮5秒的程序,并说明该接口属于何种输入/输出控制方式,为什么?
(分数:
7.00)
__________________________________________________________________________________________
正确答案:
()
解析:
控制程序
MOVAL,7FH
LOP:
OUTIOH,AL
CALLDELAY_5S
;调用延时5秒的子程序
ROLAL,1
;循环左移进而实现自下而上
JMPLOP
该接口属于无条件传送方式,CPU同LED之间无联络信号,LED总是已准备好可以接收来自CPU的信息。
[考点]输入/输出的控制方式以及汇编程序代码的编写
[解析]根据图可以知道CPU与LED的连接方式,进而得出答案。
38.一个采用查询传输的输入接口由两个端口组成,一个是数据端口,地址为120H,一个是状态端口,地址为221H,用D位表示就绪位,外设工作时,已启动外设。
利用上述接口电路从输入设备上输入100个字节的数据送存储器中BUF缓冲区,画出流程图,编写控制程序段。
(分数:
7.00)
__________________________________________________________________
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微型计算机 原理 接口 技术 考题 模拟 47