120道填空题参考答案数字逻辑要点.docx
- 文档编号:5316023
- 上传时间:2022-12-15
- 格式:DOCX
- 页数:17
- 大小:173.82KB
120道填空题参考答案数字逻辑要点.docx
《120道填空题参考答案数字逻辑要点.docx》由会员分享,可在线阅读,更多相关《120道填空题参考答案数字逻辑要点.docx(17页珍藏版)》请在冰豆网上搜索。
120道填空题参考答案数字逻辑要点
120余道填空题参考答案(号的不作要求)
一、数制和码制
1.十进制数254.75的二进制编码11111110.11,十六进制编码FE.C。
2.将(459)编成(010*********),(011110001100)38421bcd1。
码余
3.下列数中,哪个数最大D(A、
B、C、D)o
A、二进制111
B、八进制110
C、十进制101
D、十六进制100
4.下列哪个数是合法的8进制数B(A、B、C、D)o
A、128
B、120
C、912
D、1A2
5、已知[N]=10100101,则其[N]=11011011o原补5-1、
余3码10001000对应的2421码为C
A.01010101B.10000101C.10111011D.11101011
5-2在计算机中进行加减运算时常采用Do、AASCII
B原码C反码D补码
5-3、二进制小数-0.0110的补码表示为1.1010o
54、0的原码有2形式,反码有2形式,补码有1形式
二、门电路
6CMOS电路不用的输入端不能(能、不能)悬空。
7、CMOS'与非”门用的多余输入端的处理方法有:
Ao
A、接逻辑“1”B、接逻辑“0”C、悬空
8、CMOS门电路的功耗比TTL门电路的功耗小(大、小)。
9、TTL门电路的速度比CMOS门电路速度高(高、低)。
10、与普通门电路不同,OC门在工作时需要外接上拉电阻和电源。
B)门的抗干扰能力强。
13、一片与非门芯片具有三个三输入端与非门,该芯片引脚数至少要14
(14、16、18、20)。
14、三态门除了具有高电平和低电平两种状态外,还有第三种状态叫高阻状
15、三极管作为开关器件“非门”时,不能工作在放大状态。
—
16、将2输入端与非门当作非门使用时,则另一输入端接1(0,1);将2
0(0,1)。
74HC00是CMOS电
输入端或非门当作非门使用时,则另一输入端接
17、74LS00是TTL电路(TTL电路、CMOS电路)
路(TTL电路、CMOS电路)。
18、TTL门电路主要外部特性参数有标称电平、开门电平、关门电平延时、
功耗、扇入系数、噪声容限等等。
*19、NMOS门电路如图19所示,输入变量为A、B,输出函数L=
图19
20、一片芯片具有四个两输入端或非门,该芯片引脚数至少14(14、16、
18、20)。
21、74LS00和74HC00芯片,74LS00芯片速度更快。
Hl
H^&
AY1
22
图L=低电平)(H=高电平、22、上图中,丫仁L,Y2=L。
一V,
最大输入低max=0.1V*23某集成电路芯片,查手册知其最大输出低电平01VVV,
最小输入高电平max=1.5V,最小输出高电平max=3.5Vmax=4.9V电平IHILOHV则其低电平噪声容限。
=BNLA2.0VB1.4VC1.6VD1.2V
。
23-1、下列真值表完成的逻辑函数为C
F
阿
1]
J
丁
Ti"
F=A+B
BD、、F=A-BC、F=A®A、F=ABB
、1㊉。
0=
23-2©X0®1©1©。
B、下列逻辑函数中,与23-3相等的是
AF—
O01AFFAAFA1F1)D(A)(()B()C2”3
三、逻辑函数化简和冒险
。
二0,m=0=1A、三变量、B、C,最小项m,m24
X是一位二进制数)1=x1©0©。
(©25、x0©
F-AB+AB+ADC有(有,无)险象。
26、由函数构成的逻辑电路
ACAEFCDE27、逻辑函数无(有、无)构成的逻辑电路,逻辑冒险
3
28、说法“一个没有冒险现象的逻辑表达式是最简逻辑表达式”错误。
(正确、
错误)
29、说法“用卡诺图简化逻辑函数时,从没有多种入圈方式的1开始画卡诺圈,
这样将不会产生多余圈”正确。
(正确、错误)
30、说法“卡诺圈中1的个数应该为2的整数倍,如2、4、6…个T错误
(正确、错误)
31、逻辑函数的表达方法有表达式、电路图、真值表等。
32、竞争冒险是由于门电路延时产生的。
四、组合逻辑电路
33、常用MSI组合逻辑电路有编码器、译码器、数据选择器
34、说法“组合逻辑电路的输出只和即时输入有关,与过去的输入和输出无关”正确。
(正确、错误)—
35、与门、或门和非门是组合逻辑电路的基本单元。
36、奇偶校验器只能检测
37、数据选择器的功能是
奇次(奇次、偶次)数据传输错误
C(A、B、C、D)。
A、从两路输入信号中选一路输出
B、把一路信号分时从几路输出
C、从多路输入信号中选一路输出。
D、根据控制信号,决定是输出输入信号,还是输出处于高阻状态。
38、数据比较器如图所示,如果引脚234分别接“100”;9、11、14、1脚接“1001”;
10、12、13、15接“1001”。
那么567脚分别输出001。
A>BAvB
”5)1")一I口)
3
CIO)(12)113)C153
Cl)
C3)I
A。
RoA】Aj隔Q』呈f
39、超前进位加法器与串行进位加法器相比,速度更快
a
b-~
c
r
ia
U
£
f—
g
贝叽若要某共阴极数码管显示数字“3”63。
显示代码abcdefg为
)(0000000~1111111
,则3”64、若要某共阳极数码管显示数字“。
1111001显示代码abcdefg为
)(0000000~1111111
五、时序电路
是时序逻辑电路的基本单兀。
40、触发器
次,1CP的一个变化周期中,它的状态改变了41、就总体而言,主从触发器
在现象。
空翻克服了
D)克服了空翻现象。
B、C、C(A、42、
JK触发器A、基本JK触发器)B、时钟JK触发器(即电平JK触发器C、主从RS触发器D、时钟性能更好。
、与主从触发器相比,边沿触发器抗干
扰43、钟控触发器、44、触发器按结构可分为基
本触发器等。
、边沿触发器
主从触发器
触发器、DJK触发器、触发器、45、触发器按功能可分为RS
触发器等。
Tn+1n=1,
Q触发器的状态由Q=0转换到46、JKD)。
BCJ和K端正确而又完整的控制状态是A(A、0)或(X表示1X1D、X0、A、1X
B、0XC个触发器。
447、某同步时序电路有9个状态,该电路
需要个触发器。
448、要设计一个14进制加法计数器,该
电路至少需要状态表状态图、、49、时序电路的逻辑功能
可以用特征方程、驱动方程、
等方式描述。
时序图_
。
寄存器计数器50、请列举两种常用集成时序逻辑部件
5
51、两片十进制计数器级联后,最多可构成100进制计数器
52、状态编码时,状态表中出现次数最多的次态应分配逻辑0(0、1)
53、异步时序电路中,触发器状态的变化不是(是、不是)同时发生的
54、下面哪种说法正确B(A、B、C)。
A、同样的输入,对于RS边沿触发器与RS主从触发器,输出状态相同。
B、同样的输入,对于RS边沿触发器与RS主从触发器,输出状态未必相同
C、同样的输入,对于RS时钟触发器与RS主从触发器,输出状态相同。
55、图示电路是(同步时序电路,异步时序电路)异步时序电路
、某同步时序电路,状态转移图如图所示,其功能56。
具有自启动功能的模5二进制加法同步计数器是
某自动饮料售卖机连续投入两个一元硬币时,给出一瓶饮料,给饮料控制信、57
时序逻辑电路(组合逻辑电路、时序逻辑电路)产生。
号应该用
”键时,密码箱打开,密码箱1”键,再按一次“258、某密码箱当连续按两次“产生。
(组合逻辑电路、时序逻辑电路时序逻辑电路)开启控制信号应该用
、某同步时序电路,状态转移图如图所示,其功能59o序列检测器是
111
6
IIN/OUT
oD)、B、C、60、时序逻辑电路设计步骤是:
A(A题意画
出状态转换图,列状态表,简化状态表,状态编码,画激励和输出依、A卡诺
图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式画电路
图。
题意画出状态转换图,列状态表,状态编码,简化状态表,画激励和输出依、B卡诺图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式画电路图。
、依题意画出状态转换图,进行状态编码,画电路图,得到激励函数和输出函C数表达式。
题意画出状态转换图,简化状态图,得到激励函数和输出函数表达式,进依D、行状态编码,画电路图。
n1nQQ的是BD。
61、
下列电路中,实现逻辑功能—
QCPCP_QK1_Q
N1Q0D1Q
C1CPC1CP
(D))C(QQ
62、某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要B时间。
一
7
A.10[1SB.80[1SC.100[1SD.800ms
63、异步时序电路分为脉冲异步时序电路和电位异步时序电路
六、存储器和可编程器件、用ROMS现的逻辑函数如上图右所示,写出
逻辑函数(不用简化)。
64F=ABCD+ABCD+ABCD+ABOJ。
为不丢失信息电容存储信息的65、动态MOS?
储单元(DRAM是利用
电路。
DRAM工作时必须辅以刷新必须定期刷新,所以
PROM、根据写入的方式不同,只读存储器66ROM分为MROM,
2。
PROMEPROM,E_
10。
条数据线,该储存器的容量是2字节67、某存储器有10条地址线和8、存储器的存储矩阵由与阵列和或阵列组成。
68
等种类。
、FPGA、PAL、GAL、可编程逻辑器件有69PLA_
。
,输出可组态可编程,或阵列固定GAL70、与阵列
七、其他
,下面环形多谐振荡器的振、平均延迟时间为t*70、若传输门电路的个数为Npd为荡周期
多谐振荡、单稳态触发*71、555定时器可构施密特触发
电路。
无关)。
(有、*72、单稳态触发器的暂稳态维持时间与触发脉冲的
宽度和幅度
适触发,*73、施密特触发器与双稳态触发器的区别为施密特触发器是靠
不适合于慢变的信号。
而双稳态触发器是触发,用于慢变化的
信号,一编程实现的户根据自己需要来设计并通过的器件是用功能、
74逻辑可由)、、(组合逻辑器件、时序逻辑器件、PLD。
A/DD/APLD
8
*75、要保证采样后的信号能反映原来的模拟信号,若A/D转换器输入模拟信号最高变化频率为1MHz,取样频率的下限是。
*76、8位ADC输入满量程为10V,当输入5V电压值,数字输出量为10000000。
*77、A/D转换要经过采样、保持、量化、编码等步骤。
78、双踪示波器可以C(A、B、C、D)。
A、能观测两路信号的电压,只能显示一路信号的波形。
B、能观测一路信号的电压,显示两路信号的波形。
C、能观测两路信号的电压,显示两路信号的波形。
D、能观测两路信号的电流,显示两路信号的波形。
79、要测量12K的电阻阻值,应把量程打到C(A、B、C、D)。
A、1K档
B、10K档
C、20K档
D、1M档
80、74LS00芯片应用时,电源引脚应接A(A、B、C、D)。
A、5V
B、10V
C、12V
D、220V
81、做数字电路实验时,C(A、B、C、D)。
A、开电源时:
先开实验箱的电源,再开芯片工作电源(如+5V);关电源时:
先关实验箱的电源,再关芯片工作电源(如+5V)o
B、开电源时:
先开芯片工作电源(如+5V),再开实验箱的电源;关电源时:
先关实验箱的电源,再关芯片工作电源(如+5V)o
C、开电源时:
先开实验箱的电源,再开芯片工作电源(如+5V);关电源时:
先关芯片工作电源(如+5V),再关实验箱的电源。
D、开电源时:
先开芯片工作电源(如+5V),再开实验箱的电源;关电源时:
9先关芯片工作电源(如+5V),再关实验箱的电源
1脚的引脚就是1脚1脚的引脚就是1脚1脚的引脚就是1脚1脚的引脚就是1脚
82、判断门电路芯片引脚号,D(A、B、C、D)。
A、缺口朝左,脚朝下,右下脚第
B、缺口朝右,脚朝下,左下脚第
C、缺口朝左,脚朝下,左上脚第
D、缺口朝左,脚朝下,左下脚第
83、EEPROM是电可擦ROM。
*84、A/D表示模拟信号转换成数字信号功能
85、数字电路的开发步骤是:
B(A、B、C、D)。
A、购买元器件,再进行仿真实验,然后制作印刷电路板,最后把器件焊接到电路板上,进行调试。
B、进行仿真实验,再购买元器件,然后制作印刷电路板,最后把器件焊接
到电路板上,进行调试。
C、制作印刷电路板,再购买元器件,然后进行仿真实验,最后把器件焊接到电路板上,进行调试。
D、制作印刷电路板,再购买元器件,然后把器件焊接到电路板上,进行调试。
最后进行仿真实验。
86、“对于EWB仿真实验,观察实验结果时,只能看波形,发光元件不能模拟
发光,发声元件不能模拟发出声音”,这种说法错(对、错)。
87、“对于EWB仿真实验,数字逻辑器件引脚号和真实器件引脚号不相对应”,这种说法错(对、错)。
88、数字逻辑课程主要内容有逻辑函数简化、组合逻辑电路的分析与设计、
时序逻辑电路分析与设计、存储器和可编程器件、(常用中大规模集成
电路与应用)。
89、RAM又分为:
DRAM和SRAM等种类。
90、存储器必须有控制线、地址线和数据线。
91、EWB仿真时,通过修改元件属性可以改变元件值。
92、用示波器观察1K的矩形波信号,“扫描时间/分度”旋纽应该打到D
使得波形清晰可辨,且便于读出信号周期。
10
A、5ms/分度B、0.05ms分度
C、50ms份度D、0.5ms/分度
ii字节,数据宽度为8位。
属于CY7C128A-15的容量293、存储器
RAM
。
(RAM、ROM)
G为片选端逅为谏使能端耳为与使能端
。
D94、实验时,TTL芯片发烫,不可能的原因是
插反芯片A、
12V源使用、电B源与地短路、电C4V电源使用D、
等电路参数。
电阻电流
ABCD
、96、万用表可测量电压
o矩形波、锯齿波、、实验用信号发生器可产生95正弦波
oF=97、用与非门实现逻辑函数F=AB+CD,逻辑函数应该改成
、AB)Ao(码转换成余98、将84213码,应该使用
B、时序逻辑电路、组合逻辑电路A大规模集成、LSI指的是电路。
99oD/A*100、指的是将数字信号转换成模拟信号的
芯片0、逻辑代数又称布尔代
数,它的值为或1o1011n102、对于输入端的与非门,
要使输出为,则必有一输入端取值为0
11
103、芯片54LS00与74LS00相比,温度范围更宽
104、从某迷宫走出,要经历9道关口,9道关口的输入密码分别是“10,00,
01,11,01,10,11,11,00”,9道关口的开关控制信号应采用时序逻辑电
路实现,至少要用4个触发器。
一
105、n个变量的函数的全体最小项之或恒为1*106、衡量AD转换的主要性能指标有分辨率、转换时间107、设计某同步时序电路,状态简化后有9个状态,状态编码需要
4位二进制数,电路实现时需要4个触发器。
108、用16片8K*1位存储器可以构成16K*8位的存储器
109、ewb是一种电路仿真软件
110、用2片74161(模16的二进制同步加法计数器)最多能构成模
256的计数器。
111、用ewb仿真,运行时可以(可以,不可以)改变多选一开
关的导向。
112、用ewb仿真时,可以(可以,不可以)旋转元器件的放置
方向。
113、用ewb仿真时,可以(可以,不可以)模拟声光电子元件。
114、ROM可以(可以,不可以)实现逻辑函数。
115、设计同步时序电路时,必须简化状态,如果不化简,将得不到
正确的电路图。
这种说法错误(正确、错误)。
116、从器件的角度,说出设计组合逻辑电路的三种方法SSI组合逻
辑电路、MSI组合逻辑电路、ROM实现的组
合逻辑电路。
12
117、写出逻辑函数F3,F0的表达式A1A|l+A|V"
F0=
F1=
的同步加法计数器。
1111&如下电路是模
1
,“丄i
&
A
1一
Qo<3
E
hQa(
CR
亠1
74LS161
(
:
o
—
1—"
CTp
D|D]
D,
LD
11
11
1
CP0
00
0
的同步加法计数器10119>如下电路是
o
的表达式,是译码器写出、12074138FF二
CT
13
10
ABC•ABC
ABC+AB+ABC
F1=74153、是数据选择器,写出输出表达式。
121
III
100
153
74LS161CO
74138⑴
AoA[AjC^GaA石羽
*122、
且两个阈值电压不相等,施密特触发器具有两个输入阈值电压,
(正确、错误)这种说法。
14
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 120 填空 参考答案 数字 逻辑 要点