数字电子技术基础.docx
- 文档编号:4999001
- 上传时间:2022-12-12
- 格式:DOCX
- 页数:27
- 大小:213.38KB
数字电子技术基础.docx
《数字电子技术基础.docx》由会员分享,可在线阅读,更多相关《数字电子技术基础.docx(27页珍藏版)》请在冰豆网上搜索。
数字电子技术基础
1.复习资料答案由班委整理上传,仅供参考.2、请学生打E卩模拟试题考试后作为作业上交
数字电子技术基础模拟卷1
1.单项选择题
1、将十进制数56转换成8421BCD码应是:
A、(56)io=(00111000)842!
BCD
B、(56)io=
(00111001)
8421BCD
C、(56)10=(01011000)8421BCD
D、(56)i()=
(01010110)
8421BCD
2、使晶体三极管工作于饱和区的电压条件是:
(C)
A、发射结正偏,集电结反偏
B、发射结反偏,
集电结反偏
C、发射结正偏,集电结正偏
D、发射结反偏,
集电结正偏
3、只有当两个输入变量的取值相同时,输出才为1,否则输出为0,这种逻辑关系叫做:
(A)
A、同或
B、与非
C、异或D、或非
4、在功能表中x的含义是:
(D)
A、表示高电平
C、高低电平都不可以
B、表示低电平
D、高低电平都可以
5、下列4个电路中能实现L=AB逻辑关系的是:
(C)
;二畀-厶:
二卄-□-
AB
6、TTL\1电路理论上的逻辑低电平为:
匸
D
(B)
A、0V
B、0.3V
C、1.4V
D、1.8V
7、下列电路中不属于时序逻辑电路的是:
(B)
A、移位寄存器B、译码器C、随机存取存储器D、计数器
8、下列电路中无需外加触发信号就能自动产生方波信号的电路是:
(A)
A、多谐振荡器B、单稳态触发器C、施密特触发器D、RS触发器
9、下面对时序逻辑电路的描述不正确的是:
(A)
A、时序电路中任一时刻的输出信号仅取决于该时刻的输入信号。
B、时序电路包含组合电路和存储电路两部分。
C、时序电路中的存储电路是要记忆以前的状态,存储电路可山触发器组成。
D、时序电路一般分为两大类:
同步时序电路和异步时序电路
10、已知静态RAM2114的存储容量为1Kx4位,若要扩展存储容量为4Kx8位,需要儿片2114
(C)
A、4片B、2片C、8片D、16片
11、已知逻辑函数"Z+C+万,则其反函数戸为:
(D)
A、A+BC万B、A+BCD
C、A+BCD
D、A+BCD
12、5G7520为10位集成数模转换器,设参考电压VREF=10V,R^R,当输入全1时,输出电压的
(C)
绝对值为:
A、
竺x255
256
B、
1024
C、
rSx1023
D、
10V
256
xl
2.多项选择题(在每小题的四个备选答案中,选出至少两个正确答案,并将其号码分别填在题干的括号内。
多选、少选.错选均无分。
)
1、逻辑函数L=(AB^AB)C中,变量4、B、C取哪些值时,厶的值为1。
A、ABCOilB、ABC取101
2、描述触发器逻辑功能的方法有:
(A)(B)()()
C.ABCBZ000DsABC取111
(A)(B)(C)
(D)
A、功能表B、特征方程C、状态转换图
D、驱动表
3、比较下列儿个数的大小,正确的结果是:
(B)(C)
()(
)
A、(46)8>(39)ioB、(2A)16>(39)io
C、(101101)2>
(39)io
D、(2A)I6>(101101)2
4、在下式中选出正确的逻辑代数公式:
(A)(B)(C)()
A、A+A=AB、A®A=0C、A+B=ABD、A+\=A
3.门电路分析题。
图三中所有的门电路都为TTL门,写出电路的输出逻辑表达式SLi.L3,
并适当化简。
已知输入波形A.B、C,试画出各输出的波形图。
3、
2、
A
B
图三
答:
1、L}=A+B®\=A+B
2、
L2=AB+C3、L^=AB+C
四、求解下列三题。
1.触发器电路如图四(a)所示,为0。
已知CP波形,试画出0和02的波形。
设触发器的初始状态均
cp
Q
图四(a)
2.触发器电路如图四(b)所示,已知CP和A的波形,试画出0的波形。
设触发器的初始状态为0。
cp-TLTLrLrL
AuLJ
Q
图四(b)
3・用8选1数据选择器实现逻辑函数:
L=AB+BC^AC
要求:
画出卡诺图,在图四(C)所示的8选1数据选择器的逻辑符号上直接连线。
答:
1
图四(C)参考答案:
1-每图全部画对得3分,部分画对可酌情给分。
纽JT厂L厂
!
!
;!
!
•••0__I~~I
2.全部画对得6分,部分画对可酌情给分。
cp_I_I_I_I_I_I_I_L
3•作出函数的卡诺图:
IT
B
画出连线图:
Y
Y
74151
GA.A
1AoD】D&D,DaD、D\D
1
—a
―<
—<
JJL1
ABC
5.设计题。
在举重比赛中,有A、B.C三名裁判,其中A为主裁判,B.C为副裁判,当主裁判和一名以上(包括一名)副裁判认为运动员上举合格后,才可发出合格信号。
试设计该逻辑电路。
要求:
(1)列出真值表,
(2)用卡诺图化简,(3)用与非门画出逻辑图。
(1)
(2)
参考答案:
(1)列出真值表:
真值表
A
B
c
L
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
(2)用卡诺图化简:
B
得简化的逻辑表达式:
L=AB^AC
(3)将表达式转换为与非一与非表达式:
L=AB+AC=^+疋
画出逻辑图:
(4分)
L
六、时序电路分析题。
计数器电路如图六所示。
写出电路的输出方程.各触发器的驱动方程、次态方程(状态方程),画出电路的状态转换表和时序图(不需分析自启动),说明电路是几进制计
数器。
Qi
0
00
参考答案:
(X)
CP
驱动方程^
丿。
=Qi
J2=(2oCl
K严Q。
^=1
(2)
状态方程:
e/,+,=厶N+Kq;=0可+女Q;=©©Q"
°2曲=厶另+石2;=00另输出方程:
y=o2
(3)
状态转换表:
现态
次态
输出
Q;Q;Q:
:
er*er'ar1
Y
000
001
0
001
010
0
010
011
0
011
100
0
100
1()1
1
(5)该电路是5进制计数器。
图六
魏漁%锂'、
J泸久Ab=-I
Jf二匕二几
KxI
舷總:
Q肿二)麻4瓦讥0.02叫J切栖处必©谪欧仏叫M痕雄㈱百
Q阿:
CTV
r
000
001
0
0V(
01Q
0
Q1C
otr
0
Q11
/Q0
0
/Q0
0QQ
1
羽序图:
即jvrnnjuifuv
©^rT_r~L__rnr
(4)状态转换图
数字电子技术基础模拟卷2
一.单项选择题
K将十进制数38转换成8421BCD码应是:
A、(38)10=(00100110)8421BCDB、(38)10=<00111000)M2ibcd
C、(38)1尸(01101011)wibcdD、(38)1()=(00111110)842ibcd
2、在数字电路中三极管主要工作在哪两个区域:
A、饱和区与截止区B.放大区与饱和区
C、截止区与放大区D、放大区与击穿区
3、只有当两个输入变量的取值相异时,输出才为1,否则输岀为0,这种逻辑关系叫做:
(C)
A、与非B、同或C、异或D、或非
4、欲将两个逻辑门输岀端相连,以实现线与的功能,应采用:
(C)
A、三态门B、TTL异或门C、集电极开路门(OC门)D、CMOS门
5、下列4个电路中能实现L=A逻辑关系的是:
(D)
6、TTLfJ电路理论上的逻辑髙电平为:
A、3.6V
B、5V
C、2.5V
D.1.8V
F列电路中不属于组合逻辑电路的是:
A、全加器
B、译码器C.数据选择器
D、同步计数器
8、下列电路中能将正弦波变换成方波的电路是:
A、单稳态触发器B、多谐振荡器C、施密特触发器D、RS触发器
(B)
9、在使用CMOS或非门时,对于多余的输入端应采取的处理方法是:
A、接正电源B、接地C、悬空D、接髙电平
10、静态RAM6264的存储容虽:
为8Kx8位,它有几条地址线。
(D)
A、8条B.10条C、12条D、13条
11、逻辑函数ABC(B+C)可化简为:
(C)
A、A+CB、ABC、AB+CD、AB+AC+(J
12、将逻辑函数厶(A,B,C)=ABC+AC+BC变换成最小项表达式为:
(C)
A、工加(2,3,5,7)B.工加(145,7)C、工加(1,3,5,7)D、=工也(2,3,7)
二.多项选择题(在每小题的四个备选答案中,选出至少两个正确答案,并将其号码分别填在题干的括号内。
)
1、在脉冲与数字电路中,施密特触发器可用于:
(C)()
D、脉冲鉴幅
(A)(B)
A、波形变换B、脉冲整形C、计数
2、下而对数字信号与数字电路的描述正确的是:
(A)(C)()()
A、数字疑在时间上和数量上是不连续的。
B、表示数字量的信号叫做数字信号,数字信号只有0、1两种数值组成
C、工作在数字信号下的电路叫做数字电路。
D、温度是一种数字量。
3、比较下列几个数的大小,正确的结果是:
(B)(D)()()
A、(46)8>(39)ioB、(2A)|6>(39)】()C.(2A)16>(101101)2
D、(101101)2>(39)]()
4、在用卡诺图化简逻辑函数时:
(A)(B)(D)()
A、2个相邻项可以合并B、4个相邻项可以合并
C、6个相邻项可以合并D、8个相邻项可以合并
5、下而对模数转换器(ADC)的描述正确的是:
(B)(C)(D)()
A、模数转换器输入的是数字量,输出的是模拟量。
B、模数转换一般要分取样、保持和量化、编码两步进行。
C.常用的模数转换器结构有并行比较型、逐次逼近型、双积分型等。
D、通常以输岀二进制或十进制数字的位数表示集成ADC分辨率的髙低。
三、求解下列两题。
1•电路如图三所示,写出电路的逻辑表达式,并适当化简。
已知输入波形A、B,试画出输出L波形图。
L_1
图三
2.某逻辑函数的真值表如下表所示,
真值表
用卡诺图化简,写出最简与一或表达式,并画出逻辑图
解答:
ABC
L
000
1
001
0
010
0
011
0
100
1
101
1
110
0
111
1
四.触发器分析题。
1.电路如图四
(2)
cp_rLnn_RrL,j~
(a)所示,已知CP波形,试画出0和@的波形。
设触发器的初始状态均为0。
图四
2.电路如图四(b)所示,已知CP和A、B的波形,试画出0的波形。
设触发器的初始状态为0。
CP
参考答案:
1.每图全部画对得3分,部分画对可酌悄给分。
cp_^^ur^^n_%_j
%IIII
2.全部画对得4分,部分画对可酌悄给分。
Q
五、设计题。
试用与非门设计T组合逻辑电路,它接收8421BCD码B3〃2BiBo,仅当2VByBiBxB^
V7时,输出Y才为1,否则为0。
要求:
(1)列出真值表,
(2)用卡诺图化简,(3)用与非门画出逻辑图。
(1)列出真值表:
貞值表
B3BiB\B°
Y
0000
0
0001
0
0
0
1
0
()
0
0
1
1
1
0
1
0
0
1
0
I
0
1
1
0
1
1
0
1
0
I
1
1
0
1
0
0
0
0
1
0
0
1
0
1
0
1
0
X
1
0
1
1
X
1
1
0
0
X
1
1
0
1
X
1
I
1
0
X
1
1
1
1
X
(2)用卡诺图化简
00
B\
0
X
0
0
J
0
0
X
(x
0
/T-
X
01
11
0001/11io\
10
得简化的逻辑表达式并转换为与非一与非表达式:
L=+B^B'Bo
=•BqB。
•BqB^Bo
(3)画出逻辑图:
六、对图六所示的计数器电路进行如下分析:
(1)写出它的驱动方程、次态方程(状态方程)、输出方程。
(2)画出状态转换表和状态转换图。
(3)画出时序图并说明是几进制计数器。
答:
(1)驱动方程:
丿o==1
J\=QK严i
状态方程:
输出方程:
Z=01
(2)状态转换表:
现态
次态
输出
Q"
Qo
er1er*
Z
0
0
1()
0
1
0
0
1
1
0
1
0
0
0
状态转换图:
(3)时序图:
1234
cpJ^U^U^U-L
20——I
0——I
Y
该电路是3进制计数器。
数字电子技术基础模拟卷3
—填空。
1逻辑代数中,基本的运算关系是与、或和非。
2十进制数27转换成二进制数为11011;转换成8421BCD码是00100111°
3在逻辑代数中,A+AB=A+B;A㊉1=_A。
4同一个逻辑函数可以有不同的逻辑表达式,但用真值表表示是唯一的。
5对于一个4变量的逻辑函数,所构成的最小项的个数是16;任意两个最小项相乘等于0_O
:
Q-
6两个变量组成的与非关系的逻辑符号是;异或关系的逻辑符号为
7集成TTL逻辑门电路的电源电压一般是—对于不用的输入端如果悬空,其逻辑上相当于0O
8集成CMOS逻辑门电路其静态功耗近似为0:
对于CMOS与非门,对于多余的输入端应
二解答下列各题。
1求图示电路的输出F1逻辑函数表达式。
o+V
-1TP1
-1TP2
Fl
片JTNI
二大题1小题图
解答:
f=ab=ab
2求图示电路F2的真值表,并求出最简的“与
或”表达式。
二大题2小题图
解答:
F二AB+(A+B)C二AB+BC+AC
三分析下列各题。
1已知各门电路都是TTL(1电路,试画岀输出L在输入信号作用下的输出波形。
CP——
OI
-LJ
■
Q
1—
A
B
▽
EN
□
1
F
□
C
1
三大題1小题图
■
■
B
1
1
J
iL
C>J—
F鬲'3祖.
2设触发器的初始状态为0,试画出输出Q的波形。
CP
J
Q
>
K
Q
三大题2小题图
四-保险柜的锁受三个按键A、B、C控制,要求三个按键同
时按下时,或A、B两个键同时按下,或A.C两个按键同时按下,锁被打开;否则锁闭合。
1列出上述逻辑问题的真值表。
1设按键按下为1,不按下为0;锁用Y表示,且锁被打开为1,闭和为0。
该逻辑问题的真值表为:
ABC
Y
000
0
001
0
010
0
011
0
100
0
101
1
110
1
111
1
2设计采用最少的与非门实现该功能的逻辑电路。
2画出逻辑函数的卡诺图。
0
0
0
0
■
■■
0
逻辑函数的表达式:
Y=AB+AC=ABAC利用与非门实现的逻辑电路图为:
A-T-&
3利用8选1多路数据选择器设计实现上述电路。
(8选1数据选择器逻辑符号如图)
O
Y
MUX
IdoId1Id2B3ID4Id5Id6Id7
8选1多路数据选择器
3逻辑函数的最小项之和表达式为:
Y=ABC+ABC+ABC
选择8选1数据选择器的A2二A,A1=B,A0二C,则数据选择器输入通道的数据分别为:
DO=D1=D2=D3=D4=0»D5=D6=D7=1。
采用8选1数据选择器实现的逻辑函数电路图为:
Y
00
A
B
C
ENY
A2MUX
A1
A0
0—
DO
D1
D2
D3
1)4
D5
D6
D7
五时序逻辑电路如图所示。
1写出电路的驱动方程、状态方程。
2列出该电路的状态转换真值表。
并说明该电路的功能。
3画出Q2、Q1和Q0对应CP脉冲的波形。
五大题图
参考答案:
1F0触发器的驱动方程为:
JO=1,KO=lo
其特征方程为:
Q()n+1=J0Q0n+KQ()n=Q()n
Fl触发器的驱动方程为:
Jl=Q()nQ[,Kl=QOn
其特征方程为:
QIn+1=J.Q^+K;QIn=QonQ^Q^+Q^Qln
F2触发器的驱动方程为:
J,=QlnQOn,K2=QOn
其特征方程为:
Q2n+1=J2Q^+K;Q21n=QoneI„Q^+Q^Q
2设电路的初始状态Q2Q1QO=OOO,该电路的状态转换真值表为:
CP
Q:
n
Qm
Qon
Qn+i
Qt
0
0
0
0
0
0
1
1
0
0
1
0
1
0
2
0
1
0
0
1
1
3
0
1
1
1
0
0
4
1
0
0
1
0
1
5
1
0
1
0
0
0
该电路实现的是六进制加法计数器。
3Q2、QI、Q0对应CP脉冲的波形为:
CP
Q0
Q1
六集成中规模四位二进制加法计数器的功能如图所示。
1利用其清零端Rd和适当的门电路设计一个十进制加法计数器。
2画出该十进制计数器输出Q3对应CP脉冲的波形图。
输入
:
'1.
RdLdCP
Q3Q2QIQO
0XX
0000
10X
D3D2DIDO
I1t
加法计数
参考答案:
1从该集成计数器功能表知,该计数器的清零功能是异步清零方式。
若要构成一个十进制计数器,利用反馈清零法即可实现。
其清零信号的表达式为:
十进制计数器的电路为:
CP计数脉冲
2Q3对应CP脉冲的波形为:
Q3
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础