单片机原理及应用答案解析李全利.docx
- 文档编号:30490907
- 上传时间:2023-08-15
- 格式:DOCX
- 页数:41
- 大小:180.48KB
单片机原理及应用答案解析李全利.docx
《单片机原理及应用答案解析李全利.docx》由会员分享,可在线阅读,更多相关《单片机原理及应用答案解析李全利.docx(41页珍藏版)》请在冰豆网上搜索。
单片机原理及应用答案解析李全利
●
●ADI公司推出的ADμC8xx系列高精度ADC单片机;
●LG公司推出的GMS90/97系列低压高速单片机;
●Maxim公司推出的DS89C420高速(50MIPS)单片机;
●Cygnal公司推出的C8051F系列高速SOC单片机等。
8.简述单片机的开发过程。
答:
系统需求分析,硬件方案设计,软件编程,仿真调试,实际运行。
9.单片机应用系统开发方法有哪些新方法?
答:
在系统编程(ISP)技术,在应用编程(IAP)技术。
章280C51的结构和原理
1.80C51单片机在功能上、工艺上、程序存储器的配置上有哪些种类?
答:
功能上分为基本型和增强型;
工艺上分为HMOS工艺和CHMOS工艺;
在片内程序存储器的配置上有掩膜ROM、EPROM和Flash、无片内程序存储器形式。
2.80C51单片机的存储器的组织采用何种结构?
存储器地址空间如何划分?
各地址空间的地址范围和容量如何?
在使用上有何特点?
答:
采用哈佛结构,在物理上设计成程序存储器和数据存储器两个独立的空间;80C51基本型单片机片内程序存储器为4KB,地址范围是0000H-0FFFH,用于存放程序或常数;片内数据存储器为128字节RAM,地址范围是00H-7FH,用于存放运算的中间结果、暂存数据和数据缓冲;另外在80H-FFH还配有21个SFR。
3.80C51单片机的P0~P3口在结构上有何不同?
在使用上有何特点?
答:
作为通用I/O口时,P0、P1、P2和P3都是准双向口。
P0可以作为地址/数据总线,此时是一个真正的双向口;P2口可以作为地址线的高8位;P3口是双功能口,每条口线还具有不同的第二功能。
另外,P0口的驱动能力为8个TTL负载,而其它口仅可驱动4个TTL负载。
4.如果80C51单片机晶振频率分别为6MHz、11.0592MHz、12MHz时,机器周期分别为多少?
答:
机器周期分别为2μs,1.085μs,1μs。
5.80C51单片机复位后的状态如何?
复位方法有几种?
答:
复位后,PC内容为0000H,P0口~P3口内容为FFH,SP内容为07H,SBUF内容不定,IP、IE和PCON的有效位为0,其余的特殊功能寄存器的状态均为00H。
复位方法一种是上电复位,另一种是上电与按键均有效的复位。
6.80C51单片机的片内、片外存储器如何选择?
答:
80C51的
引脚为访问片内、片外程序存储器的选择端。
访问片内、片外数据存储器需要采用不同的指令加以区分。
7.80C51单片机的PSW寄存器各位标志的意义如何?
答:
CY:
进位、借位标志。
有进位、借位时CY=1,否则CY=0;
AC:
辅助进位、借位标志(高半字节与低半字节间的进位或借位);
F0:
用户标志位,由用户自己定义;
RS1、RS0:
当前工作寄存器组选择位;
OV:
溢出标志位。
有溢出时OV=1,否则OV=0;
P:
奇偶标志位。
存于ACC中的运算结果有奇数个1时P=1,否则P=0。
8.80C51单片机的当前工作寄存器组如何选择?
答:
当前工作寄存器组的选择由特殊功能寄存器中的程序状态字寄存器PSW的RS1、RS0来决定。
9.80C51单片机的控制总线信号有哪些?
各信号的作用如何?
答:
RST/VPD:
复位信号输入引脚/备用电源输入引脚;ALE/
:
地址锁存允许信号输出引脚/编程脉冲输入引脚;
/VPP:
内外存储器选择引脚/片内EPROM(或FlashROM)编程电压输入引脚;
:
外部程序存储器选通信号输出引脚。
10.80C51单片机的程序存储器低端的几个特殊单元的用途如何?
答:
0000H:
单片机复位入口地址;0003H:
外部中断0的中断服务程序入口地址;000BH:
定时/计数器0溢出中断服务程序入口地址;0013H:
外部中断1的中断服务程序入口地址;001BH:
定时/计数器1溢出中断服务程序入口地址;0023H:
串行口的中断服务程序入口地址。
章380C51的指令系统
1.80C51系列单片机的指令系统有何特点?
答:
执行时间短。
1个机器周期指令有64条,2个机器周期指令有45条,而4个机器周期指令仅有2条(即乘法和除法指令);
指令编码字节少。
单字节的指令有49条,双字节的指令有45条,三字节的指令仅有17条;
位操作指令丰富。
这是80C51单片机面向控制特点的重要保证。
2.80C51单片机有哪几种寻址方式?
各寻址方式所对应的寄存器或存储器空间如何?
答:
80C51单片机的寻址方式有七种。
即:
寄存器寻址、直接寻址、寄存器间接寻址、立即寻址、基址寄存器加变址寄存器变址寻址、相对寻址和位寻址。
这些寻址方式所对应的寄存器和存储空间如下表所示。
序号
寻址方式
寄存器或存储空间
1
寄存器寻址
寄存器R0~R7,A、AB、DPTR和C(布尔累加器)
2
直接寻址
片内RAM低128字节、SFR
3
寄存器间接寻址
片内RAM(@R0,@R1,SP)
片外RAM(@R0,@R1,@DPTR)
4
立即寻址
ROM
5
变址寻址
ROM(@A+DPTR,@A+PC)
6
相对寻址
ROM(PC当前值的+127~-128字节)
7
位寻址
可寻址位(内部RAM20H~2FH单元的位和部分SFR的位)
3.访问特殊功能寄存器SFR可以采用哪些寻址方式?
答:
直接寻址和位寻址方式。
4.访问内部RAM单元可以采用哪些寻址方式?
答:
直接寻址、寄存器间接寻址和位寻址方式。
5.访问外部RAM单元可以采用哪些寻址方式?
答:
寄存器间接寻址。
6.访问外部程序存储器可以采用哪些寻址方式?
答:
立即寻址、变址寻址和相对寻址方式。
7.为什么说布尔处理功能是80C51单片机的重要特点?
答:
单片机指令系统中的布尔指令集、存储器中的位地址空间与CPU中的位操作构成了片内的布尔功能系统,它可对位(bit)变量进行布尔处理,如置位、清零、求补、测试转移及逻辑“与”、“或”等操作。
在实现位操作时,借用了程序状态标志器(PSW)中的进位标志Cy作为位操作的“累加器”。
8.对于80C52单片机内部RAM还存在高128字节,应采用何种方式访问?
答:
寄存器间接寻址方式。
9.试根据指令编码表写出下列指令的机器码。
(1)MOVA,#88H----------------74H,88H
(2)MOVR3,50H----------------ABH,50H
(3)MOVP1,#55H----------75H,90H,55H
(4)ADDA,@R1---------------------27H
(5)SETB12H----------------------D2H,12H
10.完成某种操作可以采用几条指令构成的指令序列实现,试写出完成以下每种操作的指令序列。
(1)将R0的内容传送到R1;
(2)内部RAM单元60H的内容传送到寄存器R2;
(3)外部RAM单元1000H的内容传送到内部RAM单元60H;
(4)外部RAM单元1000H的内容传送到寄存器R2;
(5)外部RAM单元1000H的内容传送到外部RAM单元2000H。
答:
(1)MOVA,R0
MOVR1,A
(2)MOVR2,60H
(3)MOVDPTR,#1000H
MOVXA,@DPTR
MOV60H,A
(4)MOVDPTR,#1000H
MOVXA,@DPTR
MOVR2,A
(5)MOVDPTR,#1000H
MOVXA,@DPTR
MOVDPTR,#2000H
MOVX@DPTR,A
11.若(R1)=30H,(A)=40H,(30H)=60H,(40H)=08H。
试分析执行下列程序段后上述各单元内容的变化。
MOVA,@R1
MOV@R1,40H
MOV40H,A
MOVR1,#7FH
答:
(R1)=7FH
(A)=60H
(30H)=08H
(40H)=60H
12.若(A)=E8H,(R0)=40H,(R1)=20H,(R4)=3AH,(40H)=2CH,(20H)=0FH,试写出下列各指令独立执行后有关寄存器和存储单元的内容?
若该指令影响标志位,试指出CY、AC、和OV的值。
(1)MOVA,@R0
(2)ANL40H,#0FH
(3)ADDA,R4
(4)SWAPA
(5)DEC@R1
(6)XCHDA,@R1
答:
(1)(A)=2CH
(2)(40H)=0CH
(3)(A)=22H,(CY)=1,(AC)=1,(OV)=0
(4)(A)=8EH
(5)(20H)=0EH,P=1
(6)(A)=EFH,(20)=08H
13.若(50H)=40H,试写出执行以下程序段后累加器A、寄存器R0及内部RAM的40H、41H、42H单元中的内容各为多少?
MOVA,50H
MOVR0,A
MOVA,#00H
MOV@R0,A
MOVA,#3BH
MOV41H,A
MOV42H,41H
答:
(A)=3BH,(R0)=40H,(40H)=00H,(41H)=3BH,(42H)=3BH。
14.试用位操作指令实现下列逻辑操作。
要求不得改变未涉及的位的内容。
(1)使ACC.0置位;
(2)清除累加器高4位;
(3)清除ACC.3,ACC.4,ACC.5,ACC.6。
答:
(1)SETBACC.0
(2)ANLA,#0FH
(3)ANLA,#87H
15.试编写程序,将内部RAM的20H、21H、22H三个连续单元的内容依次存入2FH、2EH和2DH单元。
答:
MOV2FH,20H
MOV2EH,21H
MOV2DH,22H
16.试编写程序,完成两个16位数的减法:
7F4DH-2B4EH,结果存入内部RAM的30H和31H单元,30H单元存差的高8位,31H单元存差的低8位。
(注意:
此题与书上的题要求不一样,书中要求31H单元存差的高8位,30H单元存差的低8位)
答:
CLRCY
MOV30H,#7FH
MOV31H,#4DH
MOVR0,#31H
MOVA,@R0
SUBBA,#4E
MOV@R0,A;保存低字节相减结果
DECR0
MOVA,@R0
SUBBA,#2BH
MOV@R0,A;保存高字节相减结果
17.试编写程序,将R1中的低4位数与R2中的高4位数合并成一个8位数,并将其存放在R1中。
答:
MOVA,R2
ANLA,#0F0H
ORLR1,A
18.试编写程序,将内部RAM的20H、21H单元的两个无符号数相乘,结果存放在R2、R3中,R2中存放高8位,R3中存放低8位。
答:
MOVA,20H
MOVB,21H
MULAB
MOVR3,A
MOVR2,B
19.若(CY)=1,(P1)=10100011B,(P3)=01101100B。
试指出执行下列程序段后,CY、P1口及P3口内容的变化情况。
MOVP1.3,C
MOVP1.4,C
MOVC,P1.6
MOVP3.6,C
MOVC,P1.0
MOVP3.4,C
答:
(CY)=1,(P1)=10111011B,(P3)=00111100B
章480C51的汇编语言程序设计
1.80C51单片机汇编语言有何特点?
答:
汇编语言结构紧凑、灵活,汇编成的目标程序效率高,具有占存储空间少、运行速度快、实时性强等优点。
它是面向机器的语言,对于单片机硬件的操作直接、方便,有利于初学者对单片机结构的认知。
但它与高级语言相比移植性不好、编程复杂、对编程人员的基础要求高。
2.利用80C51单片机汇编语言进行程序设计的步骤如何?
答:
一、任务分析
首先,要对单片机应用系统的设计目标进行深入分析,明确系统设计任务:
功能要求和技术指标。
然后对系统的运行环境进行调研。
这是应用系统程序设计的基础和条件。
二、算法设计
经过任务分析和环境调研后,已经明确的功能要求和技术指标可以用数学方法(或模型)来描述,进而把一个实际的系统要求转化成由计算机进行处理的算法。
并对各种算法进行分析比较,并进行合理的优化。
三、流程描述
程序的总体构建。
先要确定程序结构和数据形式,资源分配和参数计算等。
然后根据程序运行的过程,规划程序执行的逻辑顺序,用图形符号将程序流程绘制在平面图上。
应用程序的功能通常可以分为若干部分,用流程图将具有一定功能的各部分有机地联系起来。
流程图可以分为总流程图和局部流程图。
总流程图侧重反映程序的逻辑结构和各程序模块之间的相互关系;局部流程图反映程序模块的具体实施细节。
3.常用的程序结构有哪几种?
特点如何?
答:
顺序程序:
无分支、无循环结构的程序,其执行流程是依指令在存储器中的存放顺序进行的;
分支程序:
可以改变程序的执行顺序;
循环程序:
按某种控制规律重复执行的程序,控制一部分指令重复执行若干次,以便用简短的程序完成大量的处理任务。
4.子程序调用时,参数的传递方法有哪几种?
答:
利用累加器或寄存器;
利用存储器;
利用堆栈。
5.什么是伪指令?
常用的伪指令功能如何?
答:
伪指令是汇编程序能够识别并对汇编过程进行某种控制的汇编命令。
常用的伪指令包括:
ORG,功能是向汇编程序说明下面紧接的程序段或数据段存放的起始地址;
END,功能是结束汇编;
DB,功能是从标号指定的地址单元开始,在程序存储器中定义字节数据;
DW,功能是从标号指定的地址单元开始,在程序存储器中定义字数据空间;
EQU,功能是将表达式的值或特定的某个汇编符号定义为一个指定的符号名;
BIT,功能是将位地址赋给指定的符号名。
6.设被加数存放在内部RAM的20H、21H单元,加数存放在22H、23H单元,若要求和存放在24H、25H中,试编写出16位无符号数相加的程序(采用大端模式存储)。
答:
程序如下:
ORG0000H
MOVR0,#21H
MOVR1,#23H
MOVA,@R0
ADDA,@R1
MOV25H,A
DECR0
DECR1
MOVA,@R0
ADDCA,@R1
MOV24H,A
SJMP$
END
7.编写程序,把外部RAM中1000H~101FH的内容传送到内部RAM的30H~4FH中。
答:
ORG0000H
MOVDPTR,#1000H
MOVR0,#30H
MOVR7,#32
LOOP:
MOVXA,@DPTR
MOV@R0,A
INCR0
INCDPTR
DJNZR7,LOOP
RET
8.编写程序,实现双字节无符号数加法运算,要求(R0R1)+(R6R7)→(60H61H)。
答:
ORG0000H
MOVA,R1
ADDA,R7
MOV61H,A
MOVA,R0
ADDCA,R6
MOV60H,A
SJMP$
END
9.若80C51的晶振频率为6MHz,试计算延时子程序的延时时间。
DELAY:
MOVR7,#0F6H
LP:
MOVR6,#0FAH
DJNZR6,$
DJNZR7,LP
RET
答:
延时时间:
2µs*{[1+((1+2*250+2)*246)+2]+2}=0.247486秒(含调用指令2个机器周期)
10.在内部RAM的30H~37H单元存有一组单字节无符号数。
要求找出最大数存入BIG单元。
试编写程序实现。
答:
ORG0000H
BIGDATA2FH
ONEDATA2AH
TWODATA2BH
START:
MOVR7,#7;比较次数
MOVR0,#30H
LOOP:
MOVA,@R0
MOVONE,A
INCR0
MOVTWO,@R0
CLRC
SUBBA,@R0
JCNEXT;ONE小,TWO大继续比下一对数
MOV@R0,ONE;ONE大放后面(交换)
DECR0
MOV@R0,TWO;TWO小放前面
INCR0;
NEXT:
DJNZR7,LOOP
MOVBIG,37H
SJMP$
END
11.编写程序,把累加器A中的二进制数变换成3位BCD码,并将百、十、个位数分别存放在内部RAM的50H、51H、52H中。
答:
单字节二进制数转换为压缩的BCD码仅需要2个字节;在将压缩的BCD码拆分存于3个单元。
org0
MOV52H,#0
MOV51H,#0
MOV50H,#0
MOVA,#0FDh
LCALLDCDTH
SJMP$
DCDTH:
MOVR7,#8
MOVR0,A;暂存于R0
LOOP:
CLRC
MOVA,R0
RLCA
MOVR0,A
MOVR1,#51H;
MOVA,@R1;
ADDCA,@R1;
DAA;
MOV@R1,A;
DECR1
MOVA,@R1
ADDCA,@R1
DAA
MOV@R1,A
DJNZR7,LOOP
INCR1;50H已是结果,R1指向51H,51H单元需拆分
MOVA,#00H
XCHDA,@R1
MOV52H,A
MOVA,@R1
SWAPA
MOV@R1,A
RET
END
12.编写子程序,将R1中的2个十六进制数转换为ASCII码后存放在R3和R4中。
答:
ORG0
MOVR1,#5BH
MOVA,R1
ANLA,#0F0H
SWAPA
ACALLASCII
MOVR3,A
MOVA,R1
ANLA,#0FH
ACALLASCII
MOVR4,A
SJMP$
ASCII:
PUSHACC
CLRC
SUBBA,#0AH
POPACC
JCLOOP
ADDA,#07H
LOOP:
ADDA,#30H
RET
END
13.编写程序,求内部RAM中50H~59H十个单元内容的平均值,并存放在5AH单元。
答:
ORG0000H
MOVR7,#10
MOVR0,#50H
MOVB,#10
CLRC
CLRA
LOOP:
ADDCA,@R0
INCR0
DJNZR7,LOOP
DIVAB
MOV5AH,A
SJMP$
END
14.如图4.10所示,编制程序实现:
上电后显示“P”,有键按下时显示相应的键号“0”~“7”。
答:
实现程序如下:
TEMPEQU30H
ORG0000H
JMPSTART
ORG0100H
START:
MOVSP,#5FH
MOVP0,#8CH;正序显示"P"
MOVP3,#0FFH;输入方式
CLRCY
NOKEY:
MOVA,P3
CPLA
JZNOKEY;无键按下
MOVTEMP,P3;有键按下
CALLD10ms
MOVA,P3
CJNEA,TEMP,NOKEY;去抖动
MOVR2,#0;键号计数器复位
MOVA,TEMP
LP:
RRCA
JNCDONE
INCR2
SJMPLP
DONE:
MOVA,R2
MOVDPTR,#CODE_P0
MOVCA,@A+DPTR
MOVP0,A
JMPNOKEY
D10ms:
MOVR5,#10;10MS
D1ms:
MOVR4,#249
DL:
NOP
NOP
DJNZR4,DL
DJNZR5,D1ms
RET
CODE_P0:
DB0C0H,0F9H,0A4H,0B0H,99H,92H,82H,0F8H
DB80H,90H,88H,83H,0C6H,0A1H,86H,8EH
END
章580C51的中断系统及定时/计数器
1.80C51有几个中断源?
各中断标志是如何产生的?
又是如何复位的?
CPU响应各中断时,其中断入口地址是多少?
答:
5个中断源,分别为外中断
和
、T0和T1溢出中断、串口中断。
电平方式触发的外中断标志与引脚信号一致;边沿方式触发的外中断响应中断后由硬件自动复位。
T0和T1,CPU响应中断时,由硬件自动复位。
RI和TI,由硬件置位。
必须由软件复位。
另外,所有能产生中断的标志位均可由软件置位或复位。
各中断入口地址:
―0003H,T0—000BH,
—0013H,T1—001BH,RI和TI—0023H。
2.某系统有三个外部中断源1、2、3,当某一中断源变低电平时便要求CPU处理,它们的优先处理次序由高到低为3、2、1,处理程序的入口地址分别为2000H、2100H、2200H。
试编写主程序及中断服务程序(转至相应的入口即可)。
答:
将3个中断信号经电阻线或,接
。
ORG0000H
LJMPMAIN
ORG00013H
LJMPZDFZ
ORG0040H
MAIN:
SETBEA
SETBEX1
SJMP$
0RG0200H
ZDFZ:
PUSHPSW
PUSHACC
JBP1.0,DV0
JBP1.1,DV1
JBP1.2,DV2
INRET:
POPACC
POPPSW
RETI
ORG2000H
DV0:
------------
JMPINRET
ORG2100H
DV1:
------------
JMPINRET
ORG2200H
DV2:
------------
JMPINRET
3.外部中断源有电平触发和边沿触发两种触发方式,这两种触发方式所产生的中断过程有何不同?
怎样设定?
答:
当IT0=0时,
为电平触发方式。
电平触发方式时,CPU在每个机器周期的S5P2采样
引脚电平,当采样到低电平时,置IE0=1向CPU请求中断;采样到高电平时,将IE0清0。
在电平触发方式下,CPU响应中断时,不能自动清除IE0标志。
电平触发方式时,外部中断源的有效低电平必须保持到请求获得响应时为止,不然就会漏掉;在中断服务结束之前,中断源的有效的低电平必须撤除,否则中断返回之后将再次产生中断。
该方式适合于外部中断输入为低电平,且在中断服务程序中能清除外部中断请求源的情况。
当IT0=1时,
为边沿触发方式。
边沿触发方式时,CPU在每个机器周期的S5P2采样
引脚电平,如果在连续的两个机器周期检测到
引脚由高电平变为低电平,即第一个周期采样到
=1,第二个周期采样到
=0,则置IE0=1,产生中断请求。
在边沿触发方式下,CPU响应中断时,能由硬件自动清除IE0标志。
边沿触发方式时,在相继两次采样中,先采样到外部中断输入为高电平,下一个周期采样到为低电平,则在IE0或IE1中将锁存一个逻辑1。
若CPU暂时不能响应,中断申请标志也
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 单片机 原理 应用 答案 解析 李全利