济南大学数字电子技术期末考AB卷及参考答案.docx
- 文档编号:30406255
- 上传时间:2023-08-14
- 格式:DOCX
- 页数:19
- 大小:260.51KB
济南大学数字电子技术期末考AB卷及参考答案.docx
《济南大学数字电子技术期末考AB卷及参考答案.docx》由会员分享,可在线阅读,更多相关《济南大学数字电子技术期末考AB卷及参考答案.docx(19页珍藏版)》请在冰豆网上搜索。
济南大学数字电子技术期末考AB卷及参考答案
济南大学学年学期考试试卷9(卷)
课程数字电子技术授课教师
考试时间考试班级
姓名学号
题号
一
二
三
四
五
六
七
总分
得分
一、单项选择题:
(本题30分,每小题2分)(将正确的答案按顺序填入表内)
题号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
1.十进制数25用8421BCD码表示为。
A.10101B.00100101C.100101D.10101
2.以下表达式中符合逻辑运算法则的是。
A.C·C=C2B.1+1=10C.0<1D.A+1=1
3.当逻辑函数有n个变量时,共有个变量取值组合.
A.nB.2nC.n2D.2n
4.A+BC=。
A.A+BB.A+CC.(A+B)(A+C)D.B+C
5.在输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1
6.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。
A.5B.6C.10D.50
7.一个16选一的数据选择器,其地址输入(选择控制输入)端有个。
A.1B.2C.4D.16
8.四选一数据选择器的数据输出Y与数据输入Xi和地址码Ai之间的逻辑表达式为Y=。
A.
B.
C.
D.
9.在下列逻辑电路中,不是组合逻辑电路的有。
A.译码器B.编码器C.全加器D.寄存器
10.用三线-八线译码器74LS138和辅助门电路实现逻辑函数
,应。
A.用与非门,
B.用与门,
C.用或门,
D.用或门,
11.一位8421BCD码计数器至少需要个触发器。
A.3B.4C.5D.10
12.一个容量为1K×8的存储器有个存储单元。
A.8B.8KC.8000D.8192
13.一个容量为512×1的静态RAM具有。
A.地址线9根,数据线1根B.地址线1根,数据线9根
C.地址线512根,数据线9根D.地址线9根,数据线512根
14.图1示为采用共阴极数码管的译码显示电路,若显示码数是2,译码器输出端应为。
A.a=b=d=e=“1”,g=c=f=“0”
B.a=b=d=e=g=“0”,c=f=“1”
C.a=b=c=d=e=g=“1”,c=f=“0”
D.a=b=c=d=e=g=“0”,c=f=“1”
图1图2
15.逻辑电路如图2所示,当A=“1”时,基本RS触发器。
A.置“1”B.置“0”C.保持原状态D.不确定
二、填空题(本题20分,每空1分)
1.数字信号的特点是在上和上都是断续变化的,其高电平和低电平通常
用和来表示。
2.逻辑代数最基本的逻辑关系有、、三种。
3.逻辑函数F=
+B+
D的反函数
=。
4.逻辑函数F=A(B+C)·1的对偶函数是。
5.OC门称为门,多个OC门输出端并联到一起可实现功能。
6.半导体数码显示器的内部接法有两种形式:
共接法和共接法。
7.消除竟争冒险的方法有、、等。
8.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。
9.用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为v。
10.要构成容量为4K×8的RAM,需要片容量为256×4的RAM。
三、将下列函数化简成为最简“与—或”表达式(本题10分,每题5分)
(1)
(2)
四、非客观题(本题15分)
设计一个举重裁判表决电路。
设举重比赛有3个裁判,一个主裁判和两个副裁判。
杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。
只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。
要求:
(1)列出该装置输入输出真值表。
(2)采用最简“与非门”和“非门”实现,画出逻辑电路图。
(3)采用8选1的数据选择器74LS151实现,画出逻辑电路图。
五、非客观题(本题15分)
(1)根据给定的逻辑图写出驱动方程和输出方程
(2)各触发器的状态方程
(3)列出状态转换表
(4)说明计数器的逻辑功能
六、非客观题(本题5分)
由CC7555定时器构成的电路及输入波形如下图所示,试指出该电路名称,画出输出波形,标出关键点参数。
七、非客观题(本题5分)
用74LS161设计14进制计数器。
要求写出具体的步骤。
74LS161功能表如下:
济南大学学年学期考试试卷10(卷)
课程数字电子技术授课教师
考试时间考试班级
姓名学号
题号
一
二
三
四
五
六
七
总分
得分
一.填空:
(本题30分,每空2分)
1.将下列数按数值由大到小排在横线上。
(39)10,(101101)2,(2E)16,(46)8,(00101001)8421BCD.
______________________________________________________
2.逻辑代数中三种最基本的逻辑运算是()、()、()。
3.正逻辑规定高电平为()态,低电平为()态。
4.在数字电路中,稳态时三极管一般都工作在()、()状态。
5.()门的多余输入端可以接高电平,( )门的多余输入端可以接地;()门和()门能够实现“线与”功能。
6.编码器和比较器属于( )逻辑电路,计数器和寄存器属于( )逻辑电路。
7.要构成一个五进制计数器最少需要()个触发器,其无效状态有()个。
8.()电路能产生周期性的矩形脉冲信号;()电路能产生固定宽度的脉冲信号。
9.2K×4位的RAM有( )个地址输入端,有( )个I/O端。
二、求解下列各题:
(本题20分)
1、求函数
的反函数和对偶函数。
(6分)
2、用卡诺图将具有约束项的逻辑函数
化简为最简与或式。
(6分)
3、由555定时器构成的施密特触发器如下图(a)所示,试求:
(1)在图(b)中画出该电路的电压传输特性曲线;
(2)如果输入Ui为图(c)的波形,画出对应输出UO的波形。
(8分)
(a)
(b)(c)
三、(本题8分)按图4所示JK触发器的输入波形,试画出主从触发器及负边沿JK触发器的输出波形。
四、(本题7分)写出图示ROM阵列输出函数的逻辑表达式,列出真值表,说明逻辑功能。
五、(本题15分)设计一个四变量的多数表决电路,当输入变量A、B、C、D有3个或3个以上输出为1,输入为其他状态是输出为0。
要求:
(1)列出真值表;
(2)写出表达式;(3)用八选一数据选择器实现。
六、(本题10分)试分析下图所示电路的逻辑功能。
(写出必要的步骤)
七、(本题10分)试画出由256×1RAM构成的512×2位的存储体。
数字电子技术试卷A答案及评分标准
一、单项选择题:
(本题30分,每小题2分)
BDDCDBCADABDACC
二、填空题(本题20分,每空1分)
1、时间、大小、1、0
2、与、或、非
3、
4、
5、逻辑与
6、阳、阴
7、接入滤波电容、引入选通脉冲、修改逻辑设计
8、同步、异步
9、5v
10、32
三、将下列函数化简成为最简“与—或”表达式(本题10分,每题5分)
(1)
(2)
(1)
(2)
四、非客观题(本题15分)
解:
(1)设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,
根据逻辑要求列出真值表。
-----------(5分)
(2)(3)
Y=AB+AC
-----------(5分)-----------(5分)
五、非客观题(本题15分)
解:
(1)根据给定的逻辑图写出驱动方程和输出方程
-----------(4分)
(2)各触发器的状态方程
-----------(6分)
(3)列出状态转换表
-----------(4分)
(4)逻辑功能:
是一个同步七进制加法计数器,Y为进位脉冲,能够自启动。
-----------(1分)
六、非客观题(本题5分)
解:
UT+=2/3VCC=8V--------(1分)
UT-=1/3VCC=4V---------(1分)
电路为施密特触发器,输出波形为下图。
--------(1分)
---------(2分)
七、非客观题(本题5分)
利用进位输出CO取状态1111令D3D2D1D0=0010实现十四进制计数(0010到1111)
令D3D2D1D0=0000可实现从0开始计数的十四进制计数(0000到1101)
(两种答案均可,可以根据实际情况酌情扣分)------(5分)
数字电子技术试卷(10)答案及评分标准
一、填空题:
(本题30分,每空2分)
1、(2E)16>(101101)2>(39)10>(46)8>(00101001)8421BCD
2、与;或;非3、1;04、饱和;截止
5、与;或;三态;集电极开路门(OC);6、组合;时序
7、3;38、多谐振荡;单稳态触发9、1K×4;4;11;8
二、求解下列各题:
(本题20分)
1.
--------(求反与或互换、原反互换后得3分,求对偶与或互换得3分,不必化简。
)
2.
---------(填对卡诺图得4分,圈对得2分)
3.-------(每个图各4分)
三、(本题8分)
----------(每个波形各4分)
四、(本题7分)
解:
--------(每个式子2分)
A2
A1
A0
F0
F1
0
0
0
0
0
0
0
1
1
1
0
1
0
1
1
0
1
1
0
1
1
0
0
1
0
1
0
1
0
0
1
1
0
0
0
1
1
1
1
1
逻辑功能:
全减器---------(3分)
五、(本题15分)解:
(1)真值表:
A
B
C
D
Y
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
1
0
0
1
1
0
0
0
1
1
1
1
1
0
0
0
0
1
0
0
1
0
1
0
1
0
0
1
0
1
1
1
1
1
0
0
0
1
1
0
1
1
1
1
1
0
1
1
1
1
1
1
----------(8分)
(2)表达式:
----------(3分)
(3)用八选一数据选择器实现:
-----------(4分)
六、(本题10分)分析时序逻辑电路。
解:
(1)驱动方程:
-----------(2分)
(2)状态方程和输出方程:
-----------(5分)
(3)画出状态转换图:
电路功能:
该电路为同步三进制加法计数器。
-----------(3分)
七、(本题10分)
解:
需要4片256×1的RAM。
-----------(2分)
电路如下图所示:
----------(8分)
(地址线A0-A7画对3分,A8画对2分,数据线画对2分;读/写控制线画对1分
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 济南 大学 数字 电子技术 期末 AB 参考答案