网络工程师专题.docx
- 文档编号:30391040
- 上传时间:2023-08-14
- 格式:DOCX
- 页数:41
- 大小:170.18KB
网络工程师专题.docx
《网络工程师专题.docx》由会员分享,可在线阅读,更多相关《网络工程师专题.docx(41页珍藏版)》请在冰豆网上搜索。
网络工程师专题
试题分析专题整理:
2004年下
●内存按字节编址,地址从A4000H到CBFFFH,共有__
(1)__字节。
若用存储容量为32K×8bit的存储芯片构成该内存,至少需要__
(2)__片。
(1)A.80KB.96KC.160KD.192k
(2)A.2B.5C.8D.10
分析:
(1)C。
CBFFF-A4000=27FFF=163839Byte/1024=160KB
(2)B.160/32=5
●中断响应时间是指__(3)__。
(3)A.从中断处理开始到中断处理结束所用的时间
B.从发出中断请求到中断处理结束后所用的时间
C.从发出中断请求到进入中断处理所用的时间
D.从中断处理结束到再次中断请求的时间
解析:
(3)C
●若指令流水线把一条指令分为取指、分析和执行三部分,且三部分的时间分别是t取指=2ns,t分析=2ns,t执行=1ns,则100条指令全部执行完毕需__(4)__ns。
解析:
203ns。
2*100+3=203ns
●在单指令流多数据流计算机(SIMD)中,各处理单元必须__(5)__。
(5)A.以同步方式,在同一时间内执行不同的指令B.以同步方式,在同一时间内执行同一条指令
C.以异步方式,在同一时间内执行不同的指令D.以异步方式,在同一时间内执行同一条指令
解析:
(5)B
●单个磁头在向盘片的磁性涂料层上写入数据时,是以__(6)__方式写入的。
(6)A.并行B.并-串行C.串行D.串-并行
解析:
(6)C
●容量为64块的Cache采用组相联方式映像,字块大小为128个字,每4块为一组。
若主存容量为4096块,且以字编址,那么主存地址应该为__(7)__位,主存区号为__(8)__位。
(7)A.16 B.17 C.18 D.19(8)A.5 B.6 C.7 D.8
解析:
DB
(7)4096*128=524288=2^19
(8)2^6=64
主存中,每组内的页数与Cache的组数相同 主存容量1MB,主存地址?
位20
2005上
●在计算机中,最适合进行数字加减运算的数字编码是
(1),最适合表示浮点数阶码的数字编码是
(2)
(1)A.原码 B.反码 C补码 D.移码
(2)A.原码 B.反码 C补码 D.移码
【解析】
(1)C
(2)D
●如果主存容量为16M字节,且按字节编址,表示该主存地址至少应需要 (3) 位。
(3)A.16 B.20 C.24 D.32
【解析】16M=2^24 选C
●操作数所处的位置,可以决定指令的寻址方式。
操作数包含在指令中,寻址方式为 (4);操作数在寄存器中,寻址方式为 (5);操作数的地址在寄存器中,寻址方式为 (6)
(4)立即寻址 B.直接寻址
C寄存器寻址 D寄存器间接寻址
(5)A.立即寻址 B.相对寻址
C寄存器寻址 n寄存器间接寻址
(6)A.相对寻址 B.直接寻址
C寄存器寻址 D.寄存器间接寻址
【解析】
微机系统有七种基本的寻址方式:
1操作数作为指令的一部分而直接写在指令中,这种操作数称为立即数,这种寻址方式也就称为立即数寻址方式。
2指令所要的操作数已存储在某寄存器中,或把目标操作数存入寄存器。
把在指令中指出所使用寄存器(即:
寄存器的助忆符)的寻址方式称为寄存器寻址方式。
3指令所要的操作数存放在内存中,在指令中直接给出该操作数的有效地址,这种寻址方式为直接寻址方式。
4操作数在存储器中,操作数的有效地址用SI、DI、BX和BP等四个寄存器之一来指定,称这种寻址方式为寄存器间接寻址方式。
5操作数在存储器中,其有效地址是一个基址寄存器(BX、BP)或变址寄存器(SI、DI)的内容和指令中的8位/16位偏移量之和,称为寄存器相对寻址方式。
6操作数在存储器中,其有效地址是一个基址寄存器(BX、BP)和一个变址寄存器(SI、DI)的内容之和。
称为基址加变址寻址方式。
7操作数在存储器中,其有效地址是一个基址寄存器(BX、BP)的值、一个变址寄存器(SI、DI)的值和指令中的8位/16位偏移量之和,称为相对基址加变址寻址方式。
(4)A (5)C (6)D
●两个部件的可靠度R均为0.8,由这两个部件串联构成的系统的可靠度为(7);由这两个部件并联构成的系统的可靠度为 (8)。
(7)A.0.80 B。
0.64 C.0.90 D.0.96
(8)A.0.80 B.0.64 C.0.90 D.0.96
【解析】系统可靠度计算并联系统:
1-(1-p1)(1-p2)串联系统:
p1p2(p为单个系统的可靠度),所以(7)B (8)D
●在计算机系统中,构成虚拟存储器(9)。
(9)A.只需要一定的硬件资源便可实现
B.只需要一定的软件即可实现
C.既需要软件也需要硬件方可实现
D.既不需要软件也不需要硬件
【解析】虚拟存储器是由硬件和操作系统自动实现存储信息调度和管理的。
选C。
2005下半年
阵列处理机属于
(1)计算机。
(1)A.SISDB.SIMDC.MISDD.MIMD
解析:
B。
SIMD单指令流多数据流
●采用
(2)不能将多个处理机互连构成多处理器系统。
(2)A.STD总线B.交叉开关C.PCI总线D.Centronic总线
解析:
D.。
Centronic总线属于外部总线,它的接口通常被认为是一种打印机并行接口标准
STD总线产品其实就是一种板卡(包括CPU卡)和无源母板结构。
交叉开关工业控制中用于快速交换的总线设备
PCI总线是一种不依附于某个具体处理器的局部总线。
从结构上看,PCI是在CPU和原来的系统总线之间插入的一级总线
●某计算机系统的可靠性是图1所示的双重串并联结构,若所构成系统的每个部件的可靠度为0.9,即R=0.9,则该系统的可靠度为(3)。
(3)A.0.9997B.0.9276C.0.9639D.0.6561
串联系统:
失效率=a1+a2+a3 联系统:
失效率=1/[(1/a)*(1+1/2+1/3)]
解析:
C。
系统可靠度计算并联系统:
1-(1-p1)(1-p2)串联系统:
p1p2(p为单个系统的可靠度)
先计算串联:
0.9*0.9=0.81;再计算并联:
1-(1-0.81)(1-0.81)=0.9639
●若每一条指令都可以分解为取指、分析和执行三步。
已知取指时间t取指=5Δt,分析时间t分析=2Δt,执行时间t执行=5Δt,。
如果按顺序方式从头到尾执行完500条指令需(4)Δt。
如果按照[执行]k、[分析]k+1、[取指]k+2重叠的流水线方式执行指令,从头到尾执行完500指令需要(5)Δt。
(4)A.5590B.5595C.6000D.6007(5)A.2492B.2500C.2510D.2515
解析:
C
蓝色表示最后一个指令,注意每个指令是一个整体
图一
图二
图三
C.2500+5+5
2006上
D
解释:
这是一道命中率的计算题 设命中率为x 3x+30(1-x)=3.27解得:
x=0.99
2.D
这道题一个是考查直接映像、全相联、组相联,以及在具体映射时候是如何实现的。
这里有个基本的计算,那就是1M=100000H
这样是不是就比较醒目了:
内存地址范围Cache地址范围
3800000H-38FFFFFH000000H-0FFFFFH
8800000H-88FFFFFH100000H-1FFFFFH
5900000H-59FFFFFH200000H-2FFFFFH
6700000H-67FFFFFH300000H-3FFFFFH
2006下
●
若内存按字节编址,用存储容量为32K×8比特的存储器芯片构成地址编号A0000H至DFFFFH的内存空间,则至少需要
(1)片。
(1)A.4B.6C.8D.10
解析:
DFFFF-A0000=3FFF=262143bit,这里需要+1,262144/1024=256KB,/32=8片
●
某计算机系统由下图所示的部件构成,假定每个部件的千小时可靠度R均为0.9则该系统的千小时可靠度约为,
(2)。
(2)A.0.882B.0.951C.0.9D.0.99
解析:
系统可靠度计算并联系统:
1-(1-p1)(1-p2)串联系统:
p1p2(p为单个系统的可靠度)并联系统:
1-(1-0.9)(1-0.9)=0.99, 然后串联:
0.9*0.99*0.99=0.882
●设指令由取指、分析、执行3个子部件完成,每个子部件的工作周期均为△t采用常规标量单流水线处理机。
若连续执行,10条指令,则共需时间(3)△t
(。
3)A.8 B.10 C.12 D.14
解析:
10△t+2△t
200705
(1)不属于计算机控制器中的部件。
A.指令寄存器IR B.程序计数器PC C.算术逻辑单元ALU D.程序状态字寄存器PSW
解析:
运算器(算术逻辑单元ALU),
控制器:
程序记数器;指令寄存器;指令译码器;状态/条件寄存器;时序产生器;微操作信号发生器
●在CPU与主存之间设置高速缓冲存储器Cache,其目的是为了
(2)。
(2)A.扩大主存的存储容量 B.提高CPU对主存的访问效率
C.既扩大主存容量又提高存取速度 D.提高外存储器的存取速度
提高CPU对主存的访问效率
●
下面的描述中,(3)不是RISC设计应遵循的设计原则。
(3)A.指令条数应少一些 B.寻址方式尽可能少
C.采用变长指令,功能复杂的指令长而简单指令短 D.设计尽可能多的通用寄存器
RISK的设计原则有以下几条:
(1)选取使用频率最高的指令,并补充一些最有用的指令;
(2)每条指令的功能应尽可能简单,并在一个机器周期内完成;
(3)所有指令长度均相同;
(4)只有Load和Store操作指令才访问存储器,其它指令操作均在寄存器之间进行;
(5)以简单有效的方式支持高级语言;
C.采用变长指令,功能复杂的指令长而简单指令短
2007下半年
若某计算机系统由两个部件串联构成,其中一个部件的失效率为7×10-6/小时。
若不考虑其他因素的影响,并要求计算机系统的平均故障间隔时间为105小时,则另一个部件的失效率应为
(1)/小时。
(1)A.2×10-5 B.3×10-5 C.4×10-6 D.3×10-6
串联系统:
失效率=a1+a2+a3
并联系统:
失效率=1/[(1/a)*(1+1/2+1/3)]
所以本题另一部件的失效率:
10-5---7×10-6=3×10-6
●若每一条指令都可以分解为取指、分析和执行三步。
己知取指时间t取指=4△t,分析时间t分析=3△t,执行时间t执行=5△t。
如果按串行方式执行完100条指令需要
(2)△t。
如果按照流水方式执行,执行完100条指令需要(3)△t。
(2)A.1190 B.1195 C.1200 D.1205
(3)A.504 B.507 C.508 D.510
●若内存地址区间为4000H~43FFH,每个存贮单元可存储16位二进制数,该内存区域由4片存储器芯片构成,则构成该内存所用的存储器芯片的容量是(4)。
(4)A.512×16bit B.256×8bit C.256×16bit D.1024×8bit
2008年上
●
内存采用段式存储管理有许多优点,但
(1)不是其优点。
(1)
A.分段是信息逻辑单位,用户不可见
B.各段程序的修改互不影响
C.地址变换速度快、内存碎片少
D.便于多道程序共享主存的某些段
●现有四级指令流水线,分别完成取指、取作的时间依次为数、运算、传送结果四步操作。
若完成上述操9ns、10ns、6ns、8ns。
则流水线的操作周期应设计为
(2)ns。
(2)A.6B.8C.9D.10
●内存按字节编址,地址从90000H到CFFFFH,若用存储容量为16K×8bit器芯片构成该内存,至少需要的存储(3)片。
(3)A.2B.4C.8D.16
2008年下
计算机内存一般分为静态数据区、代码区、栈区和堆区,若某指令的操作数之一采用立即数寻址方式,则该操作数位于
(1) 。
(1)A.静态数据区 B.代码区 C.栈区 D.堆区
试题解析:
立即数寻址方式示例:
movax,0201
其汇编代码为B80102,显然操作数是存储在代码区中的。
答案:
B
●计算机在进行浮点数的相加(减)运算之前先进行对阶操作,若x的阶码大于y的阶码,则应将
(2) 。
(2)A.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术左移。
B.x的阶码缩小至与y的阶码相同,且使x的尾数部分进行算术右移。
C.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术左移。
D.y的阶码扩大至与x的阶码相同,且使y的尾数部分进行算术右移。
试题解析:
为了减少误差(保持精度),要将阶码值小的数的尾数右移。
答案:
D
●在CPU中, (3) 可用于传送和暂存用户数据,为ALU执行算术逻辑运算提供工作区。
(3)A.程序计数器 B.累加寄存器 C.程序状态寄存器 D.地址寄存器
试题解析:
为了保证程序(在操作系统中理解为进程)能够连续地执行下去,CPU必须具有某些手段来确定下一条指令的地址。
而程序计数器正是起到这种作用,所以通常又称为指令计数器。
在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入PC,因此程序计数器(PC)的内容即是从内存提取的第一条指令的地址。
当执行指令时,CPU将自动修改PC的内容,即每执行一条指令PC增加一个量,这个量等于指令所含的字节数,以便使其保持的总是将要执行的下一条指令的地址。
状态寄存器:
用来标识协处理器中指令执行情况的,它相当于CPU中的标志位寄存器。
累加寄存器:
主要用来保存操作数和运算结果等信息,从而节省读取操作数所需占用总线和访问存储器的时间。
地址寄存器:
可作为存储器指针。
答案:
B
●关于在I/O设备与主机间交换数据的叙述, (4) 是错误的。
(4)A.中断方式下,CPU需要执行程序来实现数据传送任务。
B.中断方式和DMA方式下,CPU与I/O设备都可同步工作。
C.中断方式和DMA方式中,快速I/O设备更适合采用中断方式传递数据。
D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求。
试题解析:
快速I/O设备处理的数据量比较大,更适合采用DMA方式传递数据。
答案:
C
●Cache用于存放主存数据的部分拷贝,主存单元地址与Cache单元地址之间的转换方式由 (5) 完成。
(5)A.硬件 B.软件 C.用户 D.程序员
试题解析:
当然是硬件啦。
答案:
A
●以下关于CISC(ComplexInstructionSetComputer,复杂指令集计算机)和RISC(ReducedInstructionSetComputer,精简指令集计算机)的叙述中,错误的是
(2) 。
(2)A.在CISC中,其复杂指令都采用硬布线逻辑来执行
B.采用CISC技术的CPU,其芯片设计复杂度更高
C.在RISC中,更适合采用硬布线逻辑执行指令
D.采用RISC技术,指令系统中的指令种类和寻址方式更少
试题解析:
CISC的指令系统对应的控制信号复杂,大多采用微程序控制器方式。
答案:
(2)A
●以下关于Cache的叙述中,正确的是 (4) 。
(4)A.在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素
B.Cache的设计思想是在合理成本下提高命中率
C.Cache的设计目标是容量尽可能与主存容量相等
D.CPU中的Cache容量应该大于CPU之外的Cache容量
试题解析:
A、C、D都明显错误。
答案:
(4)B
专题讲解:
1、FTTx+LAN接入网采用的传输介质为 。
A.同轴电缆 B.光纤
C.5类双绞线 D.光纤和5类双绞线
答案:
D
2、案列分析:
ADSL是接入Internet的一种宽带技术。
图为一台带网卡的PC机采用ADSL接入Internet的网络结构图。
【问题1】(4分)
将图2-1中
(1)和
(2)空缺名称填入答题纸对应的解答栏内。
【问题2】(4分)
ADSL有哪两种IP地址的分配方式?
【问题3】(1分)
目前在使用ADSL访问Internet时,要不要收取电话费?
【问题4】(2分)
在本质上,ADSL采用什么多路复用方式?
【问题5】(2分)
使ADSL的传输速率更高有哪两个主要因素?
【问题6】(2分)
按照G.lite的最高速率标准,上传24MB的文件需要多少秒时间?
【问题1】
(1)ADSLmodem
(2)分离器(滤波器)
【问题2】
静态分配和动态分配
【问题3】
不要
【问题4】
频分多路复用
【问题5】
距离和线路质量
【问题6】
T=(24×1024×1024×8)/512×1000=393.2秒
2、案例分析:
FTTx+LAN是实现宽带接入的常用方法,基本结构如图17-6所示
图17-6FTTx+LAN拓扑图
【问题1】(2分)
FTTx+LAN接入方式采用什么拓扑结构?
【问题2】(3分)
若备选设备有光网络单元(ONU)、光收发器和交换机,为图2-1中A、B、C选择正确的设备,填写在答题纸相应位置。
【问题3】(3分)
将图中
(1)~(3)处空缺的传输介质名称填写到答题纸的相应位置。
【问题4】(7分)
本方案采用DHCP来分配网络地址。
DHCP是(4)协议的一个扩展,便于客户自动从服务器获取IP地址和相关设置,其中实现IP地址动态分配的过程如下:
(①到④未按顺序排列)
①客户设置服务器ID和IP地址,并发送给服务器一个DHCPREQUEST报文。
②客户端向服务器广播DHCPDISCOVER报文,此报文源地址为(5),目标地址为(6)。
③服务器返回DHCPACK报文。
④服务器返回DHCPOFFER报文。
客户收到的数据包中应包含客户的(7)地址,后面跟着服务器能提供的IP地址、子网掩码、租约期限以及DHCP服务器的(8)地址。
客户进行ARP检测,如果觉得有问题,发送DHCPDECLINE报文;如果觉得没有问题,就接受这个配置参数。
1、将文中①~④按照应答过程重新排序。
(2分)
2、将文中(4)~(8)处空缺的名称填写在答题纸的相应位置。
(5分)
【问题1】
采用星型拓扑结构
【问题2】
A光网络单元,B交换机C光收发器
【问题3】
(1)光缆
(2)光缆;;(3)双绞线
【问题4】
1小问:
(1)②④①③(2分)
2小问:
(5分)
(4)BOOTP协议
(5)0.0.0.0
(6)广播地址255.255.255.255
(7)MAC
(8)IP地址
3、案例分析:
1.ECBAD
就是这五个阶段
2.
(2)以太网交换机;(3)CMTS;(4)光收发器;(5)光电转换节点;(6)CableModem
3.(7)光缆;(8)同轴电缆;
4.(9)A;(10)B;CMTS发送来的是64QAM,上行QPSK
5.上行信道;主要是因为“漏斗效应”
●在计算机中,最适合进行数字加减运算的数字编码是
(1),最适合
表示浮点数阶码的数字编码是
(2)(2005)
(1)A.原码B.反码C补码D.移码
(2)A.原码B.反码C补码D.移码
解:
(1):
C补码的性质是将减法运算变成加法运算
(2):
D移码:
补码(正)加1或(负)减1,整数的移码和真值存在增加一个常数(2n-1)关系,可以直接进行真值的比较。
有利于符点数移位进行运算。
●如果主存容量为16M字节,且按字节编址,表示该主存地址至少应
需要(3)位。
(2005)
(3)A.16B.20C.24D.32
解:
16M=16×210×210=224,单位都是字节
(3)C
上午考试-计算机系统
内存按字节编址,地址从A4000H到CBFFFH,共有_
(1)_个字节。
若用存储容量为32K×8bit的存储芯片构成该内存,至少需要_
(2)_片。
(2004)
(1)A.80KB.96KC.160KD.192K
(2)A.2B.5C.8D.10
解:
(1):
CB11-A311=160(十进制)Kk=0000--11FF(H)
(2):
160/32=5
(1)C
(2)B
中断响应时间是指_(3)_。
(2004)
(3)A.从中断处理开始到中断处理结束所用的时间
B.从发出中断请求到中断处理结束所用的时间
C.从发出中断请求到进入中断处理所用的时间
D.从中断处理结束到再次中断请求的时间
解:
(3)C
上午考试分析-计算机系统
操作数所处的位置,可以决定指令的寻址方式。
操作数包含在指令中,寻址方式为(4);操作数在寄存器中,寻址方式为(5);操作数的地址在寄存器中,寻址方式为(6)(2005)
(4)A立即寻址B.直接寻址C寄存器寻址D寄存器间接寻址
(5)A.立即寻址B.相对寻址C寄存器寻址D寄存器间接寻址
(6)A.相对寻址B.直接寻址C寄存器寻址D.寄存器间接寻址。
解:
(4)A(5)C(6)D
考察寻址方式的不同
上午考试-计算机系统
若指令流水线把一条指令分为取指、分析和执行三部分,且三部分的时间分别是
t取指=2ns,t分析=2ns,t执行=1ns。
则100条指令全部执行完毕需_(4)_ns。
(2004)
(4)A.163B.183C.193D.203
解:
2×100+2+1=203D
参考:
教程图1-22,
若每一条
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 网络工程师 专题