EDA实验指导书newQuartus2.docx
- 文档编号:29032555
- 上传时间:2023-07-20
- 格式:DOCX
- 页数:20
- 大小:1.15MB
EDA实验指导书newQuartus2.docx
《EDA实验指导书newQuartus2.docx》由会员分享,可在线阅读,更多相关《EDA实验指导书newQuartus2.docx(20页珍藏版)》请在冰豆网上搜索。
EDA实验指导书newQuartus2
EDA技术实验手册及程序代码
物理与信息项目学院
学号:
111000228
姓名:
汪艺彬
注意事项
1、本实验手册是为了配合《EDA技术实用教程》,作为本课程实验环节的补充指导而编制。
2、实验中涉及的QuartusⅡ软件的使用请参考《EDA技术实用教程》中有关章节。
3、手册中所有的虚线空白框,都留出来作为实验记录之用,每个实验完成后,应按照实验内容的要求将实验结果记入框中。
4、每个实验后面都附有一道思考题,完成实验内容后可以作为更进一步的练习。
5、每次实验后将手册相关部分<完成实验结果记录)和实验源代码<.vhd文件)一起,作为实验报告上交。
6、课程结束后请将所有报告按顺序加封面装订好上交,作为实验部分成绩计入总成绩。
实验一利用原理图输入法设计4位全加器
一、实验目的:
熟悉如何在QuartusⅡ集成环境下利用原理图输入设计简单组合逻辑电路,掌握层次化的电路设计方法。
二、实验原理:
一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的进位输入信号cin相接。
三、实验内容:
1.QuartusII软件的熟悉
熟悉QuartusⅡ环境下原理图的设计方法和流程,可参考课本5.4节的内容,重点掌握层次化的设计方法。
2.设计1位全加器原理图
设计的原理图如下所示
3.利用层次化原理图方法设计4位全加器
<1)生成新的空白原理图,作为4位全加器设计输入
<2)利用已经生成的1位全加器作为电路单元,设计4位全加器的原理图,如下所示
4、设计一个超前进位4位全加器
以上设计的全加器是基于串行进位的结构,高位的进位输入必须等待低位的运算结果,造成较长的延时。
通过对进位位进行超前运算,可以缩短这部分的延时。
在已有1位全加器的基础上设计一个具有超前进位结构的4位全加器,原理图如下所示
5、完成设计流程
<1)在QuartusII环境下对以上设计电路按照教材5.1节的流程进行编译,排除错误,生成最终配置文件。
<2)对结果进行时序仿真,观察设计的正确性<注意观察时序仿真波形中引入的延时),如有错误应改正电路,并重新执行整个流程,直到得到正确的仿真结果。
四、思考题
1、你在原理图设计中使用的是哪一个库里面的元件,是否还有其他库可用,有什么不同?
请试着用另外一个库重复以上的设计内容。
2、试用QuartusII下的时序分析器(教材11.3.7~11.3.8>分析两种进位结构的4位全加器的时序,给出数据对比,说明两者之间的性能差异。
VHDL语句构建半加器lib_adder
1、File—>Create/Update->symbolfiles把之前的半加器分装成节点
2、New->block文件->画原理图右键Insert->symbol在project目录下有生成的加点直接添加后连线
3、根据原理图画好全加器后封装lib_fadder
4、新建lib_4adder项目画图->assignment->Pins设置对应设置实验设备中的引脚->也可以New->wave来仿真波形->最后下载startprogrammer方框打钩
实验二简单组合电路的设计
一、实验目的:
熟悉QuartusⅡ境下以VHDL作为输入的设计全过程。
学习简单组合电路的设计、多层次电路设计、仿真和实际硬件电路测试的方法。
二、实验原理
VHDL硬件描述语言是一种可以从多个层次上对数字逻辑电路进行建模的国际标准(IEEE>,本次实验是用VHDL设计一个简单的数字组合逻辑电路,并结合QuartusⅡ环境和实验电路进行硬件测试。
三、实验内容:
1)根据实验一中一位全加器的电路原理图,改用VHDL语言文本输入方法,设计一位全加器,要求采用结构化的描述方法。
设计完成后,利用QuartusⅡ集成环境进行时序分析、仿真,记录仿真波形和时序分析数据。
2)用VHDL语言设计一个四选一数据选择器电路。
要求先设计一个二选一数据选择器mux21,然后利用元件例化语句设计四选一数据选择器mux41,同样请给出时序分析数据和仿真结果。
3)硬件测试<选用器件EPF10K10Pin84)
管脚锁定:
四选一数据选择器a1PIO2330SW1
a0PIO2435SW2
d3PIO2738SW5
d2PIO2839SW6
d1PIO2947SW7
d0PIO3042SW8
yout29LED12
四、思考题
如果不使用元件例化语句,而是直接设计四选一数据选择器mux41,应如何用VHDL进行描述?
答:
定义两个控制信号:
a0、a1,然后用CASE语句进行对a0、a1信号进行判断并赋相应的值。
实验三简单时序电路的设计
一、实验目的:
掌握QuartusⅡ环境下以VHDL作为输入的整个设计过程,学习简单时序电路的设计、仿真和硬件测试方法。
二、实验原理
时序逻辑电路是现代复杂数字电路的重要组成部分,往往占到整个设计的90%以上。
触发器是时序电路的基本单元,本实验中将涉及到边沿触发和电平触发两种电路结构,其中边沿触发是实际电路实现的主要方式。
三、实验内容
1)设计一个上升沿触发的D触发器
输入:
D
输出:
Q
触发时钟:
CLK
2)设计同步/异步清零D触发器
触发器有两种清零方式:
同步——当触发沿到来时,若清零信号有效,则实现清零;异步——任何时候清零信号一旦有效,触发器马上清零,而不论触发沿是否到来。
在以上设计的D触发器基础上,加入清零端rst,分别实现同步和异步清零方式。
3)设计一个高电平有效的锁存器
输入:
D
输出:
Q
触发:
E
电平触发的锁存器与沿触发的触发器不同之处在于当触发端处于有效电平时,输出等于输出,随输入变化;触发端无效时输出保持不变。
4)在QuartusⅡ环境下对以上设计的模块进行编译,记录时序分析数据和仿真波形,并在实验电路上进行硬件测试。
管脚锁定:
DPIO2330SW1
CLKCLK11频率源<35SW2)
QPIO1929LED12
5)请分析和比较1)和3)的仿真和实测结果,说明两者之间的异同点。
\
上升沿D触发器
同步清零D触发器
异步清零D触发器
高电平有效锁存器
比较<1)、<3)结果:
从仿真波形得出,在上升沿D触发当中只有当触发信号的上升沿到来时,才会发生值的传递,即输出等于输入;而在高电平锁存器当中,只要触发信号处于高电平,输出就会随着输入的跳变而改变。
实验四异步清零和同步时钟使能的4位加法计数器
一、实验目的:
学习计数器的设计、仿真和实际硬件电路测试方法;进一步练习用VHDL语言设计数字逻辑电路。
二、实验原理
下面给出的是本实验中所要设计的计数器的结构框图,由4位带异步清零的加法计数器和一个4位锁存器组成。
其中,rst是异步清零信号,高电平有效;clk是计数时钟;ENA为计数器输出使能控制。
当ENA为‘1’时,加法计数器的计数值通过锁存器输出;当ENA为‘0’时锁存器输出为高阻态。
三、实验内容
1)用VHDL语言完成上述计数器的行为级设计。
可以采用分层描述的方式,分别设计计数器和输出锁存器模块,然后将两个模块组合成一个顶层模块。
注意输出锁存器输出高阻时的描述的方式。
2)用QuartusⅡ对上述设计进行编译、综合、仿真,给出其所有信号的仿真波形和时序分析数据。
仿真波形:
3)通过QuartusⅡ集成环境,将设计下载到实验电路上进行硬件测试。
引脚锁定:
clk:
clk11clk1
rst:
PIO2435SW2
ena:
PIO2330SW1
计数输出outy(3>PIO1929LED12
outy(2>PIO2028LED11
outy(1>PIO2127LED10
outy(0>PIO2225LED9
coutPIO1223LED7
四、思考题
如果需要设计带并行预置初始值的计数器,用VHDL应如何描述?
答:
只要在输入端多定义一个4位的标准逻辑位矢量A[3],然后把A的值赋给程序中的节点信号:
Q1。
实验五七段数码显示译码器设计
一、实验目的:
学习7段数码显示译码器的设计和利用VHDL语言进行层次化电路设计的方法。
二、实验原理:
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 实验 指导书 newQuartus2