SPI协议如何读取寄存器的值.docx
- 文档编号:28657087
- 上传时间:2023-07-19
- 格式:DOCX
- 页数:6
- 大小:17.37KB
SPI协议如何读取寄存器的值.docx
《SPI协议如何读取寄存器的值.docx》由会员分享,可在线阅读,更多相关《SPI协议如何读取寄存器的值.docx(6页珍藏版)》请在冰豆网上搜索。
SPI协议如何读取寄存器的值
竭诚为您提供优质文档/双击可除
SPI协议如何读取寄存器的值
篇一:
linux下spi读写外部寄存器的操作
spi写寄存器操作:
staticvoidmcp251x_write_reg(structspi_device*spi,uint8_treg,uint8_tval)
{
structmcp251x*chip=dev_get_drvdata(
intret;
down(
chip->spi_transfer_buf[0]=instRuction_wRite;
chip->spi_transfer_buf[1]=reg;
chip->spi_transfer_buf[2]=val;
ret=spi_write(spi,chip->spi_transfer_buf,3);
if(ret dev_dbg(
up(
}
staticvoidmcp251x_write_bits(structspi_device*spi,uint8_treg,uint8_tmask,uint8_tval){
structmcp251x*chip=dev_get_drvdata(
intret;
down(
chip->spi_transfer_buf[0]=instRuction_bit_modiFy;
chip->spi_transfer_buf[1]=reg;
chip->spi_transfer_buf[2]=mask;
chip->spi_transfer_buf[3]=val;
ret=spi_write(spi,chip->spi_transfer_buf,4);
if(ret dev_dbg(
up(
}
spi读寄存器操作:
staticuint8_tmcp251x_read_reg(structspi_device*spi,uint8_treg)
{
structmcp251x*chip=dev_get_drvdata(
uint8_t*tx_buf,*rx_buf;
uint8_tval;
intret;
tx_buf=chip->spi_transfer_buf;
rx_buf=chip->spi_transfer_buf+8;
down(
tx_buf[0]=instRuction_Read;
tx_buf[1]=reg;
ret=spi_write_then_read(spi,tx_buf,2,rx_buf,1);
if(ret {
dev_dbg(val=0;
}
else
val=rx_buf[0];
up(
returnval;
}
staticuint8_tmcp251x_read_state(structspi_device*spi,uint8_tcmd){
structmcp251x*chip=dev_get_drvdata(
uint8_t*tx_buf,*rx_buf;
uint8_tval;
intret;
tx_buf=chip->spi_transfer_buf;
rx_buf=chip->spi_transfer_buf+8;
down(
tx_buf[0]=cmd;
ret=spi_write_then_read(spi,tx_buf,1,rx_buf,1);
if(ret {
dev_dbg(val=0;
}
else
val=rx_buf[0];
up(
returnval;
}
篇二:
spi通讯协议介绍
spi通讯协议介绍
spiinterface
spi接口介绍
spi是由美国摩托罗拉公司推出的一种同步串行传输规范,常作为单片机外设芯片串行扩展接口。
spi有4个引脚:
ss(从器件选择线)、sdo(串行数据输出线)、sdi(串行数据输入线)和sck(同步串行时钟线)。
spi可以用全双工通信方式同时发送和接收8(16)位数据,过程如下:
主机启动发送过程,送出时钟脉冲信号,主移位寄存器的数据通过sdo移入到从移位寄存器,同时从移位寄存器中的数据通过sdi移人到主移位寄存器中。
8(16)个时钟脉冲过后,时钟停顿,主移位寄存器中的8(16)位数据全部移人到从移位寄存器中,随即又被自动装入从接收缓冲器中,从机接收缓冲器满标志位(bF)和中断标志位(sspiF)置“1”。
同理,从移位寄存器中的8位数据全部移入到主寄存器中,随即又被自动装入到主接收缓冲器中.主接收缓冲器满标志位(bF)和中断标志位(sspiF)置“1”。
主cpu检测到主接收缓冲器的满标志位或者中断标志位置1后,就可以读取接收缓冲器中的数据。
同样,从cpu检测到从接收缓冲器满标志位或中断标志位置1后,就可以读取接收缓冲器中的数据,这样就完成了一次相互通信过程。
这里设置dspic30F6014为主控制器,isd4002为从器件,通过spi口完成通信控制的过程。
spi总线协议
spi是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。
假设下面的8位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。
那么第一个上升沿来的时候数据将会是sdo=1;寄存器=0101010x。
下降沿到来的时候,sdi上的电平将所存到寄存器中去,那么这时寄存器=0101010sdi,这样在8个时钟脉冲以后,两个寄存器的内容互相交换一次。
这样就完成里一个spi时序。
例子:
假设主机和从机初始化就绪:
并且主机的sbuff=0xaa,从机的sbuff=0x55,下面将分步对spi的8个时钟周期的数据情况演示一遍:
假设上升沿发送数据
第1页
程时钟;发送结束中断标志;写冲突保护;总线竞争保护等。
图3示出spi总线工作的四种方式,其中使用的最为广泛的是spi0和spi3方式(实线表示):
第2页
图2spi总线四种工作方式
spi总线接口及时序
spi模块为了和外设进行数据交换,根据外设工作要求,其输出串行同步时钟极性和相位可以进行配置,时钟极性(cpol)对传输协议没有重大的影响。
如果cpol=0,串行同步时钟的空闲状态为低电平;如果cpol=1,串行同步时钟的空闲状态为高电平。
时钟相位(cpha)能够配置用于选择两种不同的传输协议之一进行数据传输。
如果cpha=0,在串行同步时钟的第一个跳变沿(上升或下降)数据被采样;如果cpha=1,在串行同步时钟的第二个跳变沿(上升或下降)数据被采样。
spi主模块和与之通信的外设音时钟相位和极性应该一致。
spi
总线接口时序如图所示。
第3页
spi功能模块的设计
根据功能定义及spi的工作原理,将整个ipcore分为8个子模块:
uc接口模块、时钟分频模块、发送数据FiFo模块、接收数据FiFo模块、状态机模块、发送数据逻辑模块、接收数据逻辑模块以及中断形式模块。
深入分析spi的四种传输协议可以发现,根据一种协议,只要对串行同步时钟进行转换,就能得到其余的三种协议。
为了简化设计规定,如果要连续传输多个数据,在两个数据传输之间插入一个串行时钟的空闲等待,这样状态机只需两种状态(空闲和工作)就能正确工作。
spi协议简介
spi,是英语serialperipheralinterfacespi,是一种高速的,全双工,同步的通信总线,管脚,同时为pcbspi,是一种高速的,全双工,同步的通信总线,其工作模式有两种:
主模式和从模式,无论那种模式,都支持
3mbit/s的速率,并且还具有传输完成标志和写冲突保护标志。
到目前为止,我使用过的具有spi总线的器件,就是存储芯片eprom:
at25128,在使用过程中,发现的确是有这种总线的优点。
下面以p89lpc900单片机的spi总线来解释spi总线的通用使用规则。
lpc900单片机的spi接口主要由4个引脚构成:
spiclk、mosi、miso及/ss,其中spiclk是整个spi总线的公用时钟,mosi、miso作为主机,从机的输入输出的标志,mosi是主机的输出,从机的输入,miso是主机的输入,从机的输出。
/ss
是从机的标志管脚,在互相通信的两个spi总线的器件,/ss管脚的电平低的是从机,相反/ss管脚的电平高的是主机。
在一个spi通信系统中,必须有主机。
spi总线可以配置成单主单从,单主多从,互为主从。
今以互为主从模式作为讲解:
要进行spi互为主从操作,必须遵照以下步骤:
第4页
1对a、b进行初始化,均设为主机(需要进行以下操作)。
a)spi端口初始化为准双向。
b)spctl配置为0x50,ssig=0,spen=1,mstR=1。
c)清除spstat中的spiF及wcol标志位为0。
d)如果需要使用spi中断,可使能相应中断位。
2将a上一个引脚连接到b的/ss引脚上,然后拉低/ss,可将b强行置为从机模式,同时b机会发生以下变化:
a)b机的mstR位自动清0。
b)b机的mosi及spiclk强行变为输入模式,miso则变为输出模式。
c)b机spiF位置位。
d)如果spi中断使能,b机将执行spi中断服务程序。
3b机可设置为查询接收或中断接收方式,以时刻准备接收由a机发送过来的数据,要使b机恢复为主机,必须完整执行步骤1。
本示例中,通过两块dp932实验板构成了spi互为主从测试系统。
程序中应注意的问题:
1程序中应注意对首次拉低ss引脚进行处理:
当a机首次通过b_ss将b机设置为从机后,从机的sbiF位会置位(会被认为完成一次传输),如果这之前,使能了spi中断,则从机则会执行相应的中断服务程序(本示例程序中,当b机的ss引脚被拉为低电平,b机的sbiF首次置位进行处理)。
2关于从机恢复为主机的问题:
互为主从模式中,当b机被a机设置为从机后,cpctl寄存器中mstR位被清除为0,且spiF被置1,mosi和spiclk强制变为输入模式,miso强制变为输出模式。
要想恢复为主机,必须执行以下操作:
a)将mstR位置1,spiF位清0。
第5页
篇三:
spi协议
spi是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。
假设下面的8位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。
那么第一个上升沿来的时候数据将会是sdo=1;寄存器=0101010x。
下降沿到来的时候,sdi上的电平将所存到寄存器中去,那么这时寄存器=0101010sdi,这样在8个时钟脉冲以后,两个寄存器的内容互相交换一次。
这样就完成里一个spi时序。
例子:
假设主机和从机初始化就绪:
并且主机的sbuff=0xaa,从机的sbuff=0x55,下面将分步对spi的8个时钟周期的数据情况演示一遍:
假设上升沿发送数据
这样就完成了两个寄存器8位的交换,上面的上表示上升沿、下表示下降沿,sdi、sdo相对于主机而言的。
其中ss引脚作为主机的时候,从机可以把它拉底被动选为从机,作为从机的是时候,可以作为片选脚用。
根据以上分析,一个完整的传送周期是16位,即两个字节,因为,首先主机要发送命令过去,然后从机根据主机的名准备数据,主机在下一个8位时钟周期才把数据读回来!
!
看大家明白没有!
!
!
!
!
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- SPI 协议 如何 读取 寄存器