iw1710规格书中文版.docx
- 文档编号:27211098
- 上传时间:2023-06-28
- 格式:DOCX
- 页数:20
- 大小:52.64KB
iw1710规格书中文版.docx
《iw1710规格书中文版.docx》由会员分享,可在线阅读,更多相关《iw1710规格书中文版.docx(20页珍藏版)》请在冰豆网上搜索。
iw1710规格书中文版
IW1710机翻中文版
IW1710
数字PWM电流模式控制器,应用准谐工作模式
产品特点
原边反馈简化了设计,并去除了光耦准谐振模式,提高的整体效率
EZ-EMI?
设计,轻松满足全球EMI标准
高达130kHz的开关频率,适用于小尺寸变压器极为严格的输出电压调节无需外部补偿元件符合CEC/EPA空载功耗和平均效率规定
内置输出恒流控制与初级侧反馈低启动电流(典型值10卩A)内置软启动内置短路保护和输出过压保护可选的AC线路欠压/过电压保护轻负载时工作在PFM模式电流检测电阻短路保护过温保护
说明
iW1710是一款高性能的AC/DC电源控制器,它采用数字控制技术,
打造峰值电流PWM模式反激式电源。
iW1700工作在准谐振模式,在重负载提供高效率,以及一些关键的内置保护功能,同时最大限度地减少了外部元件数量,简化了EMI设计,降低材料成本的总费用。
iW1710不再需要次级反馈电路,同时实现出色的线性和负载调节。
它在去除了环路补偿元件的同时保证稳定的工作。
脉冲波形分析使环路响应是比传统的解决方案快得多,从而提高了动态负载响应。
内置电流限制功能可优化变压器设计,通用的离线应用程序在很宽的输入
电压范围。
在轻负载时超低的工作电流和和待机功率,保证iW1710
是新管理标准和平均效率应用的理想选择。
应用
典型应用电路
引脚说明
引脚
名称
类型
说明
1
NC
-
悬空脚
2
VSENSE
模拟输入
辅助电压检测(用于初级端调节)
3
Vn
模拟输入
输入端电压平均值检测
4
SD
模拟输入
外部关断控制。
通过一个电阻连接到地,如不使用见
5
GND
地
地
6
ISENSE
模拟输入
初级电流检测(用于逐周期峰值电流控制和限制)
7
OUTPUT
输出
外部MOSFE管栅极驱动。
8
Vdc
电源输入
控制逻辑的电源和电压检测的上电复位电路。
额定最大值
参数
符号
数值
单位
VCC直流电压范围(PIN8VCC)
V^c
~18
v
直流电源电流(PIN8Vcc)
ICC
20
mA
MOSFE栅极驱动(PIN7OUTPUT
~18
V
电压反馈(PIN2VSENS)
~4
V
输入端电压检测(PIN3Vin)
~18
V
SD输入(PIN4SD)
~18
V
功耗TAW25C
Pd
526
mW
最咼结温
Tjmax
125
C
工作温度
Tstg
-65〜150
c
结到环境的热阻
0JA
160
C/W
防静电等级
2000
v
闩锁测试
±100
mA
电气特性
VCC=12V-40C至85C
典型性能特性
功能框图
工作原理
iW1710采用了专有的初级侧控制技术,去除了光耦反馈和传统设计所需的二次调节电路的数字控制器。
使AC/DC适配器的低成本得以
降低。
在高负载时iW1710采用临界连续导电模式(CDCM和脉冲宽度调制(PWM模式,在轻负载时切换到脉冲频率调制(PFM模式,使功耗降至最低,以满足规范。
此外,iWatt公司的数字化控制技术,实现了快速的动态响应,严格的输出调节,以及初级侧控制,多项保
数字逻辑模块
护电路功能。
参照图中,基于所述线路电压和输出电压的反馈信号,产生的导通和关断的信号控制开关,并以此来动态地控制外部MOSFET
的电流。
系统环路通过数字误差放大器内部补偿。
充足系统的相位和增益裕度是由设计保证,且不需要外部模拟组件的环路补偿。
iW1710
采用了先进的数字化控制算法,以减少系统设计时间,提高可靠性。
此外,iW1710能精确控制的次级电流,且无需任何次级侧检测电路。
内置的保护功能包括过压保护(OVP,输出短路保护(SCP和软启动,交流线路欠压保护,过电流保护,和ISENSE故障保护。
如果它
检测到它的任何检测引脚被打开或短路也iW1710自动关闭。
iWatt公司的数字化控制方案,专为满足电源转换设计所面临的挑战和权衡。
这项创新技术非常适用于新法规对于节能模式要求的实用设计,如最低的成本,最小的尺寸和性能最高的输出控制。
引脚说明
PIN2VSENSE
从辅助绕组感应信号输入。
用于调节次级输出电压的反馈电路。
Pin3VIN
通过分压电阻从整流线路获取输入端电压信号,
用于输入欠压和过压
保护。
及在启动时给IC供电。
Pin4SD
外部关断控制。
如果不使用关断控制,该引脚通过一个电阻连接到
GND(详见)
Pin5GND
Pin6ISENSE
初级电流检测。
用于周期峰值电流循环的控制。
Pin7OUTPUT
MOSFE栅极外部开关驱动。
Pin8VCC
IC电源,当电压到12V时IC启动,低于6V时IC关机。
去耦电容应
连接在Vx和GND
开机在启动之前VIN引脚可通过VN和VX之间的二极管给VCC电容充电(见图)。
当VCC完成充电且电压高于启动阈值时V3C(ST),激活逻辑控制,打
开VN的ENABLED关以及数模转换器,检测输入电压。
一旦VIN引
脚的电压高于VINSTLOW,iW1710启用软启动功能。
一种在启动状态的自适应的软启动控制算法。
在启动时,初始输出脉冲将从小逐渐变大,
直至完全脉冲宽度。
峰值电流的限制由电流峰值比较器(IPEAK)逐周
期检测控制。
如果在任何时间Vx电压低于V3C(UVL阈值,则所有的数字逻辑复位。
此时的VIN开关关断,使得VX电容可以充电,重新达到启动阈值。
了解主反馈图显示了一个简化的反激式转换器。
当开关Q1导通(Ton),能量Eg(t)被存储在电感Lm中.整流二极管D1被反向偏置,电流IO通过次级电
容CO给负载供电。
当Q1断开时,D1导通,存储的能量Eg(t)传递到输出端。
为了精准地调节输出电压,需要非常精确检测到输出电压和负载电流。
在DCM模式的反激转换器中,该信息可以通过辅助绕组来获取。
在Q1导通期间,负载电流由输出滤波电容器CO供给。
假设Q1两端
的电压降为零,LM两端的电压VG(t)以及Q1的电流的上升斜率为:
在导通时间结束时,电流上升到:
该电流的储能量:
当Q1截止,Lm中的|G(T)强制反转所有绕组的极性。
忽略在关断的瞬间所造成的漏感LK,初级电流转移到次级处的峰值幅度:
假设次级绕组为主绕组,辅助绕组为副绕组:
辅助电压由下式给出:
图反映了输出电压。
在负载上的电压不同于二极管压降和|R损耗的次级电压。
二极管压降电流的函数,因为是|R损耗。
因此,如果次级电压总是读在一个恒定的次级电流,输出电压和次级电压之间的差值将是一个固定的△
V。
此外,如果电压可以当二次电流较小读取;例如,在辅助波形的拐
点(见图),则△V也将是小的。
与iW1710,^V可以忽略。
iW1710实时波形分析器读取辅助回路的周期波形的一部分,产生一
个反馈电压Mb。
该Vfb信号精确地表示输出电压,并用于调节输出
电压。
恒压模式经过软启动之后,数字控制模块测量到输出条件。
它确定输出功率电平,根据负载调整控制系统。
如果这是在正常范围内,器件工作在恒压(CV模式,并改变脉冲宽度(TON和关闭时间(TOFF,以满
足输出电压调节的要求。
根据不同的线路和负载条件,在此模式下的
PWMF关频率为30kHz和130kHz之间的。
如果检测到VSENSE上的电压小于V,则判定变压器的辅助绕组可能是开路或短路,iW1710将关闭。
瞬态动态负载有三种情况构成在负载瞬态期间的电压下降。
VDRO(P电缆)电压的下降是由于电流会通过增加的连接器或电缆。
影响负载瞬态电压下降的第二成分为VDROPVSENS啲信号能够显示输
出电压的显著下降。
这是由值Vmin,或检测到负载瞬态的参考电压
决定。
Vmin越小这个电压就越小。
请记住,较小的Vmin比一个较大的Vmin使VSense容易受噪音干扰和失真。
在电压的最终压降是由于从当VSENSEF降值Vmin出现的下一个
VSENSE信号时的时间。
在最坏的情况下,这是多少电压期间最长
的切换期间下降。
在这种情况下,较大的输出电容大大减小了V3ROP(IC)的。
当iW1710检测到的输出电压比额定输出电压更高时,就增大开关周期从而降低输出电压。
Tperiod(CLAM)指的是从高于额定输出电压到检测到iW1710切换至额定输出电压的时间。
快速的负载变化时,输出电压可能没有及时调整。
因此,对于这种情况下,当电源变为从空载到重负载之前输出电压稳定TPERIO(DCLAM)P
替代TPERIOD(PFM在公式。
谐振开关模式为了降低MOSFE的开关损耗和EM,IOUT为50%以上时iW1710采用
谐振开关模式。
在谐振开关模式,MOSFE■开关的导通点处于穿过漏极和MOSFE的源极谐振电压的最低点(参见图)。
开关在VDS最低
时,开关损失将处于最小。
以最低的VDS打开MOSFE产生最低的dv/dt,而谐振开关模式也可减少电磁干扰。
限制开关频率范围,当开关频率变得过高iW1710
可能跳过谷部(见于图的第一个循环)。
iW1710在恒流模式时处于谐振开关模式。
因此,在恒流模式时EMI
和开关损耗仍然是最小的。
这个功能是优于仅在恒压模式期间支持谐
振开关模式的其他准谐振技术。
对于如充电器等主要工作在CC模式
电源是有益的。
恒流模式对在恒流模式(CC模式)在电池充电应用是有用的。
在这种模式下,
iW1710将保持输出电流的恒定,而不管输出电压,同时避开了连续
传导模式。
iW1710通过主电流检测间接地检测负载电流以保持恒流。
初级电流由ISENSE引脚通过从MOSFE的源极接地的电阻器进行检测。
轻载时工作在PFM模式负载电流大于10%时W171Q工作在固定频率的PW模式和断续模式。
当负载电流减小时,导通时间tON也将减小。
当负载电流下降到10%以下时,控制器转换到脉冲频率调制(PFM模式。
然后,导通时间由线电压进行调制,并在关断时间由负载电流调制。
负载电流增大时设备会自动返回到PWM模式下的。
变频运行在每个开关周期,都会检测VSENSE的下降。
如果没有检测到VSENSE
的下降沿,关断时间将延长,直到VSENSE勺下降沿被检测到。
允许
的最大变压器复位时间为120微秒。
当变压器复位时间达到最大值复
位时,iW1710立即关闭。
内部回路补偿
iW1710集成了一个内部数字误差放大器,对外部环路补偿没有要求。
在一个典型的电源设计中,环路稳定性有保证,以提供至少45°的
相位裕量和-20dB增益裕量。
电压保护功能
iW1710包括防止输入欠压(UV和过压输出功能(OVP。
输入电压是由VIN引脚监测,输出电压由VSENS引脚监测。
如果在
这些引脚上的电压超过各自的欠压或过压阈值的iW1710立即关闭。
然而,IC仍偏向释放VCCfe源。
一旦VCC氐于UVLO阈值时,控制器复位,然后启动一个新的软启动周期。
控制器继续尝试启动,直到故障排除为止。
PCL,OC和SRS保护
峰值电流限制(PCL,过流保护(OCP和检测电阻短路保护(SRSP是内置入iW1710特征。
iW1710的ISENSE引脚能够监视初级峰值电流。
逐周期进行峰值电流的控制和限制。
当检测到初级峰值电流乘以
ISENSE检测电阻大于V时,IC将立即关闭栅极驱动器,直到下一个周
期。
在下一周期中输出驱动器将发出转换脉冲,开关脉冲将继续,如果未达到所述OCP阈值,开关脉冲将关闭。
如果ISENSE检测电阻短路,没有检测到过电流情况会有潜在的危险。
因此,IC被设计成检测到检测电阻短路后,保护功能立即被启动,关断开关。
将VCC的电量释放掉,一旦VCC低于UVLO阈值时,控制
器复位,然后启动一个新的软启动周期。
控制器继续尝试启动,但不完全的启动,直到故障被清除。
关闭iW1710关机(SD引脚提供的保护功能:
防止过热(OTP和额外的
过压保护(OVP。
iW1710会在监测过热故障和过压故障间切换。
iW1710SD引脚连接
电流并流过NTC检测电阻,通过检查引脚上的电压以确定过热情况。
每周期都对SD引脚进行过温保护和过热保护检测,如在图示出
SD引脚连接一个连接到地的电阻RSD到芯片内部来进行过电压监测。
10设计实例
设计流程本实例给出了iW1710反激式转换的设计过程。
参见图的应用电路。
此适配器的设计目标如表。
符合UL,IEC,和CEC勺要求。
参数
符号
范围
输入电压
VIN
85~265V
频率
fin
47-64HZ
待机功耗
PIN
100mW
输出电压
VOUT
12V
输出电流
IOUT
输出纹波电压
Vripple
<100mV
输出功率
Pout
15W
效率
n
80%
确定产品型号根据设计规范,选择最适合的部分的设计。
有关选项的详细信息,请参阅第节。
在下面的计算中,其中VFd的输出二极管的正向电压使用方程为VOUT
在这个例子中,没有电缆,所以VCableDrop为0V,假设VfD是,VOUT
为:
Vou=12V+0V+=
输入选择
Vn电阻器进行选择,主要按比例降低输入电压的集成电路。
在IC输
入电压默认比例因子为,该管脚的内部阻抗Zin(25KQ)。
因此,
在VIN电阻应等同于
从方程,理想FVIN应为MQ,较低的RVIN值可以减小电源的启动时间。
FVIN的值会影响IC的(VINTON的范围。
对于这个例子RVIN被选择为Q因此
请记住,改变RVIN其它阻值时,启动的最小和最大输入电压也被改变。
由于iW1710采用VIN来检测输入电压,应在输入引脚VIN使用电容来过滤掉可能出现的信号噪声。
这对于在浪涌状态下的线路尤其重要。
匝数比在PFM模式下的变压器最大主次级匝比由最小可检测的复位时间来确定。
TRESET(min)设定为
在这个例子中匝比选择设为6。
记住在谐振模式中,较高匝比具有较低的VDS导通电压,这意味着较少的开关导通功率损耗。
还要考虑高匝比对对MOSFETVDS的电压应力增加的影响。
以及低匝比对输出二极管上的电压应力增加影响。
最大输入伏秒值VINTON
传统的设计方式是,最大输入伏秒值要满足在满负荷和最低输入电压条件。
因此iW1710的VINTON要满足公式和的约束
Tres如图VDS的谐振周期。
Tres可估计为约2微秒为起点,然后调节
电源被测试之后。
在满足这两个条件后(VnToN)最大可通过公式确定
VlNDC(min)是大容量电容的最小输入电压。
为了避免在正常工作期间
输入欠压检测,VInDC(min)应高于输入欠压关断限制进行设定。
假设TRES为2卩S,然后
留一定的余量,我们在方程设VNDC(min)为79V
另外,为了保证足够的余量值,通常是:
由于我们计算的534V•微秒为我们的VnTon我们有足够的余量。
励磁电感
iW1710的一个特点是励磁电感对CC曲线缺乏依赖。
尽管恒定电流限制不依赖于励磁电感,但励磁电感对其仍有限制。
电源的最大输出功率需通过LM来调节。
这由下式给出:
nX是变压器的效率,在本例中我们假定它是87%。
Rsense计算见。
因此,LM的下限为:
在这个例子中,我们选择Lm为mH的。
如果这些限制不给予Lm足够的宽度,增加(VnToN)max可提高对Lm
的上限。
注意,不要超出上面(VnTon)max的限制。
另外,请记住,
如果(VnTon)max不满足方程和,则不满足满负荷和最低输入电压的
条件限制,这些方程也见失效。
初级绕组为了保证变压器饱和时,必须不能超过最大磁通密度。
因此,最低初级绕组必须满足
Bmax是最大磁通密度,AE为磁场面积。
从变压器铁芯数据,我们发现,
在这个例子中Bmax为300mTAE是平方毫米,对应的磁芯规格为EE19在这个例子中,初级匝数选择90。
次级绕组从初级绕组的匝数,得到次级绕组。
因此,在我们的例子:
辅助绕组和VCC电容
iW1710偏压绕组提供的Vcc应低于16V,确保正常工作期间Vcc不超
过16V
设定VCC约为10V
选择的NBias要接近这个数字,在这个例子中,我们选择12圈。
V3C电容(C/cC在正常工作时给IC供电,并在启动之前检测其电压
以确保在启动和运行的电压范围。
启动时间是多快由此电容充电情况决定。
Vsense电阻和绕组
输出电压调节主要由反馈信号V3ENSE确定。
在IC内部,VSense比较参考电压VSense(标称值)。
其中,VSENSE(标
称值)为V
从这里我们可以找到需要的FBVsns和FTVsns的比例。
在这个例子中,我们设置FTVSns为24kQ。
假设VSENS与VCC我们使用相同的绕组:
此时已经完成变压器的设计,我们需验证变压器是否合乎要求。
电流检测电阻
Isense电阻决定电源的最大输出电流。
输出电流的电源的情况。
当输出的最大电流是时,在ISENSE引脚的电压(visense)应达到最大。
因此,在恒定电流时
在此方程中带入
iw1710的KC是伏,因此Rsense取决于最大输出电流
从表给出了输出电流为,因此,Rsense是
我们建议Rsense使用士1%公差的电阻
输入大电容输入大电容,CBULK需要保持在电压下降是依然有足够的输入功率保持恒定的输出功率。
因此CBulk必须是:
VNAC(MIN)是输入到电源的最小输入电压(有效值),FlINE是最低电
源频率(47赫兹)。
VINDC(min)由方程计算。
输出电容输出电容影响电源的稳态纹波和动态响应假设一个理想的电容器的ESR(等效串联电阻)和ESL(等效串联电
感)可以忽略不计,然后:
输出电容器给负载供电时,次级电流输出
ISEC(pk)为
保持输出电压(纹波)为100mV
在这种计算中ESR和ESL被忽略;但计算仍然有效,因为在电源的输出端有第二级LC滤波器,这两个组件能减少ESR和ESL的波纹;然
而现实中纹波会比计算稍高。
假设负载从空载到输出电流(高)。
然后从节,方程我们发现输出电容(Cout(动态))和VdroP(IC)之间的关系
然后解决VdroP(IC)从图,在VDynamic(DROP)是允许的最大电压
降为设计过程中的动态响应,VDROP(Cable是由于电缆电阻的电压
降,并VDROP(sense是在电压下降到之前的信号是足够低的注册动态响应。
在TP(Noload)是无负载条件下的最大的周期,通过公式:
假设电源效率在无负载(n无负载)是50%在瞬态负载从空载到50%负载,我想让VOUT(PCB的下降不超过1V。
COUT(Dynamic应为
由于没有电缆,VDROP(cable)为0V
带入方程
在COUT(Dynamic)和COUT(SteadyState)之间选择较大的电容值。
在此为680
缓冲网络缓冲网络的作用是MOSFE开关其间减少电压应力。
我们的目标是消
除变压器的漏感能量。
保守的设计是假设的漏感能量只通过缓冲消耗。
因此,
Llk可以从变压器测得,VDS是MOSFE两端的电压。
Vsnub(PK)和
Vsnub(Vai)是缓冲电容器两端的电压。
选择一个Csnub,CsnubY越
小在MOSFE上的电压应力越大。
然而,电容越大越昂贵。
在满足Vsnub
(PK和Vsnub(Val)标准的基础上选择Csnutx现在需要一个电阻
来消耗在栅极驱动器导通期间的Vsnub(PK至Vsnub(Vai)间的能
量。
这个电阻消耗了:
利用公式解决Rsnutx这里给予Csnub和Rsnub保守的估值。
包含二极管和串联电阻的缓冲网络中。
当MOSFE关闭时二极管将电
流缓冲到电容器;在MOSFE重新打开后有反向电流流过二极管。
反
向电流的发生是因为在二极管从正偏到反偏的瞬间二极管仍处于导通状态。
这种扭曲的下降沿信号会通过VsENSE影响到IC的工作状态。
因此,与二极管串联的电阻能在MOSFE重新打开后减少流过二极管
的反向电流。
消除Ton延时
iw1710还包含一个功能,允许调整高压线和低压线路的恒定电流曲
线的匹配。
高压线和低压线路的不匹配是由于IC的传输延迟,驱动
导通延迟,及MOSFE的导通延迟造成的。
MOSFE栅极电阻会进增加驱动导通延迟。
iW1710通过对这些因素的计算来灵活的调整对延迟的补偿。
RDiy和CDiy提供额外的延迟补偿。
确定RDiy和CDiy的数值应遵循这些步骤:
1.无滤波元件限制测量高压线和低压线路的恒定电流之间的差异。
2.从图找到这种差异的最佳匹配曲线。
3.找到匹配电源的LM和tRC4.从找到RDiy和CDiy的方程
SD保护
SD引脚可配置的保护提供三种不同的类型:
过热保护、过压保护、
过热和过压保护。
图显示了三种配置和没有OTP及过压保护的情况。
仅过热保护(图)
iW1710通过检测流过SD引脚的107uA电流来探明过热情况(详见)。
iW1710在每个周期的最后都会检测SD引脚的电压Vsd-th,如果电压
低于1V至V将启用过温保护。
所以串联的RSD(ext)和NTC必须满足
以保证在正常工作时不触发过温保护
仅过压保护(图)通过FSd将SD脚接地。
iW1710在每个周期的最后都会检测SD引脚的
电压Vsd-th是否高于IV。
为了不再正常工作时不会触发过压保护,假设二极管两端的压降为0V,FSd(ext必须满足:
这里FSd=kQ
过压保护和过温保护(图)通过公式算出FSdi,通过公式算出FSd2就可以如图的连接方式实现过温保护和过压保护。
不要过压保护和过温保护(图)
如果不需要SD引脚过温保护及过压保护,只需电阻FSd(EXT将SD
引脚接地。
确保FSd(EXT)满足方程使过压保护不被启用
请注意,这意味着iW1710-SD引脚的过压保护失效。
但V3ENSE引脚的
过压保护依然有效。
如果检测到过压,iW1710同样会关闭。
因此,我们可通过方程算出FSd(EXT
PCB布局
在iw1710中,有两个重要的信号控制输出性能;这两个都是ISENSE
的信号。
Isense电阻应接近MOSFE的源极以避免被其他信号干扰。
同
时,Isense电阻应靠近ISENSE引脚放置。
VsENsE信号应尽量靠近变压器
以提高传感信号的质量。
为更好的输出性能,所有的旁路电容都应靠近各自引脚放置。
为了减少电磁干扰,开关循环需要最小化。
这些回路包括:
1.输入大电容,初级绕组,MOSFE和Risense构成的环路。
2.输出二极管,输出电容器和二次绕组构成的环路。
3.辅助绕组、整流二极管和VCC电容构成的环路。
为改善ESD性能,从变压器到交流电源间
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- iw1710 规格书 中文版