微机原理课后习题解答.docx
- 文档编号:26221996
- 上传时间:2023-06-17
- 格式:DOCX
- 页数:94
- 大小:147.28KB
微机原理课后习题解答.docx
《微机原理课后习题解答.docx》由会员分享,可在线阅读,更多相关《微机原理课后习题解答.docx(94页珍藏版)》请在冰豆网上搜索。
微机原理课后习题解答
微机原理习题
第一章 绪论
习题与答案
1. 把如下二进制数转换成十进制数、十六进制数与BCD码形式。
〔1〕 10110010B =
〔2〕 01011101.101B=
解:
〔1〕 10110010B = 178D =B2H=〔000101111000〕BCD
〔2〕
=〔10010011.011000100101〕BCD
2. 把如下十进制数转换成二进制数。
〔1〕 100D=
〔2〕 1000D=
〔3〕 67.21D=
解:
〔1〕 100D=01100100B
〔2〕 1000D=1111101000B
〔3〕
3. 把如下十六进制数转换成十进制数、二进制数。
(1) 2B5H =
(2) 4CD.A5H=
解:
〔1〕 2B5H = 693D=001010110101B
〔2〕 4CD.A5H=1229.6445D=010011001101.10100101B
4. 计算如下各式。
〔1〕 A7H+B8H =
〔2〕 E4H-A6H =
解:
〔1〕 A7H+B8H =15FH
〔2〕 E4H-A6H =3EH
5. 写出如下十进制数的原码、反码和补码。
〔1〕+89
〔2〕-37
解:
〔1〕[+89]原码、反码和补码为:
01011001B
〔2〕[-37]原码=10100101B
[-37]反码=11011010B
[-37]补码=11011011B
6.求如下用二进制补码表示的十进制数
〔1〕〔01001101〕补=
〔2〕〔10110101〕补=
解:
〔1〕〔01001101〕补=77D
〔2〕〔10110101〕补=-75D
7.请用8位二进制数写出如下字符带奇校验的ASCII码。
〔1〕C:
1000011 〔2〕O:
1001111
〔3〕M:
1001101 〔4〕P:
1010000
解:
〔1〕C:
01000011 〔2〕O:
01001111
〔3〕M:
11001101 〔4〕P:
11010000
8.请用8位二进制数写出如下字符带偶校验的ASCII码。
〔1〕+:
0101011 〔2〕=:
0111101
〔3〕#:
0100011 〔4〕>:
0111110
解:
〔1〕+:
00101011 〔2〕=:
10111101
〔3〕#:
10100011 〔4〕>:
10111110
9.表示CPU中PC的作用。
解:
PC是CPU中的程序计数器,其作用是提供要执行指令的地址。
第二章微处理器体系与结构
习题与答案
1. 8086/8088CPU由哪两大局部组成?
请分别表示它们的功能。
解:
8086/8088CPU均由两个独立的逻辑单元组成,一个称为总线接口单元BIU〔BusInterfaceUnit〕,另一个称为执行单元EU(ExecutionUnit〕。
总线接口单元BIU取指令时,从存储器指定地址取出指令送入指令队列排队;执行指令时,根据EU命令对指定存储器单元或I/O端口存取数据。
执行单元EU任务是执行指令,进展全部算术逻辑运算、完全偏移地址的计算,向总线接口单元BIU提供指令执行结果的数据和偏移地址,并对通用存放器和标志存放器进展管理。
2. 8086/8088与传统的计算机相比在执行指令方面有什么不同?
这样的设计思想有什么优点?
解:
总线接口局部和执行局部是分开的,每当EU执行一条指令时,造成指令队列空出2个或空出一个指令字节时,BIU马上从内存中取出下面一条或几条指令,以添满他的指令队列。
这样,一般情况下,CPU在执行完一条指令后,便可马上执行下一条指令,不像以往8位CPU那样,执行完一条指令后,需等待下一条指令。
即EU从指令队列中取指令、执行指令和BIU补充指令队列的工作是同时进展的。
这样大大提高了CPU利用率,降低了系统都对存储器速度的要求。
3. 状态标志和控制标志有何不同?
8086/8088的状态标志和控制标志分别有哪些?
解:
8086/8088CPU设立了一个两字节的标志存放器,共九个标志。
其中标志位O、S、Z、A、P、C是反映前一次涉与ALU操作结果的状态标志,D、I、T是控制CPU操作特征的控制标志。
4. 8086/8088CPU寻址存储器时,什么是物理地址?
逻辑地址?
它们之间有何关系?
解:
8086/8088系统中每个存储单元都有一个物理地址,物理地址就是存储单元的实际地址编码。
在CPU与存贮器之间进展任何信息交换时,需利用物理地址来查找所需要的访问的存储单元。
逻辑地址由段地址和偏移地址两局部组成。
逻辑地址的表示格式为:
段地址:
偏移地址。
知道了逻辑地址,可以求出它对应的物理地址:
物理地址=段地址×10H+偏移地址。
5. 段存放器CS=1200H,指令指针存放器IP=FF00H,此时,指令的物理地址为多少?
指向这一物理地址的CS值和IP值是唯一的吗?
解:
根据:
物理地址=段地址×10H+偏移地址,指令的物理地址为21F00H。
指向这一物理地址的CS值和IP值不唯一。
6. 8086CPU中信号和A0信号是通过怎样的组合解决存储器和外设端口的读/写的?
这种组合决定了8086系统中存储器偶地址体与奇地址体之间应该用什么信号区分?
怎样区分?
解:
假设存取一个字节的数据,总是用一个总线周期来完成该操作;假设存取一个字,如此依该字是规如此字还是不规如此字需用一个或两个总线周期来完成。
对规如此字,只用一个总线周期来完成16位数据的传送,而对于非规如此字如此用相邻两个总线周期来完成该字的存储操作,先取其奇地址字节〔即数据的低位字节〕,然后存取偶地址字节。
在组成存储系统时,总是偶地址单元的数据通过AD0~AD7传送,而奇地址单元的数据通过AD8~AD15传送,即通过总线高字节传送。
信号和A0信号控制存储器读写见下表:
操作
A0
使用的数据总线
存取规如此字
0
0
AD15~AD0
传送偶地址的一个字节
1
0
AD7~AD0
传送奇地址的一个字节
0
1
AD15~AD8
存取非规如此字
0
1
AD15~AD8〔第一个总线周期〕
1
0
AD7~AD0〔第二个总线周期〕
1
1
为非法码
7.什么叫总线?
为什么各种微型计算机系统中普遍采用总线结构?
答:
总线是模块与模块之间传送信息的一组公用信号线。
总线标准的建立使得各种符合标准的模块可以很方便地挂在总线上,使系统扩展和升级变得高效、简单、易行。
因此微型计算机系统中普遍采用总线结构。
8.微型计算机系统总线从功能上分为哪三类?
它们各自的功能是什么?
答:
微型计算机系统总线从功能上分为地址总线、数据总线和控制总线三类。
地址总线用于指出数据的来源或去向,单向;数据总线提供了模块间数据传输的路径,双向;控制总线用来传送各种控制信号或状态信息以便更好协调各功能部件的工作。
9.8086/8088CPU分为哪两个局部?
如何协调工作?
答:
EU是执行部件,主要的功能是执行指令和形成有效地址。
BIU是总线接口部件,与片外存储器与I/O接口电路传输数据,主要功能是形成实际地址、预取指令和存取操作数。
EU经过BIU进展片外操作数的访问,BIU为EU提供将要执行的指令。
EU与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进展填充指令队列的操作。
10.8086/8088CPU的地址总线有多少位?
其寻址X围是多少?
答:
8086/8088CPU的地址总线共20位,最大可寻址1MB空间。
11.8086/8088CPU使用的存储器为什么要分段?
怎么分段?
答:
8086/8088为16位CPU,其内部的ALU、相关的地址存放器〔如SP、IP以与BX、BP、SI、DI〕等都是16位的,因而对存储器地址的处理也只能是16位操作,即8086/8088的直接寻址能力在64KBX围内。
而实际上8086/8088有20条地址线,它的最大寻址空间为1MB。
这就产生了一个矛盾,即如何用16位的地址存放器去表示一个20位的存储器物理地址?
实际使用的解决方法是:
将1MB大小的存储空间分为假设干“段〞,每段不超过64KB。
这样,一个20位的物理地址就可以用“16位段基址:
16位偏移量〞的形式〔称为逻辑地址〕来表示了,其中段地址存放在8086/8088的段存放器中。
12.8086/8088CPU中有几个通用存放器?
有几个变址存放器?
有几个指针存放器?
通常哪几个存放器亦可作为地址存放器使用?
答:
8086/8088CPU中共有:
8个16位的通用存放器AX、BX、CX、DX、BP、SP、SI、DI;
2个变址存放器SI、DI;
2个指针存放器BP、SP;
其中BX、BP、SI、DI亦可作地址存放器。
13.Intel8086与8088有何区别?
答:
8086与8088的区别主要表现在以下几个方面:
第一、8086的指令队列可以容纳6个字节,每个总线周期在存储器中取出2个字节指令代码填入队列。
而8088只能容纳4个字节,且每个总线周期只能取出1个字节指令代码。
第二、8086外部数据总线宽度为16位,8088外部数据总线宽度只有8位。
注意:
8086和8088外部数据总线的宽度不同将导致扩展主存储器与输入/输出接口时系统地址线和数据线连接方式的不同。
第三、其他不同的引脚定义:
〔1〕AD15~AD0,在8086中为地址/数据复用,而在8088中AD15~AD8改为A15~A8只作地址线用;〔2〕34、28号引脚定义不同。
14.8086/8088CPU工作在最小模式时:
当CPU访问存储器时,要利用哪些信号?
当CPU访问外设接口时,要利用哪些信号?
答:
8086/8088CPU工作在最小模式时,假设访问存储器,需用到以下信号:
、ALE、
、DEN、READY、
、
、
、AD0~AD15、A19/S6~A16/S3。
假设访问外设,需用到以下信号:
、ALE、
、DEN、READY、
、
、AD0~AD15。
15.试指出如下运算后的各个状态标志,并说明进位标志和溢出标志的区别:
〔1〕1278H+3469H
答:
CF=0AF=1ZF=0SF=0OF=0PF=1
〔2〕54E3H-27A0H
答:
CF=0AF=0ZF=0SF=0OF=0PF=0
〔3〕3881H+3597H
答:
CF=0AF=0ZF=0SF=0OF=0PF=1
〔4〕01E3H-01E3H
答:
CF=0AF=0ZF=1SF=0OF=0PF=1
其中,进位标志CF用于判别无符号数运算是否超出数的表示X围,而溢出标志OF用于判别带符号数运算是否超出数的表示X围。
奇偶标志PF只能判断结果低8位中“1〞的个数为奇数还是偶数。
16.什么是逻辑地址?
什么是物理地址?
它们之间有什么联系?
各用在何处?
答:
逻辑地址由两个16位的局部即段基址和偏移量组成,一般在程序中出现的地址都表示为逻辑地址形式;物理地址是一个20位的地址,它是唯一能代表存储空间每个字节单元的地址,一般只出现在地址总线上。
由于8086/8088CPU中的存放器只有16位长,所以程序不能直接存放20位的物理地址,而必须借助逻辑地址,即用两个16位的存放器来表示物理地址。
他们之间的关系是:
物理地址=段基址*16+偏移量;另外,一个物理地址可对应多个逻辑地址。
17.设现行数据段位于存储器0B0000H~0BFFFFH单元,DS段存放器内容为多少?
答:
DS段存放器内容为0B000H。
18.在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?
答:
逻辑地址是在程序中对存储器地址的一种表示方法,由段基址和段内偏移地址两局部组成,都是16位的二进制代码,如1234H:
0088H。
偏移地址是指段内某个存储单元相对该段首地址的差值。
物理地址是8086芯片引线送出的20位地址码,物理地址=段基址*16+偏移地址,用来指出一个特定的存储单元。
19.给定一个存放数据的内存单元的偏移地址是20C0H,〔DS〕=0C0E0H,求出该内存单元的物理地址。
答:
物理地址:
0C2EC0H。
20.8086/8088为什么采用地址/数据引线复用技术?
答:
考虑到芯片本钱和体积,8086/8088采用40条引线的封装结构。
40条引线引出8086/8088的所有信号是不够用的,采用地址/数据线复用引线方法可以解决这一矛盾,从逻辑角度,地址与数据信号不会同时出现,二者可以分时复用同一组引线。
21.怎样确定8086的最大或最小工作模式?
答:
引线
的逻辑状态决定8086的工作模式,
引线接高电平,8086被设定为最小模式,
引线接低电平,8086被设定为最大模式。
22.8086根本总线周期是如何组成的?
答:
根本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。
23.在基于8086的微计算机系统中,存储器是如何组织的?
存储器是如何与处理器总线连接的?
信号起什么作用?
答:
8086为16位微处理器,可访问1M字节的存储器空间;1M字节的存储器分为两个512K字节的存储体,分别命名为偶存储体和奇存储体;偶体的数据线连接D7~D0,“体选〞信号接地址线A0;奇体的数据线连接D15~D8,“体选〞信号接
信号;A0信号有效时允许访问偶体中的低字节存储单元,
信号有效时允许访问奇体中的高字节存储单元,实现8086的低字节访问、高字节访问与字访问。
24.有一个由20个字组成的数据区,其起始地址为610AH:
1CE7H。
试写出该数据区首末单元的实际地址PA。
首单元地址:
610A0H+1CE7H=62D87H
末单元地址:
62D87H+27H=62DAEH
25.有两个16位的字31DAH、5E7FH,它们在8086系统存储器中的地址为00130H和00135H,试画出它们的存储器示意图。
地址
内容
00130H
0DAH
00131H
31H
00132H
00133H
00134H
00135H
7F
00136H
5E
26.试说明8086CPU的控制引脚ALE的作用。
答:
8086的低位地址线与数据线复用,为保证地址线维持足够的时间,需使用ALE信号将低位地址线通过锁存器保存,以形成系统地址总线。
第三章80x86指令系统
习题与答案
1、指出如下指令中操作数的寻址方式〔8086系统〕。
〔1〕MOV AX,100 〔2〕MOV AX,[100]
〔3〕MOV DL,[BP+SI] 〔4〕MOV [BX],CX
〔5〕MOV DX,[SI] 〔6〕MOV 1234H[BX],DS
〔7〕MOV [DI+5678H],AL 〔8〕MOV 12[BP][DI],BH
〔9〕POP CX 〔10〕MOV AX,[BX+SI+10]
解:
目的操作数
源操作数
〔1〕MOV AX,100
存放器寻址
立即数寻址
〔2〕MOV AX,[100]
存放器寻址
直接寻址
〔3〕MOV DL,[BP+SI]
存放器寻址
基址变址寻址
〔4〕MOV [BX],CX
存放器间接寻址
存放器寻址
〔5〕MOV DX,[SI]
存放器寻址
存放器间接寻址
〔6〕MOV 1234H[BX],DS
存放器相对寻址
存放器寻址
〔7〕MOV [DI+5678H],AL
存放器相对寻址
存放器寻址
〔8〕MOV 12[BP][DI],BH
相对基址变址寻址
存放器寻址
〔9〕POP CX
隐含为堆栈
存放器寻址
〔10〕MOV AX,[BX+SI+10]
存放器寻址
相对基址变址寻址
2、指出如下指令中操作数的寻址方式〔80386系统〕。
〔1〕MOV [EBX+12H],AX 〔2〕MOV [EBP+EDI*2],EBX
〔3〕MOV [EBX*4],BX 〔4〕MOV EDX,[EAX+ESI*8-12H]
解:
目的操作数
源操作数
(1〕存放器相对寻址
存放器寻址
〔2〕基址比例变址寻址
存放器寻址
(3〕比例变址寻址
存放器寻址
〔4〕存放器寻址
相对基址比例变址寻址
3、指出以下指令中,哪些指令是非法的,并说明为什么〔8086系统〕。
〔1〕PUSH 1234H 〔2〕MOV CS,AX
〔3〕IN AX,300 〔4〕MOV AX,[DX+12]
〔5〕MOV BX,[BX] 〔6〕MOV DS,1000H
〔7〕XCHG AL,AL 〔8〕MOV AL,100H
〔9〕MOV DX,AL 〔10〕LEA BL,[BX+5]
〔11〕LEA DX,BX 〔12〕MOV [1000H],12H
〔13〕ADD AX,DS 〔14〕SUB [0100H],BYTEPTR[0001]
〔15〕SHL BL,2 〔16〕SHR CL,CL
〔17〕MUL AL,BL 〔18〕INT 400
解:
〔1〕非法,8086系统不允许PUSH指令的操作数为立即数;
〔2〕非法,MOV指令中CS不能作为目的操作数;
〔3〕非法,端口号大于0FFH;
〔4〕非法,DX不能出现在中括号[]内;
〔5〕合法;
〔6〕非法,不能把立即数赋给段存放器;
〔7〕合法;
〔8〕非法,源操作数大于0FFH,不能赋给8位存放器AL;
〔9〕非法,源操作数是8位存放器,目的操作数却是16位存放器,不匹配;
〔10〕非法,LEA指令得到的是16位偏移量,但目的操作数是8位存放器;
〔11〕非法,LEA指令的源操作数只能是存储器操作数;
〔12〕非法,指令存在歧义,无法确定传送的是字节还是字;
〔13〕非法,段存放器不能参与算术运算;
〔14〕非法,源和目的存放器不能同为存储器操作数;
〔15〕非法,在8086系统中,移位次数大于1时需要将移位次数存放到CL中;
〔16〕合法;
〔17〕非法,在8086系统中MUL指令没有双操作数的用法;
〔18〕非法,中断类型号大于0FFH。
4、指出以下指令中,哪些指令是非法的,并说明为什么〔80386系统〕。
〔1〕MOV AX,12[EBX][SI*16] 〔2〕RCR EAX,10
〔3〕PUSH 5678H 〔4〕POP 1000H
〔5〕MOV [EAX+EAX],EAX 〔6〕MOV AL,[ESP+ESP*2]
〔7〕MOV BL,[AX+12] 〔8〕IMUL AL,BL,12
解:
〔1〕非法,比例因子只能是1、2、4、8,不能是16;
〔2〕合法;
〔3〕合法;
〔4〕非法,POP指令的目的操作数不能是立即数;
〔5〕合法;
〔6〕非法,ESP只能作为基址存放器,不能作为变址存放器;
〔7〕非法,在386系统中AX不能作为基址存放器,也不能作为变址存放器;
〔8〕合法。
5、假设(AX)=1234H,(BX)=5678H,(SP)=1000H,指出执行下面的程序段后,各相关存放器与堆栈段中的内容。
PUSH AX ;(AX)=?
,(BX)=?
,(SP)=?
,栈顶字节[SP]=?
,栈顶第二字节[SP+1]=?
PUSH BX ;(AX)=?
,(BX)=?
,(SP)=?
,栈顶字节[SP]=?
,栈顶第二字节[SP+1]=?
POP AX ;(AX)=?
,(BX)=?
,(SP)=?
,栈顶字节[SP]=?
,栈顶第二字节[SP+1]=?
解:
(AX)=1234H,(BX)=5678H,(SP)=0FFEH,栈顶字节[SP]=34H,栈顶第二字节[SP+1]=12H
(AX)=1234H,(BX)=5678H,(SP)=0FFCH,栈顶字节[SP]=78H,栈顶第二字节[SP+1]=56H
(AX)=5678H,(BX)=5678H,(SP)=0FFEH,栈顶字节[SP]=34H,栈顶第二字节[SP+1]=12H
6、假设A、B、C、D、X、Y为字节变量,AA、BB、YY为字变量,试利用算术运算指令编写程序段,完成以下各算术运算题。
〔1〕计算YY←A+B*C,其中A、B、C都是无符号数;
〔2〕计算(AA+BB)/(C-D),商赋给X,余数赋给Y,其中AA、BB、C、D都是带符号数;
〔3〕计算YY←(A-B)*C,其中A、B、C都是未组合BCD码。
解:
〔1〕MOV AL,B
MUL C
ADD AL,A
ADC AH,0
MOV YY,AX
〔2〕MOV AX,AA
ADD AX,BB
MOV BL,C
SUB BL,D
IDIV BL
MOV X,AL
MOV Y,AH
〔3〕MOV AL,A
SUB AL,B
AAS
MUL C
AAM
MOV YY,AX
7、利用移位指令编写程序段,实现以下运算。
〔1〕计算AX←AX*10,其中AX为无符号数;
〔2〕32位带符号数存放在存放器DX和AX中,其中DX存放高16位,AX存放低16位计算(DX,AX)←(DX,AX)*2。
〔3
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 微机 原理 课后 习题 解答