版实验指导书.docx
- 文档编号:25985546
- 上传时间:2023-06-17
- 格式:DOCX
- 页数:21
- 大小:267.48KB
版实验指导书.docx
《版实验指导书.docx》由会员分享,可在线阅读,更多相关《版实验指导书.docx(21页珍藏版)》请在冰豆网上搜索。
版实验指导书
目录
实验一、QUARTUSII的基本应用及简单组合逻辑设计1
实验二、计数器设计3
实验三、跑马灯控制电路设计6
实验四、8位乘法器的实现8
实验五、数字钟的设计10
实验六、8人抢答器设计12
实验一、QUARTUSII的基本应用及简单组合逻辑设计
一、实验前准备
本实验例子使用独立扩展下载板EP1K10_30_50_100QC208(芯片为EP1K100QC208或者芯片为EP1K30TC144)。
EDAPRO/240H实验仪主板的VCCINT跳线器右跳设定为3.3V;EDAPRO/240H实验仪主板的VCCIO跳线器组中“VCCIO3.3V”应短接,其余VCCIO均断开;独立扩展下载板“EP1K10_30_50_100QC208”的VCCINT跳线器组设定为2.5V;独立扩展下载板“EP1K10_30_50_100QC208”的VCCIO跳线器组设定为3.3V。
二、实验目的
1、熟悉QuartusII的菜单、元件库、功能模块及基本应用操作;
2、熟悉QuartusII的VerilogHDL文本方式及原理图方式设计实现流程。
3、学习使用JTAG接口下载逻辑电路到可编程逻辑器件并能调试到正常工作。
4、熟悉数字电路集成设计的过程。
三、实验内容
1、用VerilogHDL文本方式设计带使能控制的3-8译码器;
三、实验原理
1、3-8译码器:
译码器是把输入的数码解出其对应的数码,译码器有N个二进制选择线,那么最多可译码转换成2N个数据。
当一个译码器有N条输入线及M条输出线时,则称为N×M的译码器。
3×8译码器是依此而来。
3×8译码器真值表如下表所示:
A2A1A0
Y7Y6Y5Y4Y3Y2Y1Y0
000
00000001
001
00000010
010
00000100
011
00001000
100
00010000
101
00100000
110
01000000
111
10000000
四、实验步骤
新建设计文件夹(不可用中文)-》新建设计文件-》输入设计项目(原理图/VerilogHDL文本代码)-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》建立仿真波形文件-》仿真测试和波形分析-》引脚锁定并编译-》编程下载/配置-》硬件测试
五、硬件测试说明
1、把译码器的输入接到拨码开关,使能控制端接按键,输出端接8个LED灯,通过拨码开关改变输入的逻辑电平变化来观察LED输出情况,验证3×8译码器的工作状态。
通过按键按下/释放观测使能控制端对输出的影响。
(引脚锁定可参考:
独立扩展板为EP1K10_30_50_100QC208,A0、A1、A2:
锁定为独立扩展下载板上第53、47、46脚,内部已连接,无需连线,对应拨码开关SW8、SW7、SW6。
Y0、Y1、Y2、Y3、Y4、Y5、Y6、Y7:
锁定为独立扩展下载板上的第12、13、14、15、17、18、19、24脚,内部已连接至“红色信号指示灯L1-8”的“L1~L8”。
EN:
为使能输入信号脚,定义在独立扩展下载板上第68脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F12~F9中任意一个引线插孔,即高电平有效。
若独立扩展板为EP1K10_30_50_50TC144,A0、A1、A2:
锁定为独立扩展下载板上第46、44、43脚,内部已连接,无需连线,对应拨码开关SW8、SW7、SW6。
Y0、Y1、Y2、Y3、Y4、Y5、Y6、Y7:
锁定为独立扩展下载板上的第13、14、17、18、19、20、21、22脚)
六、实验要求
1.认真阅读实验任务书,明确实验内容;
2.按步骤进行设计输入、检查及引脚的锁定;
3.正确连接硬件电路,验证设计的正确性。
4.分析实验结果,书写实验报告。
附录1:
波形分析举例
输入信号:
EN:
使能信号高电平下工作,通过多功能复位按键F9~F12中任意一键来控制。
A2、A1、A0:
三个数字状态输入端口,决定八个状态输出情况,由8位数字开关组SW6、SW7、SW8分别对应A2、A1、A0来实现对Y0至Y7的译码输出。
输出信号:
Y0~Y7:
8个状态输出,输出点亮红色指示灯组L1~L8。
波形结果分析:
当A2、A1、A0对应于:
“100”时,Y(八位)输出“00010000”,当输入信号跳变为“000”时Y(八位)输出“00000001”。
满足设计要求。
实验二、计数器设计
一、实验前准备
本实验例子使用独立扩展下载板EP1K10_30_50_100QC208(芯片为EP1K100QC208)或者(芯片为EP1K30TC144)。
EDAPRO/240H实验仪主板的VCCINT跳线器右跳设定为3.3V;EDAPRO/240H实验仪主板的VCCIO跳线器组中“VCCIO3.3V”应短接,其余VCCIO均断开;独立扩展下载板“EP1K10_30_50_100QC208”的VCCINT跳线器组设定为2.5V;独立扩展下载板“EP1K10_30_50_100QC208”的VCCIO跳线器组设定为3.3V。
二、实验目的
1、了解各种进制计数器设计方法
2、制作一个数码管显示的7段译码电路,以备以后调用
3、理解动态扫描的概念及实现方法
三、实验内容
1、用VerilogHDL设计60进制计数器的数码管动态扫描电路。
2、用VerilogHDL设计7段显示译码电路。
3、利用上面生成的模块在设计顶层以模块例化的方式实现动态显示的60进制计数器。
三、实验原理
1、七段显示译码器:
BCD至7段显示器执行的动作就是把一个四位的BCD码转换成7个码的输出,以便在7段显示器上显示这个十进制数。
2、60进制计数器:
原理为数电中所讲用小模数计数器构成大模数计数器的设计方法,可采用串行进位法或并行进位法,具体实现时可用(同步/异步)置数法或(同步/异步)清零法。
3、数码管动态扫描控制电路
在扫描控制脉冲作用下,使指定位置的数码管使能工作,其余数码管禁止工作,同时在数据线上送出该位置的数码管上要显示的数据,使数码管显示出对应位的数值。
由于扫描脉冲频率很高,而数码管的显示有余辉,这样就可以利用若干根数码管位控制线和同一组数据线,实现一组数据在动态数码管上的稳定清晰显示。
该模块的VerilogHDL程序设计可分为两个子模块,一个模块在扫描脉冲的驱动产生顺序循环的动态数码管中各位的选通信号,另一模块根据所选通道号选择对应输入数据到数据输出通道上。
四、实验步骤
1、按照以下步骤完成每一个模块的设计:
新建设计文件夹(不可用中文)-》新建设计文件-》输入设计项目(原理图/VerilogHDL文本代码)-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》建立仿真波形文件-》仿真测试和波形分析
2、新建顶层模块文件-》输入设计项目(原理图/VerilogHDL文本代码)-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》建立仿真波形文件-》仿真测试和波形分析-》引脚锁定并编译-》编程下载/配置-》硬件测试
五、硬件测试说明
1、按照引脚锁定的位置,把计数脉冲输入端接到时钟信号频率组的一个频率较低的信号上。
2、把脉冲扫描信号接到时钟信号频率组的一个频率较高的信号上。
3、应将计数脉冲输入信号分配到可编程逻辑器件的全局时钟信号(globalclk)引脚上,这样实验效果会较好。
4、动态扫描数码管为实验箱左下角处的数码管,其数码管得段信号A-G和位选择信号在数码管得近旁。
附录:
1.硬件连线说明
EP1K100QC208PIN分配
CLK79接GCLK1-CLOCK(T)9
Display[6]93接数码管段位引线A
Display[5]92接数码管段位引线B
Display[4]90接数码管段位引线C
Display[3]89接数码管段位引线D
Display[2]88接数码管段位引线E
Display[1]87接数码管段位引线F
Display[0]86接数码管段位引线G
Rst71接按键F12
Sel[2]70接SS2
Sel[1]69接SS1
Sel[0]68接SS0
EP1K30TC114PIN分配
CLK55接CLK(T)-CLOCK(T)9
Display[6]91接数码管段位引线A
Display[5]90接数码管段位引线B
Display[4]88接数码管段位引线C
Display[3]87接数码管段位引线D
Display[2]86接数码管段位引线E
Display[1]83接数码管段位引线F
Display[0]81接数码管段位引线G
Rst67接按键F12
Sel[2]70接SS2
Sel[1]69接SS1
Sel[0]68接SS0
2.硬件仿真说明
(1)显示译码器仿真结果
(2)60进制计数器
仿真结果
(3)数码管动态扫描控制电路VerilogHDL语言
波形仿真结果
设计顶层仿真结果
实验三、跑马灯控制电路设计
一、实验前准备
本实验例子使用独立扩展下载板EP1K10_30_50_100QC208(芯片为EP1K100QC208)。
EDAPRO/240H实验仪主板的VCCINT跳线器右跳设定为3.3V;EDAPRO/240H实验仪主板的VCCIO跳线器组中“VCCIO3.3V”应短接,其余VCCIO均断开;独立扩展下载板“EP1K10_30_50_100QC208”的VCCINT跳线器组设定为2.5V;独立扩展下载板“EP1K10_30_50_100QC208”的VCCIO跳线器组设定为3.3V。
二、实验目的
1、学习利用FPGA控制彩色LED跑马灯;
2、掌握利用VerilogHDL语言编写LED跑马灯源程序的方法。
三、实验内容
1、用VerilogHDL语言写出LED跑马灯控制模块。
2、用FPGA实现5种状态LED跑马灯的控制。
三、实验原理
1、利用状态机方法和寄存器直接输出实现构成5种LED跑马灯控制显示方式
四、实验步骤
新建设计文件夹(不可用中文)-》新建设计文件-》输入设计项目(原理图/VerilogHDL文本代码)-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》建立仿真波形文件-》仿真测试和波形分析-》引脚锁定并编译-》编程下载/配置-》硬件测试
五、硬件测试说明
1、跑马灯输出接彩色信号指示灯组
2、模式选择信号接8位数字开关A组。
3、时钟信号接超低频组15号输出较为合适。
附录1:
引脚锁定可参考如下设计
芯片型号为EP1K30QC208-3:
由8位数字开关组ASW5、SW6、SW7、SW8分别对应rst_n,mode_ctr[0,n,mode_ctr[1],mode_ctr[2]来实现复位和模式控制。
芯片型号为EP1K30TC144-3:
时钟连线到右下角CLK(P)SELCLK三排跳线中间靠左需要跳上。
由8位数字开关组ASW5、SW6、SW7、SW8分别对应rst_n,mode_ctr[0,n,mode_ctr[1],mode_ctr[2]来实现复位和模式控制。
仿真结果:
实验四、8位乘法器的实现
一、实验前准备
本实验例子使用独立扩展下载板EP1K10_30_50_100QC208(芯片为EP1K100QC208)。
EDAPRO/240H实验仪主板的VCCINT跳线器右跳设定为3.3V;EDAPRO/240H实验仪主板的VCCIO跳线器组中“VCCIO3.3V”应短接,其余VCCIO均断开;独立扩展下载板“EP1K10_30_50_100QC208”的VCCINT跳线器组设定为2.5V;独立扩展下载板“EP1K10_30_50_100QC208”的VCCIO跳线器组设定为3.3V。
二、实验目的
1、掌握利用VerilogHDL语言实现乘法器的方法
2、掌握利用8位数码显示模块的设计
三、实验内容
1、用VerilogHDL语言按照移位循环方法实现4x4乘法器模块。
2、用VerilogHDL语言实现8位数码显示模块。
三、实验原理
乘法运算模块可采用移位相加原理实现,本实验采用乘法器模块和显示模块在顶层模块中例化的方法实现。
四、实验步骤
1、按照以下步骤完成每一个模块的设计:
新建设计文件夹(不可用中文)-》新建设计文件-》输入设计项目(原理图/VerilogHDL文本代码)-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》(可选:
建立仿真波形文件-》仿真测试和波形分析)
2、新建顶层原理图文件,调入第1步中设计好的各模块,以原理图方式实现顶层设计-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》建立仿真波形文件-》(可选:
建立仿真波形文件-》仿真测试和波形分析)-》引脚锁定并编译-》编程下载/配置-》硬件测试
五、硬件测试说明
1、乘数与被乘数接8位数字开关A组。
2、结果显示接动态数码管。
六、硬件连线说明
如果独立扩展板芯片为EP1K30QC208PIN分配
CLK79接GCLK1-CLOCK(T)9
Rst71接按键F12,需要连线到右下角F12的连线插孔
Display[6]93接数码管段位引线A
Display[5]92接数码管段位引线B
Display[4]90接数码管段位引线C
Display[3]89接数码管段位引线D
Display[2]88接数码管段位引线E
Display[1]87接数码管段位引线F
Display[0]86接数码管段位引线G
Sel[2]70接SS2
Sel[1]69接SS1
Sel[0]68接SS0
data_a[3]39接8位数字开关ASW1
data_a[2]40接8位数字开关ASW2
data_a[1]41接8位数字开关ASW3
data_a[0]44接8位数字开关ASW4
data_b[3]45接8位数字开关ASW5
data_b[2]46接8位数字开关ASW6
data_b[1]47接8位数字开关ASW7
data_b[0]53接8位数字开关ASW8
如果独立扩展板芯片为EP1K30TC144PIN分配
CLK55接CLK(T)-CLOCK(P)
Rst67接按键F12,需要连线到右下角F12的连线插孔
Display[6]91接数码管段位引线A
Display[5]90接数码管段位引线B
Display[4]88接数码管段位引线C
Display[3]87接数码管段位引线D
Display[2]86接数码管段位引线E
Display[1]83接数码管段位引线F
Display[0]81接数码管段位引线G
Sel[2]70接SS2
Sel[1]69接SS1
Sel[0]68接SS0
data_a[3]37接8位数字开关ASW1
data_a[2]38接8位数字开关ASW2
data_a[1]39接8位数字开关ASW3
data_a[0]41接8位数字开关ASW4
data_b[3]42接8位数字开关ASW5
data_b[2]43接8位数字开关ASW6
data_b[1]44接8位数字开关ASW7
data_b[0]46接8位数字开关ASW8
实验五、数字钟的设计
一、实验前准备
本实验例子使用独立扩展下载板EP1K10_30_50_100QC208(芯片为EP1K100QC208)。
EDAPRO/240H实验仪主板的VCCINT跳线器右跳设定为3.3V;EDAPRO/240H实验仪主板的VCCIO跳线器组中“VCCIO3.3V”应短接,其余VCCIO均断开;独立扩展下载板“EP1K10_30_50_100QC208”的VCCINT跳线器组设定为2.5V;独立扩展下载板“EP1K10_30_50_100QC208”的VCCIO跳线器组设定为3.3V。
二、实验目的
1、通过计数时钟设计,掌握硬件编程语言模块化设计的方法
2、学习二—十进制计数器设计和将其和扫描电路等组合在一起
三、实验内容
设计一个计数时钟,使其具有24小时计数功能。
通过“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意引线插孔可设置小时和分钟的值。
在计满一分钟
三、实验原理
计数时钟由模60秒计数器、模60分计数器、模24小时计数器、分/时设定模块及输出显示模块构成,秒计数模块的进位输出为分钟计数模块的进位输入,分钟计数模块的进位输出为小时计数模块的进位输入。
其中分钟模块和小时模块中须有按键的设定。
每个按键按一下则当前技术加1。
显示的时候需要在小时和分之间加入两个闪烁的点,闪烁频率为1hz。
可以使用数码管的一位来实现。
四、实验步骤
1、按照以下步骤完成每一个模块的设计:
新建设计文件夹(不可用中文)-》新建设计文件-》输入设计项目(原理图/VerilogHDL文本代码)-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》(可选:
建立仿真波形文件-》仿真测试和波形分析)
2、新建顶层文件,调入第1步中设计好的各模块,以模块例化方式实现顶层设计-》存盘(注意原理图/文本取名)-》将设计项目设置成Project-》选择目标器件-》启动编译-》建立仿真波形文件-》(可选:
建立仿真波形文件-》仿真测试和波形分析)-》引脚锁定并编译-》编程下载/配置-》硬件测试
五、硬件连接说明
如果独立扩展板芯片为EP1K30QC208PIN分配
G:
为独立扩展下载板上第86脚,应接“数码管段位引线”接线组“KPL_AH”的A
F:
为独立扩展下载板上第87脚,应接“数码管段位引线”接线组“KPL_AH”的B
E:
为独立扩展下载板上第88脚,应接“数码管段位引线”接线组“KPL_AH”的C
D:
为独立扩展下载板上第89脚,应接“数码管段位引线”接线组“KPL_AH”的D
C:
为独立扩展下载板上第90脚,应接“数码管段位引线”接线组“KPL_AH”的E
B:
为独立扩展下载板上第92脚,应接“数码管段位引线”接线组“KPL_AH”的F
A:
为独立扩展下载板上第93脚,应接“数码管段位引线”接线组“KPL_AH”的G
SS0:
为独立扩展下载板上第68脚,是动态数码管的位选扫描信号,接信号接线组“DS1-8A(T)”的引线插孔SS0。
SS1:
为独立扩展下载板上第69脚,是动态数码管的位选扫描信号,接信号接线组“DS1-8A(T)”的引线插孔SS1。
SS2:
为独立扩展下载板上第70脚,是动态数码管的位选扫描信号,接信号接线组“DS1-8A(T)”的引线插孔SS2。
RESET:
为独立扩展下载板上第71脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个引线插孔
SETHOUR:
为独立扩展下载板上第73脚,“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个引线插孔
SETMIN:
为独立扩展下载板上第74脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个引线插孔
CKDSP:
为独立扩展下载板上第79脚即GCLK1,应接时钟信号接线组“CLOCK(T)”的“FRQ(11)”引线插孔
如果独立扩展板芯片为EP1K30TC144PIN分配
G:
为独立扩展下载板上第81脚,应接“数码管段位引线”接线组“KPL_AH”的A
F:
为独立扩展下载板上第83脚,应接“数码管段位引线”接线组“KPL_AH”的B
E:
为独立扩展下载板上第86脚,应接“数码管段位引线”接线组“KPL_AH”的C
D:
为独立扩展下载板上第87脚,应接“数码管段位引线”接线组“KPL_AH”的D
C:
为独立扩展下载板上第88脚,应接“数码管段位引线”接线组“KPL_AH”的E
B:
为独立扩展下载板上第90脚,应接“数码管段位引线”接线组“KPL_AH”的F
A:
为独立扩展下载板上第91脚,应接“数码管段位引线”接线组“KPL_AH”的G
SS0:
为独立扩展下载板上第68脚,是动态数码管的位选扫描信号,接信号接线组“DS1-8A(T)”的引线插孔SS0。
SS1:
为独立扩展下载板上第69脚,是动态数码管的位选扫描信号,接信号接线组“DS1-8A(T)”的引线插孔SS1。
SS2:
为独立扩展下载板上第70脚,是动态数码管的位选扫描信号,接信号接线组“DS1-8A(T)”的引线插孔SS2。
RESET:
为独立扩展下载板上第73脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个引线插孔
SETHOUR:
为独立扩展下载板上第78脚,“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个引线插孔
SETMIN:
为独立扩展下载板上第79脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个引线插孔
CKDSP:
为独立扩展下载板上第55脚即CLK(T)--CLK(P),应接时钟信号接线组“CLOCK(T)”的“FRQ(11)”引线插孔
实验六、8人抢答器设计
(这是最后一次实验,大家记得把实验报告钉在一起,程序写全,做实验的时候带上!
)
一、实验前准备
本实验例子使用独立扩展下载板EP1K10_30_50_100QC208(芯片为EP1K100QC208)。
EDAPRO/240H实验仪主板的VCCINT跳线器右跳设定为3.3V;EDAPRO/240H实验仪主板的VCCIO跳线器组中“VCCIO3.3V”应短接,其余VCCIO均断开;独立扩展下载板“EP1K10_30_50_100QC208”的VCCINT跳线器组设定为2.5V;独立扩展下载板“EP1K10_30_50_100QC208”的VCCIO跳线器组设定为3.3V。
二、实验目的
1、学习并设计8人抢答器的原理、设计、分析和测试方法,掌握较为复杂的数字系统的设计
2、复杂设计巩固所学知识
三、实验内容
1、用VerilogHDL语言写8人抢答器模块。
2、结合8人抢答器的时序要求,用VerilogHDL语言写出8位数码管显示模块。
3、利用上面设计的模块在设计顶层以模块例化方式实现8人抢答器。
三、实验原理
8人抢答器包括主持人操作的开始抢答按键、8个人的抢答开关和1位数码管显示。
在主持人按下开始抢答按键以后清除上次抢答选手的编号,开始这次抢答。
8位选手中第一个拨下抢答开关(开关拨到0)的表示得到抢答权力,同时数码管上显示抢答选手的编号。
实验中用到的显示电路是实验箱左侧8位数码管(需要接线)。
实验中用到的8位选手抢答开关是使用实验箱下方8位数字开关组(A)(不需要
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 实验 指导书