电子线路基础(梁明理)第9章.ppt
- 文档编号:2578474
- 上传时间:2022-11-02
- 格式:PPT
- 页数:102
- 大小:10.74MB
电子线路基础(梁明理)第9章.ppt
《电子线路基础(梁明理)第9章.ppt》由会员分享,可在线阅读,更多相关《电子线路基础(梁明理)第9章.ppt(102页珍藏版)》请在冰豆网上搜索。
电子线路基础河北大学数学与计算机学院河北大学数学与计算机学院数字电路部分数字电路部分第第99章章触发器和时序逻辑电路触发器和时序逻辑电路第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器1.1.对触发器的基本要求对触发器的基本要求对触发器的基本要求对触发器的基本要求应该具有两个稳定状态应该具有两个稳定状态应该具有两个稳定状态应该具有两个稳定状态0000状态和状态和状态和状态和1111状态,以正确表征其状态,以正确表征其状态,以正确表征其状态,以正确表征其存储的内容存储的内容存储的内容存储的内容能够接收、保存和输出信号。
能够接收、保存和输出信号。
能够接收、保存和输出信号。
能够接收、保存和输出信号。
2.2.2.2.触发器的初态和次态触发器的初态和次态触发器的初态和次态触发器的初态和次态触发器接收输入信号之前的状态叫做初态,用触发器接收输入信号之前的状态叫做初态,用触发器接收输入信号之前的状态叫做初态,用触发器接收输入信号之前的状态叫做初态,用QQnn表示。
表示。
表示。
表示。
触发器接收输入信号之后的状态叫做次态,用触发器接收输入信号之后的状态叫做次态,用触发器接收输入信号之后的状态叫做次态,用触发器接收输入信号之后的状态叫做次态,用QQn+n+11表示。
表示。
表示。
表示。
初态和次态是两个相邻离散时间里触发器输出端的状态。
初态和次态是两个相邻离散时间里触发器输出端的状态。
初态和次态是两个相邻离散时间里触发器输出端的状态。
初态和次态是两个相邻离散时间里触发器输出端的状态。
第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器3.3.触发器的分类触发器的分类触发器的分类触发器的分类按照电路结构和工作特点不同,有:
按照电路结构和工作特点不同,有:
按照电路结构和工作特点不同,有:
按照电路结构和工作特点不同,有:
基本触发器:
基本触发器:
基本触发器:
基本触发器:
输入信号是直接加到输入端的。
是触发器的输入信号是直接加到输入端的。
是触发器的输入信号是直接加到输入端的。
是触发器的输入信号是直接加到输入端的。
是触发器的基本电路结构形式,是构成其他类型触发器的基础。
基本电路结构形式,是构成其他类型触发器的基础。
基本电路结构形式,是构成其他类型触发器的基础。
基本电路结构形式,是构成其他类型触发器的基础。
同步触发器:
同步触发器:
同步触发器:
同步触发器:
输入信号是经过控制门输入的,而管理控制输入信号是经过控制门输入的,而管理控制输入信号是经过控制门输入的,而管理控制输入信号是经过控制门输入的,而管理控制门的是时钟脉冲门的是时钟脉冲门的是时钟脉冲门的是时钟脉冲CPCPCPCP信号,只有在信号,只有在信号,只有在信号,只有在CPCPCPCP信号到来时,输入信号才能信号到来时,输入信号才能信号到来时,输入信号才能信号到来时,输入信号才能进入触发器,否则就会被进入触发器,否则就会被进入触发器,否则就会被进入触发器,否则就会被拒之门外拒之门外拒之门外拒之门外,对电路不起作用。
,对电路不起作用。
,对电路不起作用。
,对电路不起作用。
边沿触发器:
边沿触发器:
边沿触发器:
边沿触发器:
只有在时钟脉冲的上升沿或下降沿时刻,输只有在时钟脉冲的上升沿或下降沿时刻,输只有在时钟脉冲的上升沿或下降沿时刻,输只有在时钟脉冲的上升沿或下降沿时刻,输入信号才能被接收入信号才能被接收入信号才能被接收入信号才能被接收.第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器基本基本基本基本R-SR-S触发器触发器触发器触发器00111100置置置置1111000011置置置置00第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器基本基本基本基本R-SR-S触发器触发器触发器触发器1111001111111100维持维持维持维持第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器基本基本基本基本R-SR-S触发器触发器触发器触发器00001111XX第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器基本基本基本基本R-SR-S触发器触发器触发器触发器第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器基本基本基本基本R-SR-S触发器触发器触发器触发器基本基本基本基本R-SR-S触发器的特点是直接触发器的特点是直接触发器的特点是直接触发器的特点是直接受触发脉冲的控制,只要触发器输受触发脉冲的控制,只要触发器输受触发脉冲的控制,只要触发器输受触发脉冲的控制,只要触发器输入状态变化,其输出就随之按特性入状态变化,其输出就随之按特性入状态变化,其输出就随之按特性入状态变化,其输出就随之按特性表所概括的规律变化。
表所概括的规律变化。
表所概括的规律变化。
表所概括的规律变化。
实用中常要求触发脉冲仅在一实用中常要求触发脉冲仅在一实用中常要求触发脉冲仅在一实用中常要求触发脉冲仅在一定时间内起作用,即按一定的时间定时间内起作用,即按一定的时间定时间内起作用,即按一定的时间定时间内起作用,即按一定的时间节拍把触发器的输入信号反映到触节拍把触发器的输入信号反映到触节拍把触发器的输入信号反映到触节拍把触发器的输入信号反映到触发器中。
发器中。
发器中。
发器中。
第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器同步同步同步同步R-SR-S触发器触发器触发器触发器001111保保保保持持持持11110011001100置置置置位位位位第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器同步同步同步同步R-SR-S触发器触发器触发器触发器11001100110011复复复复位位位位第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器同步同步同步同步R-SR-S触发器触发器触发器触发器第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器同步同步同步同步R-SR-S触发器触发器触发器触发器特征方程:
触发器次态与输入和初态的关系。
特征方程:
触发器次态与输入和初态的关系。
第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器同步同步同步同步R-SR-S触发器触发器触发器触发器第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器同步同步同步同步R-SR-S触发器触发器触发器触发器同步同步同步同步R-SR-S触发器正常工作时,要求每来一个时钟脉冲,触触发器正常工作时,要求每来一个时钟脉冲,触触发器正常工作时,要求每来一个时钟脉冲,触触发器正常工作时,要求每来一个时钟脉冲,触发器的状态至多更新一次。
这一要求的实现是以假定发器的状态至多更新一次。
这一要求的实现是以假定发器的状态至多更新一次。
这一要求的实现是以假定发器的状态至多更新一次。
这一要求的实现是以假定CP=1CP=1期间期间期间期间RR、SS状态不变化为前提的。
如果时钟脉冲宽度较大,在其持续状态不变化为前提的。
如果时钟脉冲宽度较大,在其持续状态不变化为前提的。
如果时钟脉冲宽度较大,在其持续状态不变化为前提的。
如果时钟脉冲宽度较大,在其持续期间,期间,期间,期间,RR、SS的状态发生了变化,则触发器的状态必然随之翻的状态发生了变化,则触发器的状态必然随之翻的状态发生了变化,则触发器的状态必然随之翻的状态发生了变化,则触发器的状态必然随之翻转。
这种在一个时钟脉冲作用下,触发器的状态翻转两次或多转。
这种在一个时钟脉冲作用下,触发器的状态翻转两次或多转。
这种在一个时钟脉冲作用下,触发器的状态翻转两次或多转。
这种在一个时钟脉冲作用下,触发器的状态翻转两次或多次的现象称为触发器的空翻。
空翻现象会造成逻辑混乱,使系次的现象称为触发器的空翻。
空翻现象会造成逻辑混乱,使系次的现象称为触发器的空翻。
空翻现象会造成逻辑混乱,使系次的现象称为触发器的空翻。
空翻现象会造成逻辑混乱,使系统不能正常工作。
统不能正常工作。
统不能正常工作。
统不能正常工作。
第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器同步同步同步同步DD触发器触发器触发器触发器第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器主从主从主从主从R-SR-S触发器:
触发器:
触发器:
触发器:
为了解决同步触发器可能出现的多次翻转现象,为了解决同步触发器可能出现的多次翻转现象,为了解决同步触发器可能出现的多次翻转现象,为了解决同步触发器可能出现的多次翻转现象,在同步触发器的基础上,设计出了主从触发器。
在同步触发器的基础上,设计出了主从触发器。
在同步触发器的基础上,设计出了主从触发器。
在同步触发器的基础上,设计出了主从触发器。
CPCP=1=1打开打开打开打开,接收信号接收信号接收信号接收信号封闭封闭封闭封闭,状态不变状态不变状态不变状态不变CPCP=0=0封闭封闭封闭封闭,不接收信号不接收信号不接收信号不接收信号打开打开打开打开,状态更新状态更新状态更新状态更新第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器主从主从主从主从R-SR-S触发器触发器触发器触发器第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器主从主从主从主从J-KJ-K触发器触发器触发器触发器QQ和和和和QQ非输出非输出非输出非输出端不会同时端不会同时端不会同时端不会同时为为为为11,避免了,避免了,避免了,避免了触发器的不触发器的不触发器的不触发器的不确定状态。
确定状态。
确定状态。
确定状态。
第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器主从主从主从主从J-KJ-K触发器触发器触发器触发器第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器主从主从主从主从J-KJ-K触发器触发器触发器触发器同步置同步置同步置同步置00同步置同步置同步置同步置11保持保持保持保持翻转翻转翻转翻转第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器边沿触发器边沿触发器边沿触发器边沿触发器维持阻塞维持阻塞维持阻塞维持阻塞DD触发器触发器触发器触发器利用内部反馈信号,维持由利用内部反馈信号,维持由利用内部反馈信号,维持由利用内部反馈信号,维持由CPCP上升沿对应的上升沿对应的上升沿对应的上升沿对应的DD信号决定信号决定信号决定信号决定的输出状态,阻塞改变输出状态的通道,从而达到了消除空的输出状态,阻塞改变输出状态的通道,从而达到了消除空的输出状态,阻塞改变输出状态的通道,从而达到了消除空的输出状态,阻塞改变输出状态的通道,从而达到了消除空翻的目的。
翻的目的。
翻的目的。
翻的目的。
第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器边沿触发器边沿触发器边沿触发器边沿触发器维持阻塞维持阻塞维持阻塞维持阻塞DD触发器触发器触发器触发器同步同步同步同步RSRS触发器触发器触发器触发器置置置置11维维维维持持持持线线线线置置置置00维持线维持线维持线维持线置置置置00阻阻阻阻塞塞塞塞线线线线置置置置11阻塞线阻塞线阻塞线阻塞线第第9章章触发器和时序逻辑电路触发器和时序逻辑电路9.19.1触发器触发器触发器触发器边沿触发器边沿触发器边沿触发
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子线路 基础 明理