AltiumDesigner操作大全.docx
- 文档编号:24855242
- 上传时间:2023-06-02
- 格式:DOCX
- 页数:87
- 大小:947.01KB
AltiumDesigner操作大全.docx
《AltiumDesigner操作大全.docx》由会员分享,可在线阅读,更多相关《AltiumDesigner操作大全.docx(87页珍藏版)》请在冰豆网上搜索。
AltiumDesigner操作大全
第一天
AltiumDesigner概述
a.
(1)电子开发辅助软件的发展;
(2)软件安装及破解;
(3)软件开发环境;
(4)软件功能;
(5)prefereneesetting(优先项)
b.
(1)help文档knowledgecenter禾口shortcutkeys;
(2)基本的窗口操作(移动、合并、splitvertical垂直分割、openinnewwindow);
(3)refereneedesignsandexampals;
(4)homepage;
第二天
电子设计基础知识
a.
(1)PCB(PrintedCircuitBoard)印制电路板设计流程:
双面覆铜板下料叠板
数控钻导通孔
检验、去毛刺涮洗
化学镀(导通孔金属化,全板电镀覆铜)检验涮洗
网印负性电路图形、固化(干膜或湿膜曝光,显影)检验、修版
线路图形电镀
电镀锡(抗腐蚀镍/金)
去印料(感光膜)
刻蚀铜
(退锡)
清洁刷洗
网印阻焊图形(常用热固化绿油)清洁、干燥
网印标记字符图形、固化
(喷锡)
外形加工
清洗、干燥
电气通断检测
检验包装成品出厂;
(2)EDA设计基本流程:
原理图设计
网络报表的生成
印制板的设计;
(3)印制板总体设计的基本流程:
原理图设计
原理图仿真
网络报表的生成
印制板的设计信完整性分析文件储存及打印;
(4)原理图的一般设计流程:
启动原理图编辑器
设置原理图图纸
设置工作环境
装载元件库
放置元件并布局
原理图布线
原理图的电气检查
网络报表及其他报表的生成
文件储存及打印;
(5)PCB设计的一般流程:
启动印制板编辑器
设置工作环境
添加网络报表
设置PCB设计规则
放置原件并布局
印制电路板布线
设计规则检查
各种报表的生成
文件储存及打印;
(6)基本概念:
层(Layer):
印制电路板的各铜箔层;
过孔(Via):
为连通各层之间的线路的公共孔;
埋孔(Buriedvias):
中间一层到表面,不穿透整个板子;
盲孔(Blindvias):
只连接中间几层的PCB在表面无法识别其位置;
丝印层(Overlay):
标志图案代号和文字;
网格填充区(ExternalPlane):
网状铜箔;
填充区(FillPlane):
完整保留铜箔;
SM封装:
表面焊装器件;
焊盘(Pad);
膜(Mask):
元件面助焊膜,元件面阻焊膜;
(7)印制板的基本设计准则
抗干扰设计原则
热设计原则
抗振设计原则
可测试型设计原则
b.
(1)抗干扰设计原则
1.电源线的设计:
(1)选择合适的电源;
(2)尽量加宽电源线;(3)保证电源线、底线走线与数据传输方向一致;(4)使用抗干扰元器件(磁珠、磁环、屏蔽罩、电源滤波器);(5)电源入口添加去耦电容
2.地线的设计:
(1)模拟地与数字地分开;
(2)尽量采用单点接地;(3)尽量加宽
地线;(4)将敏感电路连接到稳定的接地参考源;(5)对PCEK进行分区设计,把高宽
带的噪声电路与低频电路分开;(6)尽量减少接地环路的面积
3.元器件的配置:
(1)不要有过长的平行信号线;
(2)保证PCB勺时钟发生器、晶
振和CP的时钟输入端尽量靠近,同时远离其他低频器件;(3)元器件应围绕核心器件
进行配置,尽量减少引线长度;(4)对PCB板按频率和开关特性进行分区布局,保证噪声元器件和非噪声元器件的距离;(5)考虑PCB板在机箱中位置和方向(放出热量高的
器件在机箱上方);(6)缩短高频元件之间的引线以减小热量和电磁干扰;
4.去耦电容的配置:
(1)每10个集成电路要加一片充放电电容(一般10uF);
(2)
引线式电容用于低频,贴片式电容用于高频;(3)每个集成芯片要布置一个0.1uF的陶
瓷电容;(4)对抗噪声能力弱、关断时电源变化大的器件(RAMROI的电源与地线之间)要加高频去耦电容;(5)电容之间不要共用过孔;(6)去耦电容引线不能太长
5•降低噪声和磁干扰的原则:
(1)尽量采用45度折线而不是90度折线(减少对外发出信号与耦合);
(2)用串联电阻的方法来降低电路信号边沿的跳变速率同时也能吸收接受端的反射;(3)石英晶振的外壳要接地,石英晶振下面也不能走线;(4)闲置不用
的门电路输出端不要悬空,闲置的运放正极端接地,负极端接输出端;(5)时钟线垂直
于I/O线时干扰小,时钟线的引脚要远离I/O电缆;(6)尽量让时钟线周围的电动势趋于零(一般采用用地线把时钟区隔离起来的措施),同时时钟线也应尽量短;(7)I/O驱动
电路尽量靠近PCB勺边缘;(8)任何信号不要形成回路,如果无法避免则应当尽量减少回路面积;(9)对高频板,电容的分布电感不能忽略,电感的分布电容也不能忽略;(10)通常功率线、交流线尽量布置在和信号线不同的板子上;
6.其他设计原则:
(1)CMO的未使用引脚要通过电阻接地或接电源;
(2)用RCfe路
来吸收继电器等原件的放电电流;(3)总线上加10K左右上拉电阻有助于抗干扰;(4)
采用全译码有更好的抗干扰性;(5)元器件不用引脚通过10K电阻接电源;(6)总线尽量短,尽量保持一样长度;(7)两层之间的布线尽量垂直(减少耦合);(8)发热元器件尽量避开敏感元件;
(2)PCBt线
1.要有良好的地线层(良好的地线层处处等电位,不会产生共膜电阻耦合,也不会经地线形成环流产生天线效应);
2.走线保持足够距离(对于可能出现有害耦合或辐射的两根线要保持足够的距离);
3.长线加低通滤波器(走线尽量短捷,不得已的长线应当在合理的位置插入C、RC
或LC低通滤波器);
4.除了地线,能用细线的不要用粗线(因为PCE上的每一根走线既是有信号的载体,有是接受辐射干扰的干线,走线越长、越粗,天线效应越强)
(3)布线宽度与电流
(4)PCE板堆叠与分层
(5)元件的布局原则
第三天
原理图设计初步
a.原理图环境下的菜单栏
(1)文件基本概念
groupingrelated
1•管理一个项目(共享文件,更改项目名字,利用workspace将相关文件分组
projects)
2.文件组织图(workspace宀project宀document)
(2)新建项目
1.建立工作空间
2.新建项目
3.添加源文件(原理图)
(3)文件转换
1.FiletImportWizard
2.knowledgecentertenvironmenttmovingformothertools
(4)视图操作
缩放查看
1.Ctrl+鼠标滚轮
2.Ctrl+鼠标右键
3.PageUp禾口PageDown
移动查看
1.右键移动
2.Shift+鼠标滚轮
3.按下滚轮上下移动
(5)格点Grid
(6)单位转换ViewtToggleUnit
(7)项目设置
ProjecttProjectOptions
b.原理图下的工具栏
(1)视图操作
1.适合当前所有对象的视图对號%心'阿旳比
2.适合当前所选对象的视图
.ZoorriArea
(2)实用工具
j士▼与F当〒I)WO”肆〒
1.插入基本图形文字
2.元件对齐方式
3.插入电源网络
4.插入常见元件
5.插入激励源
6.结点工具(cycle对默认的结点参数进行循环更改)
(3)DocumentOptions
1打开方式(1.双击原理图的工作区的外围空白区;2.Design宀DocumentOption;3.原理图的
工作区右击tOptions)
2.
显示边界
原理图图纸方向
显示参考区
标题框格
式
概念:
1.参考区(如图示为A1参考区)
2.结点
Grids
[/Snap
[ ElectricalGrid [/Enable GridRange 电气结点(在连接 wire时在3mil内自动搜索有电气属性的结点) 3. 首先,执行Design-DocumentOption,打开文档属性对话框,设置其中title 等参数。 其次,执行Place-TextString,按TAB键,将Text属性中设置为"二title",并将TextString放在标题栏的title的右侧。 其他同设置,当输入"="后,会 自动提示。 第三,执行Tool-SchematicPreferenee,切换到GraphicEditing,选中其中的ConvertSpecialStrings。 单击OK后,你会发现见面的标题栏中的内容都显示出来了,如果没有设置的参数以*号表示出来 (4)prefereneesetting(优先项) 中英文对照 Schematic一General 选项 m自角拖拽⑹ JIOptimizeWiresBuses② 繭帀牛害燃3 才使能IcYIxm编辑⑥ 込Ctrl十歆击打开方块电賂 □话换十宇1 显示Cross-Overs 司Pin说明 2方块电賂登录用法 Y1端口说朋IZ未连接从左到右 包含團贴板 7]No-ERCMakers/誉数设舌 触置时自动増重 主要的1从属的匸 [□移除前导零 Alp辰数手下标 。 Alpha.频手的 閃差数 名5數里孑 馆号地 文档范国慮岀和迭择 CurrentDocument 默认块方块电路尺寸 绘制区域 llSOOnilx磁QmJ 292,1mmx193.04mm NoDefaultTemplateFile Zone V 方块电路类屮曲 DefaultPo'AerObjectNames DefaultBlankSheetSize A4 ▼ Options彳DragOrthogonal ■JIOptimiseWtres&Buses ■JComponentsCutWires ■JBiablEln-PlaoeEciting y]CIKL-rCcuijIeClideOpensSheet □CorvtftCrcsj-Junctiofts OsplayCross-Overs yJPiiiDinecton IndudewithCipbcard j/|No-ERCMarkersVParametErSets Autu-IncrementDuringPlacerrent Primary1Secondary1 RemoveLeadingZeroes AlphaNumericSuffix 9Alpha■Numeric PinMargin Name5NumberB OoGumentscopeforfilteringandselection 匚urrentDocument DrawingArea USOOnnllM75O0md 292.1mmx193r04nwi Defaults Oear]Ewk“J TemplateNaDefaultTemplatieFie PortCrossRtferences Name ▼ LocationStyle Zone ▼ Sheet: Style □剪贴板蜃数心 □添加檯板至iJClipboard巴 转化特硃串侧 对象中右回了对魚电气主热点①N自动馳国□信号'悟定⑤』轴茹楡查P确^髓存祐猜除了撞饌手冊蜃敎了单击猜除选顶□移动点击到所选二I—苴拖捡 颜色选顷 原始的… 指针 自动的畫方块电路入口 保护锁定的对象 洞方块电路入口和揣口使用”「ne沾新巨 Opbcns PHCipbcardReference AddTemplatetoClipboard 3ConvertSpecialStrings 」CenterofObject 71ObjectsElectric制HotSpot J|AutoZoom l/igie'"Negatior DoubleClickRimsInspectDr [HConfirmSelectionMEmDryClear V]MarkManualParameters J|OickClearsSelection □ShiftClickToSelect AlwaysDrag AntePanOptions 匡GroupUndo CdorOptons Se*Eebons 匚ur吕or IPlaceSheetEntriesautomatiallY [|ProtectLockedObjects 4SheetEntriesandPortsuseHarnessColor CursorType 纵向 dA4.SthDot -JA,4_portraithSchDot 2007/3/A1&23 2007/3/916;23 AltiumSchemjti... AltiumSchemata. 11KB 11KB UpdateTemplate 第四天 原理图设计进阶 a. (1)断线操作 EdittBreakwire(在preferenee中SchematicBreakwire (2)模板设置 DesigntTemplatetSetTemplateFileName 打开 -AltiumDesignerOS*Templates 利用引用模板来完成题目的设置 (3)元器件操作 1•寻找元件(Search;检索栏中输入Component的名称;列表中直接键入要查找的元件) Libraries... Search... ——□■■■F严 MCU8951.SCHUB T I4V M ▼ L ▼-r 检索栏 Componerit Foolpfir^ rJBell BUNER …JCap CAP 1 JCapPol2 ELECAP QCapPd3 ELECAP ■JLEDO LED -Jjj 列表 rtii—hezv 15components Simple r LibrariesSearch Filtejs Field Add「-ith'-'--r■ OperatorValue Name▼ equals” 1W equals▼ 1H equals二| TF Scope Searchin Components Hl 9Availablelibraries Libranieson盟出 5ReHneIasisearch Palh »Advanced Path: SALTIUMDESIGNEFtO9\Librarji\ FileMask 0 IncludeSubdirectories MK E Advaneed /iearch HdpeT. Favorites... Cancel LibrariesSearch Helper r QueryHelper 2•修改元器件属性 Designatoi ZMstole_Locked 注释 匸EHimwii Deuxon Caparilni liniqu«Id NJMDNIU ^tandaid ScbraipNane ]T^bleNwie ConAcuaceri LocaiioiX Diierfialiam Made 引脚编辑 EdlPnf 1[ PauV1 LdCk«d *ChM« MCU0951.SCHLIB None ! >pe Simdlafaon勺gndIrdegjAy Ntame CAPCap 信号完整性分析 DesaiptionC-apficihai 230 1YTOO CAP 甸Ffidpfliril (9Deflitm Nonral □ LLocked Miirortd i封装 Non= □ShewAllPiflsOnSh&Bi[E^en孑HkHen) |Locd匚olan RejOave... 3•放置元器件 4•原理图连线(布线方式的切换Shift+Space: 直角、45度角、任意角) 5•元器件删除 6•元器件整体选择、移动 U? 第五天 b. (1)元件 1.移动(Move) 2•拖曳(Drag)Ctrl+鼠标拖拽 (2)元件复制(Cope) 1.Shift+鼠标拖拽 2.Ctrl+CCtrl+V 3.橡皮印章(RubberStamp快捷键Ctrl+R) (3)网络标号(Net) (4)快速连接多个引脚的操作(比方说连单片机的I/O与某些芯片的连接) PAO(ADC0) PAI(ADC1) PA2(ADC2) PA3(ADC3) PA4(ADC4) PA5(ADC5) PA6(ADC6) PA7(ADC7) 先建立连接关系,再使用Drag操作 IP PAO(ADC0) PAI(ADC1) PA2(ADC2) PA3(ADC3) PA4(ADC4) PA5(ADC5) PA6(ADCC) PA7(ADC7) DO DI D2 D3 D4 D5 D6 D7 VOUT REF+ REF- NC 10 14 22 DAC-8 (5)总线(Bus) 1.总线规则 2.总线入口(BusEnter) 总线绘制接入总线入口 u? 8 DO DI D2 D3 4 D5 D6 D7 : 0) : D 33) : 5) X) : 7) 38 ./T 然后明细 databusIO^.71 40datahusOy^9databusly 38databus2y 37databus3ydatabus4y 35.(iatabus5/予3y 第二步 建立网络标号先总线命名 (6)元件注释 XqqIsfitportsJjfindw^tlp/•三,FindCompontnt.-. |riUp/DrtiiKiertidKy ParajfteterMana(: er.a, Footprint・・ Fr&m^LiBrtri»□». UpdtttFufAAettrxFro®Dittbtst■… AxbitotaleSchematics.. — .5chematic.. RtstiDuplictt*Schtiih«ticD«si{nat«rs.,AnnoSchtmaUciQ^ietly.・, F&rctAjLnot*.ttAllSeKem*ti«.t- BackAxmot^KSchefnatics NumberSchenaticSti^elE.「. B^vdlLevtlAnn^tftU■■“Ctrl+L AxmotattCoapiltdSht«tx.... fSignalIntegrity. ISportFTGAFinFiltrPGASipitlMuft£tr..・ PCBTcFFGAFr^jeetWutrd Convert /^roxx.Probt _尸CrdstStleelMod« SelectPCBCompoxients Confipw®FinSw*ppixi Schen^tic£rt£er4iic・$… 注释次序 注释参数 自动注释 (7)电气规则检查 ProjecttCompileDocument ProjsetPl*c«DtxiToolsRtportxWindcrw 门eRxurtierdShtetlSehjnc CompilePCBProjectexample-FrjPcb 电气规则屏蔽(CompileMask) £lhc«Qtxipi卜fid$txlinden耳 余曲■_.泸疋I*9eI, B3Xfairy flirt■… 午*Muiuifcl工uwtii也日 尹P£F«"FeI : firt g»tUb*l 莎Ffltt Off^h+ifctG.wui*ctwM$h“ILS]nbol3直制SbtviEnltf Dtvi.c i*X-E;t>ir*cUvttAWtriiig : 」TustE,r■上 QrttLILfIoaiIe B*t Cap O.luF VCC5 鼬PaC Ptat* XustruBAEii. ItltV*ctwI前鹉 Slinral'nx [CB Ds££«rtutk«1Pkar fwipiltW■毗 是否屏蔽 第六天 原理图设计提高 a. Plk.e«D«11ptTooli Bj|iEntry RtpdrtiTindlowM*lp ¥ManutlJunction F^werPort KttLtbtl U1 & Fot;t 0! £fSheetCoimector L- PBO(XCK/TO) I PB1(Tl) Sh*ttS/mbftl PB2(A1N0/1NT2) J 台制Ektry p PB3(AiNl/OCO) DeviceSheetSymbol E- PB4(S
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- AltiumDesigner 操作 大全