习题1门电路和组合逻辑电路.docx
- 文档编号:24699562
- 上传时间:2023-05-31
- 格式:DOCX
- 页数:37
- 大小:233.73KB
习题1门电路和组合逻辑电路.docx
《习题1门电路和组合逻辑电路.docx》由会员分享,可在线阅读,更多相关《习题1门电路和组合逻辑电路.docx(37页珍藏版)》请在冰豆网上搜索。
习题1门电路和组合逻辑电路
第20章习题门电路和组合逻辑电路
S10101B
为实现图逻辑表达式的功能,请将TTL电路多余输入端C进行处理(只需一种处理方法),Y1的C端
应接,Y2的C端应接,
AB
(a)(b)
解:
接地、悬空
S10203G
在F=AB+CD的真值表中,
A.2个
C.3个
解:
D
F=1的状态有(
)。
B.
D.
S10203N
某与非门有A、BC三个输入变量,当B=1时,其输出为()。
A.0
c.AC
解:
C
B.1
D.AC
S10204B
在数字电路中,晶体管的工作状态为(
A.饱和
C.饱和或放大
解:
D
)。
B.放大
D.饱和或截止
S10204I
逻辑电路如图所示,其逻辑函数式为()。
A.ABABb.AbAB
C.ABABD.ABA
解:
C
B
A
S10204N
已知F=AB+CD,选出下列可以肯定使F=0的情况(
)。
A.A=0,BC=1
C.C=1,D=0解:
D
B.B=C=1
D.AB=0,CD=0
S10110B
三态门电路的三种可能的输出状态是
解:
逻辑1、逻辑0、高阻态
S10214B
逻辑图和输入A,B的波形如图所示,分析当输出F为“1”的时刻应是()。
A.
F
AB+AB
B.
F
ABAB
C.
F
AB+AB
解:
C
S10216B
图示逻辑电路的逻辑式为()。
B
S10211I
图示逻辑电路的逻辑式为()。
A.
F
ABAB
B.
F
ABAB
C.
F
(AB)AB
解:
B
S10212I
逻辑电路如图所示,其功能相当于一个()。
A.门
B.与非门
C.异或门
解:
C
/1
Ln_rL
5)(
b)
S10217B
逻辑图如图(a)所示,输入A、B的波形如图(b),试分析在ti瞬间输出F为()。
A.“1”
B.“0”
C.不定
解:
B
S10218B
图示逻辑符号的逻辑状态表为()。
解:
B
F的波形为()。
S10219B
逻辑图和输入A的波形如图所示,输出解:
(b)
S10220B
图示逻辑符号的状态表为()。
A.B.
A
B
F
A
B
F
0
0
0
0
0
0
0
1
0
0
1
1
1
0
0
1
0
1
1
1
1
1
1
1
4~1
匸—LL—L
~L
Ca)
L_TU~LT
tb)
C.
(c)
A
B
F
解:
C
0
0
1
0
1
1
1
0
1
1
1
0
S10221B
逻辑图和输入
A,B的波形如图所示,分析当输出
A.
t1
B.
t2
C.
t3
解:
A
F为“1”的时刻,应是()。
fi/ih
A.t1
B.t2
C.t3
解:
c
S10217I
图示逻辑电路的逻辑式为()。
S10225B
逻辑门电路的逻辑符号如图所示,能实现F=AB逻辑功能的是()。
舟尸曲廿F
解:
(a)5)(b)(c)
S10214I
逻辑图和输入A,B的波形如图所示,分析当输出F为"0"的时刻应是()。
用-11I'r
/<_rrLrn_m
htlh
A.
F
AB
C
B.
F
(A
B)C
C.
F
AB
C
解:
A
S10221I逻辑图和输入
“0”的时刻应是(
A.t1
C.t3
解:
C
A,
B的波形如图所示,分析当输出
)。
B.t2
S10222I逻辑图和输入
“0”的时刻应是(
A.t1
B.t2
C.t3
解:
B
A,
B的波形如图所示,
)。
分析当输出F为
A—pl
fi——
I
号hti
S10226B
三态输出“与非”门电路的输出比正常的
A.高电平
B.低电平
C.高阻
解:
C
“与非”门电路多一个状态是
)。
S10229B
逻辑图和输入A,“1”的时刻应是(
A.
B.
C.
解:
C
ti
t2
t3
B的波形如图所示,分析当输出F为
■n*~L
)。
.4一
H—
>1
划1尸
11L
!
/i
Jih
S10209B
逻辑符号如图所示,其中表示“与非”门的是(
解:
(d)
U)(b)(c)(d)
“异或”
门的逻辑式为(
A.
F=AB+AB
B.
F=AB+AB
C.
F=ABAB
解:
C
S10223I
图示逻辑电路的逻辑式为
A.
FA(BC)
B.
FA(BC)
S10210B
(
)。
)。
A
C.解:
A
ABC
S10401I
已知各逻辑门输入A、B和输出F的波形如下图所示,要求写出F的逻辑表达式,并画出逻辑电路。
•5
•-»«
■i-ia-1
■»«■
F
nL
(a)
川—n
--亠-i--1
B"T'"1
RTL
:
:
;
厂
TUT1
jirLAnr
(b)
A一
&
(u)
一F
R—
丄一
=11
(l»)
F'=A^8=A®H
ff-
^-F
S10503B
写出如图所示电路的输出函数Y的表达式,并分析逻辑功能。
解:
逻辑函数Y的表达式
£ABC
yAY__BY__CY1
AABCBABCCABC
ABC(ABC)
ABC
(ABC)
ABC
ABC
列出真值表:
ABC
Y
ABC
Y
000
1
100
0
001
0
101
0
010
0
110
0
011
0
111
1
由真值表可知,当A、B、C三个变量的取值一致时,即该电路具有“判一致”的逻辑功能。
Y=1,否则Y=0。
S10504B
证明图(a)、(b)两电路具有相同的逻辑功能。
图
(a)逻辑函数
Y的表达式
Y
AB
Ab
图
(b)逻辑函数
Y的表达式
Y
(A
B)(A
B)
AA
AB
AbbB
AB
Ab
解:
可见,两电路具有“异或”的逻辑功能。
.1
H
(b)
S10505G
只有当3个危险报警器中至
为提高报警信号的可靠性,在有关部位安置了3个同类型的危险报警器,
少有两个指示危险时,才实现关机操作。
试画出具有该功能的逻辑电路。
CBA
L
000
0
001
0
010
0
011
1
100
0
101
1
110
1
111
1
真值表如下:
解:
在危急情况下,报警信号A、B、C为高电平1,且当输出状态F为高电平1时,设备应关机。
其
由真值表可写出“与或”表达式:
LABCABCABCABC化简为:
LABBCAC逻辑图,如下图所示。
或者:
用与非门
LABBCAC
=ABBCAC=ABBCAC其逻辑电路略。
S10504N
某设备有开关A、B、C,要求:
只有开关A接通的条件下,开关B才能接通;开关C只有在开关B接通的条件下才能接通。
违反这一规程,则发出报警信号。
设计一个由“与非门”组成的能实现这一功能的报警控制电路。
解:
由题意可知,该报警电路的输入变量是三个开关A、B、C的状态,设开关接通用1表示,开关断开用
0表示;设该电路的输出报警信号为F,F为1表示报警,F为0表示不报警。
可列出真值表:
根据真值表做出卡诺图如下图(a)所示。
利用卡诺图对逻辑函数进行化简,得到最简逻辑表达式:
FABBCABBC
根据逻辑表达式画出逻辑图,就得到题目所要求的控制电路如图(b)所示。
ABC
F
000
0
001
1
010
1
011
1
100
0
101
1
110
0
111
0
“异或门”当做“反相器”使用如果可以,其输入端应如何处理并画出
■『VIIfI
S10405G
可否将“与非门”、“或非门”电路图。
解:
如右图所示。
S11101I
组合逻辑电路的设计步骤为:
(1);
(2);(3)简化和变换逻辑表达式,从而画
出逻辑图。
解:
⑴由电路的功能要求,列出真值表;
(2)由真值表写出逻辑表达式;
S11102B
分析组合逻辑电路的步骤为:
(1);
(2);
(3);
(4)根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。
解:
由逻辑图写出个输出端逻辑表达式、化简和变换各逻辑表达式、列出真值表
S11102I
如图所示逻辑图,逻辑表达式Fi=
。
解
F1A^110•FFiBB
0—1
S11201I
如图所示逻辑电路其逻辑表达式为()。
A.
Y
A
B
B.
Y
(A
B)(A
B)
C.
Y
A
B
D.
Y
A
BA
B
解:
D
S11202B
组合逻辑电路任何时刻的输出信号与该时刻的输入信号
(),与电路原来所处的状态(
)。
A.无关,无关
C.有关,无关解:
C
B.无关,有关
D.有关,有关
S11202I
半加器的本位和输出端的逻辑关系是()。
A.与非B.或非
C.与或非D.异或
解:
D
解:
A.V、
B.x、C.x
l—YB-r-
&
n
&JL
甘丄0二
S11203G
已知F
ABCCD选出下列可以肯定使
F0的情况是()
A.
A
0,BC1
B.B1,C1
C.
C
1,D0
D.BC1,D1
E.
AB
1,CD0
解:
D
S11203N
图示为一简单的编码器,其中E、F、G是一般信号
量,为二进制代码变量。
今令AB=10,则输入的信号为
A.EB.F
C.G
解:
B
S11301B
编码器,译码器,数据选择器都属于组合逻辑电路。
()
解:
V
S11301N
全加器的输出不仅取决于输入,同时还取决于相邻低位的进位,因此说全加器属于时序逻辑电路。
()
解:
x
S11302B
用二进制代码表示某一信息称为编码。
反之把二进制代码所表示的信息翻译出来称为译码。
()
解:
V
S11302G
在下列电路中,试问哪些电路能实现YAB的逻辑关系
S11102G
一个三变量排队电路,在同一时刻只有一个变量输出,若同时有两个或两个以上变量为1时,则按A、
B、C的优先顺序通过,若FA=1表示A通过,Fb、Fc为1表示B、C通过,Fa、Fb、Fc为0时表示其不通过,则表示变量A、B、C通过的表达式:
Fa=,Fb=,Fc=。
解:
a、AB、ABC
S11213B
半加器逻辑符号如图所示,当A“0”,
A.C0、S1
B.C1、S0
C.C0、S0
解:
C
B“0”时,C和S分别为()。
A.
S
A
B、
C
AB
B.
S
Ab
AB
、C
AB
C.解:
A
S
a
B、
C
AB
S11218B
半加器的逻辑图如下,指出它的逻辑式为()。
B.
C=0、S=1
Ai-
y
—St
C.
Ci=1、S=1
臥一
解:
C
Gi-
crcu
-CT
S11219B
全加器逻辑符号如图所示,当Ai=“1”,Bi=“1”,G-i=“1”时,C和S分别为()。
A.C=1、S=0
S11207B
全加器逻辑符号如图所示,当Ai=“1”,Bi=“1”,
A.C=0、S0B.C1、S1
C.G1、S0
解:
C
6=“0”时,。
和S分别为()。
S11206B
半加器逻辑符号如图所示,当A“1”,B“1”时,
A.C=0、S=0B.C=0、S=1
C.C=1、S=0
解:
C
C和S分别为()。
A一
-5
B-
co
S11403B
设计一个半加器电路(要求:
列出真值表,写出逻辑式,画出逻辑电路)
解:
由半加器概念即只考虑两个一位二进制数A和B相加,不考虑低
位来的进位数称半加:
列出半加器真值表(a),其中,S为本位和数,C为向高位送出进位数由真值表可直接得出逻辑式:
SABAB、CAB
由逻辑式可画出逻辑电路(b)。
(a)(b)
)。
S11404I
写出图中所示电路的最简“与或”表达式。
解:
F=AABBABCAAB
AABBABC
AAB
=ABCABCAB
ABABC
A—
II
用最简单的组合电路实现之。
Ml
□—Y
S11501B
写出如图所示电路的逻辑表达式,并将其化简再
解:
YABAABB
AB(AB)(AB(AB)ABABA
最简电路如下图所示。
S11220B
图示逻辑电路的逻辑式为(
A.
F
A
B
C
B.
F
A
B
C
C.FABC
解:
C
S11213I
逻辑电路如图所示,其逻辑功能相当于一个()。
A.“与”非门
B.“异或”门
C.“与或非”门
解:
C
S11501G
组合逻辑电路设计:
某产品有A、B、C、D四项质量指标,A为主要指标。
检验合格品时,每件产品如果有包含主要指标A在内的三项或三项
以上质量指标合格则为正品,否则即为次品。
试设计一个全部用“与非门”组成的结构最简的正品检验机。
解:
(1)对于A、B、C、D中任何指标,合格时用1表示,不合格时用0表示,检验结果正品用1表示,次品用0表示,列真值表如(a)。
(2)化简
作卡诺图(b),得表达式:
YABDACDABC
ABDACDABC
(3)逻辑电路如图(c)。
S11502G
用“与非门”设计一组合逻辑电路,输入为四位二进制数,解:
L(A,B,C,D)「9,10,11,12,13,14,15,)
LABACADABACAD
当数N9时,输出L
ff-
c
1
D—
。
一
J
r
1,其余情况L0。
S11405I
有一个能将两个一位二进制数A、B进行比较的数字比较器,其逻辑状态列于下表中。
试写出各输出
输入
输出
AB
Y1(A>B)Y1(AvB)Y1(A=B)
的逻辑式,并画出逻辑图。
输入
输出
AB
Y1(A>B)Y1(A
00
01
10
11
001
010
100
001
解:
填写真值表:
写出各输出的逻辑式:
ft
Y3
Y1AB
Y2AB
Y3ABAB
逻辑图如右图所示。
S11505B
分析如图所示的逻辑电路,做出真值表,说明其逻辑功能。
解:
该电路为“判奇电路”一一输入为奇数个“1”,输出为“1”。
(真值表如下所示)
AjBCD
0100
—--k-—---------.---X.
0!
00
l卜——P-=ifr-™==-——
00I1
I■■■■・■・・・■■■■■H
0!
10
0!
10
I■■■KB■・卜・IB・・■_・■■■■・N■■■Idl■■!
■■■■■■I
0I11
0\11
1
1
1
1
1
1
1
1
0
0_
0_
0
1_
1~
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
Y
0
1
1
0
1
0
0
1
1
0
_0
1
0
-1
1
0
S11503I
试设计一个三变量的“判奇电路”
A
B!
C
Y
0
0i0
0
-―0—T
011
1
0
10
1
0
11
Uba-—aa_mt”1彳』亠4«—mm—--
00
0
1
1
1
0]1
0
1
140
01
1
1i1
1
解:
真值表如下所示:
S11503I
如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码
(a)5(b)6
(c)7
3、
1.F(A,B,C)
(0,124,5,7)
2.F(A,B,C,D)
(2,3,6,7,8,10,12,14)
3.F(A,B,C,D)
(0,1,2,3,4,6,8,9,10,11,12,14)
并化简写出最简与或表达式。
2.
00011110
0
1
1
0
1_
1
1
Lx
1
1
0
ABC
00
01
2
%0
01
11
10
0
0
1
1
0
0
1
1
1
0
■0
1
1
0
0
~—一一_
1
解:
分别将题中给定的逻辑函数卡诺图画出如图所示,
F二B+AC+AC
F=AC+AD
出状态
码
4、
(a)
(b)
(c)
编码器的逻
把某种二进制代码转换成某种输将某种状态转换成相应的二进制代把二进制数转换成十进制数
辑功能是(
S11503I
1、用逻辑代数的基本公式和常用公式化简下列逻辑函数:
F1ABABA
F2
ABCABCABC
ABCAB
F3
ABC
DABCD
F4
ABAC
BCA
C
解:
F1
ABAB
A
A(B
1)ABA
B
F2
ABCABC
ABC
ABCAB
AC(B
B)
AC(BB)
ABAB
F3
ABC
D
ABCDABCD
ABCD
1
F4
ABAC
BC
A
CA(B1)
ToBC
CACB
C1
2、证明下列异或运算公式。
A0A;A1A;AA0
);AA1
1;ABABA;ABAB
解:
A
0A0A0A;
A1A1A1A
;AAAAAA
0
A
AA
AAA
A
A1
AB
AB
ABAB
AB
ABABABA;
ABAB
ABA
B
用卡诺图化简下列函数。
5、译码器的逻辑功能是()。
(a)把某种二进制代码转换成某种输出状态
(b)把某种状态转换成相应的二进制代码
(c)把十进制数转换成二进制数
十二、[共8分]
两个输入端的与门、或门和与非门的输入波形如图所示,试画出其输出信号的波形。
Fi
Lm
F2
F3
(b)
解:
设与门的输出为Fi,或门的输出为F2,与非门的输出为F3,根据逻辑关系其输出波形
如图所示
20-0005、若各门电路的输入均为A和B,且A=0,B=1;贝U与非门的输出为或非
门的输出为,同或门的输出为。
20-0006、逻辑代数中有3种基本运算:
、和。
A.或非,与或,与或非B.与非,或非,与或非
C.与非,或,与或D.与,或,非
)、
20-0007、逻辑函数有四种表示方法,它们分别是()、(
()和()。
答案1.真值表、逻辑图、逻辑表达式、卡诺图;
20-0008、将2004个“1”异或起来得到的结果是(
A、1010B、0101
C、1100D、1101
2)、和逻辑式AABC相等的是()
A、ABC
B、1+BCC、A
D、ABC
3)、二输入端的或非门,其输入端为
A、B,输出端为丫则其表达式丫=(
A、ABB、ABCAB
D、A+B
20-0010、若在编码器中有50个编码对象,则要求输出二进制代码位数为位
.6C
N=()
20-0011、若所设计的编码器是将31个一般信号转换成二进制代码,则输出应是一组
位的二进制代码
A.3B.4C.5D.6
4.逻辑表达式A+BC=()
A.A+BB.A+C
C.(A+B)(A+C)
D.B+C
8.组合电路设计的结果一般是要得到()。
A.逻辑电路图B.电路的逻辑功能C.电路的真值表D.逻辑函数式
3、YABAC,y的最简与或式为;
丫ABC;
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 习题 门电路 组合 逻辑电路
![提示](https://static.bdocx.com/images/bang_tan.gif)