基于Quartus六十进制计数器的设计.docx
- 文档编号:24668630
- 上传时间:2023-05-30
- 格式:DOCX
- 页数:17
- 大小:259.95KB
基于Quartus六十进制计数器的设计.docx
《基于Quartus六十进制计数器的设计.docx》由会员分享,可在线阅读,更多相关《基于Quartus六十进制计数器的设计.docx(17页珍藏版)》请在冰豆网上搜索。
基于Quartus六十进制计数器的设计
ThismodelpaperwasrevisedbyLINDAonDecember15,2012.
基于Quartus六十进制计数器的设计
EDA技术实践课程设计
课程EDA技术实践课程设计
题目六十进制计数器
院系电气信息工程学院电气系
专业班级
学生姓名
学生学号
指导教师
2014年7月25日
EDA技术实践课程设计任务书
课程EDA技术实践课程设计
题目六十进制计数器
专业姓名学号
主要内容:
利用QuartusII设计一个六十进制计数器。
该电路是采用整体置数法接成的六十进制计数器。
首先需要两片74160接成一百进制的计数器,然后将电路的59状态译码产生LD′=0信号,同时加到两片74160上,在下一个计数脉冲(第60个计数脉冲)到达时,将0000同时置入两片74160中,从而得到六十进制计数器。
主要要求如下:
(1)每隔1个周期脉冲,计数器增1;
(2)当计数器递增到59时,进位端波形发生跳变,说明计数器产生进位信号,之后计数器会自动返回到00并重新计数;
(3)本设计主要设备是两片74160同步十进制计数器,时钟信号通过建立波形文件得以提供。
主要参考资料:
[1]朱正伟.EDA技术及应用[M].第2版.北京:
清华大学出版社,2013.
[2]李国洪.EDA技术与实验[M].北京:
机械工业出版社,2009.
[3]陈忠平,高金定,高见芳.基于QuartusII的FPGA/CPLD设计与实践[M].北京:
电子工业出版社,2010.
[4]杨颂华.数字电子技术基础[M].第2版.西安:
西安电子科技大学出版社,2009.
[5]阎石.数字电子技术基础[M].第5版.北京:
高等教育出版社,2006.
[6]康华光.电子技术基础:
数字部分[M].北京:
高等教育出版社,2000.
完成期限——
指导教师
专业负责人
2014年7月18日
目 录
1设计
六十进制计数器的功能要求:
(1)每隔1个周期脉冲,计数器增1;
(2)当计数器递增到59时,进位端波形发生跳变,说明计数器产生进位信号,之后计数器会自动返回到00并重新计数;
(3)本设计主要设备是两片74160同步十进制计数器,时钟信号通过建立波形文件得以提供。
图同步十进制计数器
打开QuartusII软件,建立一个项目文件,以画原理图为设计方法,再新建一个block文件:
点击New,在DeviceDesignFiles标签下选择第二项,点击OK。
2方案选择与电路原理图的设计
使用具有一定频率的时钟信号作为计数器的时钟脉冲作为同步控制信号,整体电路通过两片74160与其他门电路辅助等单元电路构成以实现置数进位功能。
图为六十进制计数器的总体电路原理框图。
图电路原理框图
单元电路一:
十进制计数器电路(个位)
本电路采用74160作为十进制计数器,它是一个具有异步清零、同步置数、可以保持状态不变的十进制上升沿计数器。
每输入10个计数脉冲,计数器便工作一个循环,并且在进位端RCO产生一个进位输出信号。
其功能表如表2-1所示,连接方式如图所示。
此片工作时进位端RCO在没有进位时RCO=0,因此第二片ENP·ENT=0,第二片不工作。
表2-1同步十进制计数器功能表
CLK
RD′
LD′
ENP
ENT
工作状态
×
0
×
×
×
置零
↑
1
0
×
×
预置数
×
1
1
0
1
保持
×
1
1
×
0
保持
↑
1
1
1
1
计数
在新建好的block文件的图形编辑窗口中双击鼠标,或点击图中“符号工具”按钮,或者选择菜单Edit下的InsertSymbol命令,即可对元件进行选择。
选择元件库中的others—maxplus2—74160。
点击工具栏中OrthogonalNodeTool按钮便可以对端子间进行连线,其中值得注意的是,点击工具栏中OrthogonalBusTool按钮可以通过总线进行连接,如图中四个输出端QA、QB、QC、QD可以通过一根总线连接但可表示四位输出,而输出符号Output的Pinname应改为Q0[3..0]。
图十进制计数器电路(个位)
单元电路二:
十进制计数器(十位)
本电路同样采用74160作为十进制计数器,如图所示。
当第一片进位端RCO进位即RCO=1时,第二片ENP·ENT=1,第二片开始计数工作,第一片每计10个数,第二片加1(十位),当加到59时,由辅助门电路接入置数端使计数器输出置0000,并重新开始循环。
由于第二片(十位)74160输出端线路并不繁杂,因此本单元电路的四位输出端可分别直接连接输出符号Output,以便于观察波形。
图十进制计数器电路(十位)
单元电路三:
置数与进位电路
通过创建波形文件,产生具有一定频率的时钟脉冲提供触发信号,通常称这个触发信号为时钟信号(CLOCK),记做CLK。
当系统中有多个器件需要同时工作时,就可以用同一个CLK信号作为同步控制信号,比如本电路中用到的同步十进制计数器(74160)。
在时钟脉冲的触发作用下,当第二片(十位)74160加到59时,便由此单元门电路接入置数端使计数器输出置0000,并重新开始循环。
点击图中“符号工具”按钮,或者选择菜单Edit下的InsertSymbol命令,在元件库中选择primitives—logic—nand4和not。
其中nand4表示具有四个输入端的与非门,辅助构成六十进制计数器;not为非门,实现反相功能,并能产生进位输出(高电平)。
图置数与进位电路
3元件选取与电路图的绘制
元件选取
元件的选取包括同步十进制计数器、与非门、反相器等,具体元件名称、型号、数量及用途如表3-1所示。
表3-1元件的选取
名称
型号
数量
用途
同步十进制计数器
74160
2片
联成六十进制计数器
四端子与非门
NAND4
1个
辅助构成计数器
反相器
NOT
1个
实现反相(非)的功能
电路图的绘制
首先用两片74160接成一百进制的计数器,然后将电路的第59状态译码产生LD′=0信号,同时加到两片74160上,在下一个计数脉冲(第60个计数脉冲)到达时,将0000同时置入两片74160中,从而得到六十进制计数器。
六十进制计数器的状态转换图如图所示,完整原理图如图所示。
00→01→02→03→04→05→06→07→08→09→10→11→12→13→14→15
↓
30←29←28←27←26←25←24←23←22←21←20←19←18←17←16
↓
31→32→33→34→35→36→37→38→39→40→41→42→43→44
↓
59←58←57←56←55←54←53←52←51←50←49←48←47←46←45
图状态转换图
图六十进制计数器原理图
4编译设计文件
QuartusII编译器的主要任务是对设计项目进行检查并完成逻辑综合,同时将项目最终设计结果生成器件的下载文件。
编译开始前,可以先对项目的参数进行设置。
编译完成以后,编译报告窗口CompilationReport会列出项目文件编译的相关信息的清单,如编译的顶层文件名、目标芯片的信号、引脚数目等等。
全编译的过程包括分析与综合(Analysis&Synthesis)、适配(Fitter)、编程(Assembler)、时序分析(ClassicalTimingAnalysis)这4个环节,而这4个环节各自对应相应的菜单命令,而且可以单独分步进行,也就是分步编译。
编译工作非常简单,单击快捷菜单中的StartCompilation按钮,或者单击菜单栏中Processing—StartCompilation,即可进行编译操作。
编译成功会弹出相应的对话框,内容为FullCompilationwassuccessful,如图所示。
图编译成功
5仿真设计文件
1、建立波形文件
建立波形文件用来为设计产生输入激励信号。
利用QuartusII波形编辑器可以创建矢量波形文件,后缀为.vwf。
步骤如下:
(1)选择QuartusII主界面File菜单下的New命令,弹出新建对话框(如图
所示);
图建立波形文件
(2)在新建对话框中选择OtherFile标签页,从中选择VectorWaveformFile,
点击OK按钮,则打开一个空的波形编辑器窗口(如图所示);
图空白波形编辑器
(3)将波形文件保存,并将原理图文件和波形文件一并加到项目之下(如图所示),点击省略号按钮,选择波形文件和原理图文件,点击AddAll即可。
图添加波形文件和原理图文件
2、输入信号节点
(1)执行Edit菜单中的InsertNodeorBus命令,或者在波形编辑器在编Name列的空白处单击鼠标右键弹出InsertNodeorBus对话框,如图所示。
图添加节点或总线
(1)
(2)点击InsertNodeorBus对话框中的NodeFinder...按钮,弹出NodeFinder对话框,在窗口中添加全部信号节点,如图所示。
图添加节点或总线
(2)
3、编辑输入信号
右键点击CLK—Insert—Value—Clock即可编辑时钟输入信号,如图所示。
图时钟信号的设置
设置好时钟输入信号后,将nRD输入端设置为高电平,如图所示。
这是由于本电路使用置数法实现功能进位,因此必须保证清零端始终接收无效信号。
图清零端的设置
4、仿真波形文件
QuartusII软件中默认的是时序仿真,如果进行功能仿真需要先对仿真进行设置。
六十进制计数器只需时序仿真即可辨别其设计的功能是否满足要求。
仿真过程的操作非常简单,选择QuartusII主窗口Processing菜单下的StartSimulation命令,或者直接单击快捷菜单中的StartSimulation按钮就可以开始进行仿真工作了,仿真成功就会出现如图所示的对话框。
图仿真成功
仿真的结果如图所示。
在时钟脉冲的触发作用下,可仿真出各个端子的输出波形。
由时序图可看出,若时钟输入脉冲的频率为f0,则Q00、Q01、Q02、Q03、Q10、Q11、Q12和Q13端输出脉冲的频率依次为1/2f0、1/4f0、1/8f0、1/16f0、1/32f0、1/64f0、1/128f0和1/512f0。
图仿真波形
仿真结果分析:
由于本六十进制计数器的时钟脉冲的参数设置为周期T=5ns,因此进位端在t=时输出进位信号,逻辑电平发生跳变,计数器在此时计数,如图所示。
图计数进位
6总结
本课程设计就六十进制计数器系统进行原理图设计,使用软件QuartusII进行了仿真,验证了设计的合理性和可行性。
具体内容包括:
1、设计了六十进制计数器的单元电路和整体电路,包括十进制计数器单元电路(个位)、十进制计数器单元电路(十位)、置数与进位单元电路、整体电路等等,通过QuartusII平台对数字电路进行设计,尤其是时序逻辑电路当中最常用的计数器。
本课程设计也是对日常生活中经常用到的数字电路逻辑器件—六十进制计数器进行设计,如一小时六十分钟,一分钟六十秒,只要将本设计中的时钟脉冲的频率进行更改就可以变成一个计时器了,将时钟脉冲频率改为1Hz,这样每隔1s计数器加1,当加到59时计数进位,如此完成一个循环,然后计时重新开始,这便是计时器的计时功能了;
2、根据设计任务指标进行了相应元件选取,包括同步十进制计数器、与非门、反相器等等。
在设计电路和画原理图的过程当中,得到了老师和同学的帮助,因此在此次课程设计当中学到了很多知识,让我对数字电路的基本器件和它们的工作原理有了更深层次的理解;
3、利用QuartusII软件进行了编译和仿真,仿真结果表明结果与理论相匹配;证明本课程设计的六十进制计数器符合基本逻辑功能要求。
参考文献
[1]朱正伟.EDA技术及应用[M].第2版.北京:
清华大学出版社,2013.
[2]李国洪.EDA技术与实验[M].北京:
机械工业出版社,2009.
[3]陈忠平,高金定,高见芳.基于QuartusII的FPGA/CPLD设计与实践[M].北京:
电子工业出版社,2010.
[4]杨颂华.数字电子技术基础[M].第2版.西安:
西安电子科技大学出版社,2009.
[5]阎石.数字电子技术基础[M].第5版.北京:
高等教育出版社,2006.
[6]康华光.电子技术基础:
数字部分[M].北京:
高等教育出版社,2000.
东北石油大学课程设计成绩评价表
课程名称
EDA技术实践课程设计
题目名称
六十进制计数器
学生姓名
学号
指导教
师姓名
职称
序号
评价项目
指标
满分
评分
1
工作量、工作态度和出勤率
按期圆满的完成了规定的任务,难易程度和工作量符合教学要求,工作努力,遵守纪律,出勤率高,工作作风严谨,善于与他人合作。
20
2
课程设计质量
课程设计选题合理,计算过程简练准确,分析问题思路清晰,结构严谨,文理通顺,撰写规范,图表完备正确。
45
3
创新
工作中有创新意识,对前人工作有一些改进或有一定应用价值。
5
4
答辩
能正确回答指导教师所提出的问题。
30
总分
评语:
指导教师:
年月日
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 基于 Quartus 十进制 计数器 设计