电子电工类时序逻辑电路.docx
- 文档编号:24436344
- 上传时间:2023-05-27
- 格式:DOCX
- 页数:22
- 大小:194.88KB
电子电工类时序逻辑电路.docx
《电子电工类时序逻辑电路.docx》由会员分享,可在线阅读,更多相关《电子电工类时序逻辑电路.docx(22页珍藏版)》请在冰豆网上搜索。
电子电工类时序逻辑电路
1.对双JK集成触发器74LS112引脚功能叙述错误的是
A.16脚是Vcc
B.8脚是GND
C.1脚是CP1
D.16脚是GND
答案:
D
2.图示74LS112中
表示
A.低电平时置1
B.低电平时置0
C.高电平时置1
D.高电平时置0
答案:
A
3.如图示74LS112的中CP引脚是
A.8号引脚
B.14号引脚
C.1号引脚和13号引脚
D.8号引脚和12号引脚
答案:
C
4.D触发器用作计数型触发器时,输入端D的正确接法是
A.D=0
B.D=1
C.D=
D.D=Q
答案:
C
5.以下图示中属于下降沿触发的是
A.图A
B.图B
C.图C
D.图D
答案:
C
6.如图所示为某触发器工作时前6个CP的波形,期间没有出现的功能是
A.保持
B.翻转
C.置1
D.置0
答案:
A
7.双D集成触发器CD4013的7号引脚是
A.VSS
B.VDD
C.1Q
D.2SD
答案:
A
8.下列哪项表示基本RS触发器的符号
A.
B.
C.
D.
答案:
A
9.图示74LS112的说法正确的是
A.内部有1个JK触发器
B.内部有2个JK触发器
C.内部有3个JK触发器
D.内部有4个JK触发器
答案:
B
10.如图所示波形,CP时钟脉冲第5个下降沿时,触发器实现的功能为
A.保持
B.翻转
C.置1
D.置0
答案:
B
11.双D集成触发器CD4013的时钟脉冲CP的引脚是
A.14脚
B.7脚
C.3脚与11脚
D.5脚与11脚
答案:
C
12.如图所示逻辑符号所表示的触发器是
A.RS
B.JK
C.D
D.T
答案:
C
13.JK触发器有()触发信号输入端。
A.一个
B.二个
C.三个
D.四个
答案:
B
14.十进制数13的8421BCD码为()。
A.00001101
B.00010011
C.00100011
D.00001011
答案:
B
15.D触发器当D=Q时,实现的逻辑功能是
A.置0
B.置1
C.保持
D.翻转
答案:
C
16.主从JK触发器的初态为0,JK=11时,经过2020个触发脉冲后,其状态变化及输出状态为
A.一直为0
B.由0变为1,然后一直为1
C.在0、1间翻转,最后为1
D.在0、1间翻转,最后为0
答案:
D
17.
在RS触发器的逻辑符号中表示
A.低电平时置1
B.高电平时置1
C.低电平时置0
D.高电平时置0
答案:
C
18.关于JK触发器的错误表述是
A.对于输入信号没有制约条件
B.不允许JK同时为1
C.允许JK同时为1
D.允许JK同时为0
答案:
B
19.主从RS触发器是在时钟脉冲CP的(),根据输入信号改变状态。
A.低电平期间
B.高电平期间
C.上升沿时刻
D.下降沿时刻
答案:
D
20.某计数器状态变化为000→101→100→011→010→001→000,则该计数器为
A.六进制加法计数器
B.六进制减法计数器
C.七进制加法计数器
D.七进制减法计数器
答案:
B
21.D触发器当D=
时,实现的逻辑功能是
A.置0
B.置1
C.保持
D.翻转
答案:
D
22.
在RS触发器的逻辑符号中表示
A.低电平时置1
B.高电平时置1
C.低电平时置0
D.高电平时置0
答案:
A
23.D触发器在CP脉冲有效的情况下能实现的功能是
A.置0和置1
B.置1和保持
C.置0和保持
D.保持和翻转
答案:
A
24.集成计数器74LS161是
A.十进制同步加法计数器
B.十进制异步加法计数器
C.十六进制同步加法计数器
D.十六进制异步加法计数器
答案:
C
25.仅具有置0和置1功能的触发器是
A.RS触发器
B.JK触发器
C.D触发器
D.T触发器
答案:
C
26.抗干扰能力较差的触发方式是
A.电平触发
B.主从触发
C.上升沿触发
D.下降沿触发
答案:
A
27.在主从型RS触发器中,当CP=0时
A.主触发器被封锁
B.从触发器被封锁
C.主、从触发器均打开
D.主、从触发器均封锁
答案:
A
28.数码可以串行输入、串行输出的电路为
A.编码器
B.移位寄存器
C.计数器
D.数码显示器
答案:
B
29.JK触发器,当CP=1→0时,J、K由00变成11,则触发器的状态为
A.1
B.0
C.保持
D.翻转
答案:
D
30.当集成计数器74LS192构成加法计数器时,CPD、CPU的接法是
A.CPU=1,CPD=1
B.CPU=1,CPD=CP
C.CPU=CP,CPD=1
D.CPU=CP,CPD=0
答案:
C
31.JK触发器中,当JK都接地时,则Q
A.置0
B.置1
C.保持
D.翻转
答案:
C
32.JK触发器中,当JK取值不同时,则Q等于
A.J
B.K
C.1
D.0
答案:
A
33.基本RS触发器改为同步RS触发器,主要解决的问题是
A.输入端的约束
B.输入端RS的直接控制
C.计数时空翻
D.不稳定状态
答案:
B
34.主从JK触发器的初态为0,JK=01时,经过2021个触发脉冲后,其状态变化及输出状态为
A.一直为0
B.由0变为1,然后一直为1
C.在0、1间翻转,最后为1
D.在0、1间翻转,最后为0
答案:
A
35.CP有效时,若JK触发器状态由1翻转为0,则此时JK输入端必定有
A.J=0
B.J=1
C.K=0
D.K=1
答案:
D
36.计数器的模是
A.触发器的个数
B.计数状态的最大可能个数
C.实际计数状态的个数
D.计数状态的最小可能个数
答案:
C
37.钟控同步RS触发器状态的翻转发生在CP脉冲的
A.上升沿
B.下降沿
C.CP=1期间
D.CP=0期间
答案:
C
38.集成计数器74LS161的预置数方式是
A.异步
B.同步
C.同步、异步都可以
D.无
答案:
B
39.基本RS触发器是()。
A.组合逻辑电路
B.单稳态触发器
C.双稳态触发器
D.无稳态触发器
答案:
C
40.JK触发器中,当JK取值相同时,则Q等于
A.J⊕Q
B.Q
C.1
D.0
答案:
A
41.JK触发器在J=1,K=0时,实现的功能是
A.置0
B.保持
C.置1
D.翻转
答案:
C
42.与非型同步RS触发器,CP=1期间,(),触发器维持原态。
A.R=0,S=0
B.R=0,S=1
C.R=1,S=0
D.R=1,S=1
答案:
A
43.JK触发器,若J=
,K=Q,则可实现的逻辑功能是
A.置0
B.置1
C.保持
D.翻转
答案:
D
44.主从JK触发器,当()时,不论原态如何,每来一个CP脉冲,触发器状态都要翻转一次。
A.J=0,K=0
B.J=0,K=1
C.J=1,K=0
D.J=1,K=1
答案:
D
45.JK触发器,若J=Q,K=
,则可实现的逻辑功能是
A.置0
B.置1
C.保持
D.翻转
答案:
C
46.触发器在触发脉冲消失后,输出状态将
A.随之消失
B.恢复原态
C.发生翻转
D.保持现态
答案:
D
47.D触发器有()触发信号输入端。
A.一个
B.二个
C.三个
D.四个
答案:
A
48.下列电路中不属于时序电路的是()。
A.同步计数器
B.数码寄存器
C.译码器
D.异步计数器
答案:
C
49.触发器与组合逻辑门电路比较,正确的是()。
A.两者都具有记忆功能
B.只有组合逻辑门电路具有记忆功能
C.只有触发器具有记忆功能
D.两者都没有记忆功能
答案:
C
50.JK触发器用作计数型触发器时,输入端JK的正确接法是
A.J=1,K=1
B.J=0,K=0
C.J=
,K=Q
D.J=Q,K=
答案:
A、C
51.双D集成触发器CD4013的引脚功能正确的是
A.14脚是电源端
B.6脚是置1端
C.5脚是输出端
D.10脚是置0端
答案:
A、B、D
52.基本RS触发器的真值表如图所示,则正常的逻辑功能有
A.Q=0,置0
B.Q=1,置1
C.Q保持不变
D.不定
答案:
A、B、C
53.同步RS触发器的电路如图所示,对其结构描述正确的有
A.电路由一个基本RS触发器加两个与非门构成
B.电路由两个基本RS触发器构成
C.CP时钟脉冲作为控制信号,RS作为输入信号
D.CP时钟脉冲作为输入信号,RS作为控制信号
答案:
A、C
54.关于图示74LS112的说法错误的是
A.内部有1个JK触发器
B.内部有2个JK触发器
C.内部有3个JK触发器
D.内部有4个JK触发器
答案:
A、C、D
55.D触发器用作计数型触发器时,输入端D的接法不正确的是
A.D=Qn
B.D=1
C.D=
D.D=0
答案:
A、B、D
56.基本RS触发器具备的功能是
A.保持
B.置0
C.置1
D.计数
答案:
A、B、C
57.能构成基本RS触发器的门电路部件有
A.与门
B.或门
C.与非门
D.或非门
答案:
C、D
58.若使主从JK触发器的输出状态由1变为0,则应使
A.CP1→0时,JK=01
B.CP1→0时,JK=11
C.CP0→1时,JK=01
D.CP0→1时,JK=11
答案:
A、B
59.以下对触发器的边沿触发方式叙述正确的是
A.下降沿是在CP=0时
B.上升沿是在CP=1时
C.下降沿是在CP由1→0时
D.上升沿是在CP由0→1时
答案:
C、D
60.用JK触发器可以构成
A.同步RS触发器
B.T触发器
C.基本RS触发器
D.D触发器
答案:
B、D
61.时钟脉冲有效时,若JK触发器状态由“0”变成“1”,则此时的输入J、K可能为()。
A.JK=00
B.JK=01
C.JK=10
D.JK=11
答案:
C、D
62.下列不属于时序逻辑电路的有
A.数据分配器
B.计数器
C.编码器
D.译码器
答案:
A、C、D
63.对于钟控同步RS触发器的功能,下列说法正确的是
A.RS=00时,实现保持功能
B.RS=01时,实现置1功能
C.RS=10时,实现置0功能
D.RS=11时,不允许
答案:
A、B、C、D
64.如图所示波形中可以得出,当
=0,
=1时,Q=1。
答案:
错误
65.集成JK触发器CC4027引脚如图所示,2号引脚为其中一个触发器的输出端。
答案:
错误
66.图示为T触发器的真值表。
答案:
正确
67.集成JK触发器CC4027的逻辑符号如图所示,说明CC4027中有两个JK触发器。
答案:
正确
68.74LS160为同步十进制计数器,74LS161是四位同步十进制计数器。
答案:
错误
69.用M进制集成计数器构成N进制计数器时,若M<N,则只需要一片M进制集成计数器。
答案:
错误
70.JK触发器的初始状态为0,当CP到来时,触发器状态变为1,说明触发器实现置1功能。
答案:
错误
71.JK触发器一定是下降沿触发。
答案:
错误
72.触发器是一种功能最简单的时序逻辑电路。
答案:
正确
73.用2片同步十进制集成计数器74LS160可接成二十九进制计数器。
答案:
正确
74.异步计数器中的触发器是在同一时钟脉冲的作用下同时翻转。
答案:
错误
75.2n进制计数器也称为n位二进制计数器。
答案:
正确
76.触发器的输出端
=0,则称触发器的状态为0状态。
答案:
错误
77.触发器的真值表、逻辑函数表达式以及对应的输入输出波形都能表示触发器的功能,且表示触发器的逻辑功能完全一致。
答案:
正确
78.同步十进制计数器74LS160接成同步六进制计数器时置零法和置数法均可采用。
答案:
正确
79.D触发器的输出状态始终与输入状态相同。
答案:
错误
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子电工 时序 逻辑电路