计算机组成原理试题.docx
- 文档编号:24226073
- 上传时间:2023-05-25
- 格式:DOCX
- 页数:38
- 大小:61.18KB
计算机组成原理试题.docx
《计算机组成原理试题.docx》由会员分享,可在线阅读,更多相关《计算机组成原理试题.docx(38页珍藏版)》请在冰豆网上搜索。
计算机组成原理试题
《计算接组成原理》作业三
二、单项选择题
1.8位定点原码整数10100011B的真值为()。
A.+0100011BB.-0100011BC.+1011101BD.-1011101B
2.若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码为( )。
A.原码B.补码C.反码D.移码
3.某数在计算机中用8421BCD码表示为001110111000,其真值为()。
A.398B.398HC.1630QD.1110011000B
4.下列逻辑部件中,()不包括在运算器内。
A.累加器B.状态条件寄存器C.指令寄存器D.ALU
5.在指令“ADD@R,Ad”中,源操作数在前,目的操作数在后,该指令执行的操作是()。
A.((R))+(Ad)-->(Ad)B.((R))+((Ad))-->Ad
C.(R)+((Ad))-->(Ad)D.((R))+(Ad)-->Ad
6.在ROM存储器中必须有()电路。
A.数据写入B.再生C.地址译码D.刷新
7.DMA传送控制的周期挪用法一般适用于()的情况。
A.I/O设备读写周期大于内存存储周期B.CPU工作周期比内存周期长很多
C.I/O设备读写周期小于内存存储周期D.CPU工作周期比内存存储周期小很多
8.在多级存储体系中,“cache——主存”结构的作用是解决()的问题。
A.主存容量不足B.主存与辅存速度不匹配C.辅存与CPU速度不匹配
D.主存与CPU速度不匹配
9.计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是()式计算机。
A.实时处理B.智能化C.并行D.冯·诺依曼
《计算机组成原理》作业四
三、计算题
1.对逻辑表达式Y=(A+B)(A+C)进行简化。
2.将二进制数+1100101B转换为十进制数,并用8421BCD码表示。
3.已知X=-0.1001,Y=-0.0101,要求用补码减法来运算X-Y=?
并给出运算过程。
4.有一条相对寻址的无条件转移指令,存于内存的01000000B单元中,指令给出的位移量D=111100B(补码表示),要求:
A.计算指令的转移地址
B.给出取该指令时PC的内容
C.给出该指令执行结束时PC的内容。
《计算机组成原理》作业五
1.请写出8位定点原码整数中能表示的最大正数、最小正数、最大负数和最小负数的机器数形式,并用十进制表示其数值范围。
2.由M1、M2构成的二级存储体系中,若CPU访问的内容已在M1中,则其存取速度为T1;若不在M1中,其存取速度为T2.现设H为命中率(CPU能从M1中直接获取信息的比率),问:
A.该存储体系的平均存取时间TA的计算公式是什么?
B.命中率H越大,TA越接近于哪一级存储器速度
3.冯.诺依曼结构的特点是什么?
4.某计算机系统共有五级中断,其中断响应优先级从高到低为1-->2-->3-->4-->5。
但操作系统的中断处理部分作如下规定:
处理1级中断时屏蔽2、3、4和5级中断;处理2级中断时屏蔽3、4、5级中断,处理4级中断时不屏蔽其它中断;处理3级中断时屏蔽4和5级中断;处理5级中断时屏蔽4级中断。
试问中断处理优先级(从高到低)是什么?
5.SRAM和DRAM的主要区别
6.基址寻址方式和变址寻址方式的应用场合有什么不同?
7.试述“中断允许”触发器的作用?
《计算机组成原理》作业六
1.一位8421码十进制计数器,其初始状态为9,加入_______个计数脉冲后,它有第一个进位数输出。
之后,每加____个计数脉冲后就有一个进位输出。
2.BCD码的含义是二进制编码的________,最广泛使用的一种BCD码是________。
3.若要在屏幕上显示或从打印机上打印汉字,必须将汉字的点阵信息(即汉字字形码)事先存储在计算机中。
对于16×16的汉字点阵,其字形码所占空间为___个字节。
4.若浮点数的尾数用补码表示,当运算结果的两位符号位和小数点后的第一位是________或____时,表明结果是规格化的数。
5.在补码一位乘法中,如果判断位YnY(n+1)=10,则下一步(但不是最后一步)的操作是将部分积加上_____,再向___移一位。
(设x为被乘数,y为乘数)
6.控制器的实现方法有三种,它们是以逻辑代数为基础的______和PLA设计,以及采用存储逻辑实现的_____设计。
7.子程序调用指令和转移指令均改变程序的________________。
8.通过改变微指令和微程序来改变机器的指令系统,这种微程序设计技术称之为_____________微程序设计。
9.当前正在执行的指令保存在CPU的________寄存器中;运算结果进位标志C保存在CPU的________寄存器中。
10.由于一个存储器芯片的容量和位数一般不能满足使用要求,所以通常将若干个芯片按_____和___两种方式相连接。
11.___RAM是利用触发器电路的两个稳定状态来表示信息“0”和“1”,故在不断开电源时,可以长久保持信息;__RAM利用电容器上存储的电荷来表示信息“0”和“1”,因此需要不断进行刷新。
12.某半导体存储器的地址码为16位,因此该机由地址码计算出的主存最大容量为________K个单元。
13.响应中断的必须满足以下三个条件:
(1)______;
(2)____;(3)一条指令执行完毕。
14.按数据传输宽度来分,I/O接口类型可以分成____和_____两种。
15.字节多路通道是一种简单的共享通道,它是建立在____的基础上,轮流为多台低速和中速外设服务。
选择通道数据的传送是以____方式进行,因此传送速率高。
16.80486是____位的微处理器,其芯片上集成了____KB的超高速缓存。
17.AS/400配有丰富的软件,这些软件包括系统软件、______、____、办公室自动化软件、数据库管理系统软件。
《计算机组成原理》作业七
1.运算器由()等部件组成。
A.ALU与主存B.ALU、累加器与主存C.ALU、通用寄存器和主存
D.ALU、累加器与通用寄存器
2.操作系统有4种不同类型,能对多台分布在不同位置上的计算机及其设备之间的通讯进行有效监护和管理的叫()
A.分时操作系统B.批处理操作系统C.网络操作系统
D.实时操作系统
3.当全加器的输入为()时,J=1且H=1。
(题中A,B为数据输入,J'为进位输入,J为进位输出,H为和)
A.A=B=1,J'=0B.A=B=J'=1C.A=J'=1,B=0
D.B=J'=1,A=0
4.右图所示逻辑电路中,当A=C=0时,Y为()(图略)
A.1B.0C.非(B*D)D.非(B+D)
5.已知字符“0”的ASCII码为30H,字符“9”的ASCII码前加上一个奇校验位后的数据信息为()
A.B9HB.39HC.89HD.09H
6.一般情况下两个变量之间可以有()种不同的逻辑微操作。
A.32B.16C.8D.4
7.可编程序逻辑阵列PLA其功能相当于()
A.其输入端为“与”门的集合,其输出端亦为“与”门的集合
B.其输入端为“或”门的集合,其输出端为“与”门的集体
C.其输入端为“与”门的集合,其输出端为“或”门的集合
D.其输入端为“或”门的集合,其输出端亦为“或”门的集合
8.在向下生长的堆栈中,如果入栈指令PUSHX的操作定义为:
SP←(SP)-1
M(SP)←M(X),则出栈指令POPX应定义为()
A.SP←(SP)-1M(X)←M(SP)
B.SP←(SP)+1M(X)←M(SP)
C.M(X)←M(SP)SP←(SP)-1
D.M(X)←M(SP)SP←(SP)+1
9.从控制存储器中读取一条微指令并执行相应操作的时间叫()
A.CPU周期B.微周期C.时钟周期D.机器周期
10.()微处理器是Intel80386/80486微处理器的下一代产品,它的性能比Intel80486又有较大幅度地提高。
A.AS/400B.80387C.80486DXD.Pentium
《计算机组成原理》作业八
1.运算器由()等部件组成。
A.ALU与主存B.ALU、累加器与主存C.ALU、通用寄存器和主存
D.ALU、累加器与通用寄存器
2.操作系统有4种不同类型,能对多台分布在不同位置上的计算机及其设备之间的通讯进行有效监护和管理的叫()
A.分时操作系统B.批处理操作系统C.网络操作系统
D.实时操作系统
3.当全加器的输入为()时,J=1且H=1。
(题中A,B为数据输入,J'为进位输入,J为进位输出,H为和)
A.A=B=1,J'=0B.A=B=J'=1C.A=J'=1,B=0
D.B=J'=1,A=0
4.右图所示逻辑电路中,当A=C=0时,Y为()(图略)
A.1B.0C.非(B*D)D.非(B+D)
5.已知字符“0”的ASCII码为30H,字符“9”的ASCII码前加上一个奇校验位后的数据信息为()
A.B9HB.39HC.89HD.09H
6.一般情况下两个变量之间可以有()种不同的逻辑微操作。
A.32B.16C.8D.4
7.可编程序逻辑阵列PLA其功能相当于()
A.其输入端为“与”门的集合,其输出端亦为“与”门的集合
B.其输入端为“或”门的集合,其输出端为“与”门的集体
C.其输入端为“与”门的集合,其输出端为“或”门的集合
D.其输入端为“或”门的集合,其输出端亦为“或”门的集合
8.在向下生长的堆栈中,如果入栈指令PUSHX的操作定义为:
SP←(SP)-1
M(SP)←M(X),则出栈指令POPX应定义为()
A.SP←(SP)-1M(X)←M(SP)
B.SP←(SP)+1M(X)←M(SP)
C.M(X)←M(SP)SP←(SP)-1
D.M(X)←M(SP)SP←(SP)+1
9.从控制存储器中读取一条微指令并执行相应操作的时间叫()
A.CPU周期B.微周期C.时钟周期D.机器周期
10.()微处理器是Intel80386/80486微处理器的下一代产品,它的性能比Intel80486又有较大幅度地提高。
A.AS/400B.80387C.80486DXD.Pentium
《计算机组成原理》作业九
1.运算器由()等部件组成。
A.ALU与主存B.ALU、累加器与主存C.ALU、通用寄存器和主存
D.ALU、累加器与通用寄存器
2.操作系统有4种不同类型,能对多台分布在不同位置上的计算机及其设备之间的通讯进行有效监护和管理的叫()
A.分时操作系统B.批处理操作系统C.网络操作系统
D.实时操作系统
3.当全加器的输入为()时,J=1且H=1。
(题中A,B为数据输入,J'为进位输入,J为进位输出,H为和)
A.A=B=1,J'=0B.A=B=J'=1C.A=J'=1,B=0
D.B=J'=1,A=0
4.右图所示逻辑电路中,当A=C=0时,Y为()(图略)
A.1B.0C.非(B*D)D.非(B+D)
5.已知字符“0”的ASCII码为30H,字符“9”的ASCII码前加上一个奇校验位后的数据信息为()
A.B9HB.39HC.89HD.09H
6.一般情况下两个变量之间可以有()种不同的逻辑微操作。
A.32B.16C.8D.4
7.可编程序逻辑阵列PLA其功能相当于()
A.其输入端为“与”门的集合,其输出端亦为“与”门的集合
B.其输入端为“或”门的集合,其输出端为“与”门的集体
C.其输入端为“与”门的集合,其输出端为“或”门的集合
D.其输入端为“或”门的集合,其输出端亦为“或”门的集合
8.在向下生长的堆栈中,如果入栈指令PUSHX的操作定义为:
SP←(SP)-1
M(SP)←M(X),则出栈指令POPX应定义为()
A.SP←(SP)-1M(X)←M(SP)
B.SP←(SP)+1M(X)←M(SP)
C.M(X)←M(SP)SP←(SP)-1
D.M(X)←M(SP)SP←(SP)+1
9.从控制存储器中读取一条微指令并执行相应操作的时间叫()
A.CPU周期B.微周期C.时钟周期D.机器周期
10.()微处理器是Intel80386/80486微处理器的下一代产品,它的性能比Intel80486又有较大幅度地提高。
A.AS/400B.80387C.80486DXD.Pentium
《计算机组成原理》作业九
1.逻辑代数化简:
Y=非A(BC)+ABC+非(A)非(B)C(3分)
2.将十六进制数E7.8H转换为八进制数和十进制数。
(4分)
3.设浮点数形式为阶符阶码尾符尾数,其中阶码(包括1位符号位)取4位补码,尾数(包括1位符号位)取8位原码,基为2。
请写出二进制数-110.0101B的浮点数形式。
(5分)
4.已知x=10101110,y=10010111,求:
(1)非x
(2)x+y(4分)
5.某计算机字长为8位,y=+0.00101,要求用求补及算术移位方法求得下列机器数:
(4分)1)[-0.5y]补
(2)[-2y]补(3)[-0.25y]补
问答题(共40分)
1.请分别写出8位无符号整数和8位无符号小数所能表示的最大二进制数,并用十进制数分别写出它们的表示范围。
(4分)(注:
整数和小数均指定点数)
2.数M在A寄存器中,数N在内存某单元内,请写出实现F=2M-N,并将结果保存在A寄存器的微操作序列,并加以注解(设加法器ADDER的两个输入来自A、B寄存器)。
3.指令的第一个CPU周期应完成哪些工作?
(3分)
4.写出虚拟存储器常用的三种地址格式。
(3分)
5.简述在“Cache-主存”组成的存储结构中,存储器读取数据的工作过程。
(3分)
6.输入输出接口的基本功能是什么?
(4分)
计算机组成原理试题
一、填空题(每空1分,共15分)
1、第一代电子数字计算机所用的基本器件是。
2、固件是一种特性的硬件。
3、设x=-(13/16),[X]补=。
4、在浮点补码加减法运算中,当运算结果的尾数出现___________和____________时,需进行向左规格化操作。
5、磁盘存储器中,可寻址的最小单位是______________。
6、按其读写性,我们可将半导体存储器分为两种。
7、操作表达式为(Ad1)OP(Ad2)→Ad1的指令,称为_________地址指令。
8、指令译码的主要功能是对_______________进行译码。
9、PSW用于存放程序运行时的工作方式、____________和___________。
10、在用分段直接编码法组合成的微指令中,应将具有___________性的微命令分在不同字段内。
11、键盘是一种________设备。
12、采用中断屏蔽码技术,可以改变各设备的_______________。
13、中断过程实质上是一种程序的____________过程。
14、设X=—51/64,当字长为7位(含一位符号位)时,[X]原=___________,[X]补=________。
15、运算器的基本组成中,核心部件是_____________。
16、在在计算机中,各部件间往来的信息分为三种类型,除数据信息外,它们是______和______信息。
17、在浮点补码加减运算中,当运算结果的尾数出现______和______形式时,需要进行向右规格化操作。
18、一般来说,机器指令包括两个部分内容,它们是________和__________。
19、总线的通讯方式有______________和__________两种。
20、按信息传送的格式,接口可分为______________接口和_________接口两大类。
21、Cache存贮器中采用的主要替换算法有__________________和______________。
22、任何进位计数制都包含基数和位权两个基本要素。
十六进制的基数为,其中第i位的权为。
23、8421BCD码中,十进制数字“5”的BCD码的前面加上奇校验位后,为。
24、设字长8位(含1位符号位),真值X=-1011,则[X]原=。
25、有静态RAM与动态RAM可供选择,在构成大容量主存时,一般就选择。
26主存储器进行两次连续、独立的操作(读/写)之间所需的时间称作。
27、程序访问的为Cache的引入提供了理论依据。
28、某机器指令系统中,指令的操作码为8位,则该指令系统最多可以有种指令。
29、如果说变址寻址方式主要是面向用户的,那么基址寻址一般是面向的。
30、在CPU的状态寄存器中,常设置以下状态位:
零标志位(Z),负标志位(N),和。
31、在组合逻辑控制器中,当一条指令取出后,组合逻辑网络的输出分两部分,其主要部分是产生执行该指令所需的,另一部分送到,以便在执行步骤较短的情况下,控制下缩短指令的执行时间。
32、在微程序控制中,一个节拍中所需要的一组微命令,被编成一条。
33、系统总线是用来连接的总线。
34、目前微机系统上使用的鼠标器有两种类型,一种是,另一种是。
35、在现有的外存储器中,存储密度最高的是。
36、在程序中断控制方式中,虽有中断请求,但为了保证禁止某些中断以提供某一特定的服务,这可以由CPU中的触发器和为中断源设置的触发器控制实现。
37、字式电子计算机的主要外部特性是____。
38、人工智能是指____。
39、世界上第一台数字式电子计算机诞生于___年。
40、第一代电子计算机逻辑部件主要由___组装而成。
41、第二代电子计算机逻辑部件主要由____组装而成。
42、第三代电子计算机逻辑部件主要由____组装而成。
43、第四代电子计算机逻辑部件主要由____组装而成。
44、当前计算机的发展方向是____。
45、电子计算机与传统计算工具的区别是____。
46、计算机的科学运算主要用于____等方面。
47、冯·诺依曼机器结构的主要思想是____。
48、冯·诺依曼机器结构由____五大部分组成。
49、中央处理器由____两部分组成。
50、计算机中的字长是指____。
51、运算器通常是由____组成。
52、控制器工作的实质是____。
53、存储器在计算机中的主要功能是____。
54、计算机的兼容性是指____。
55、电子计算机与传统计算工具的区别是____。
56、表示计算机硬件特性的主要性能指标有____。
57、可由硬件直接识别和执行的语言是____。
58、面向机器的符号语言是 ____。
59、高级语言编写的程序是____。
60、固件是____。
61、与机器语言相比汇编语言的特点是____。
62、与汇编语言相比机器语言的特点是____。
63、计算机系统中由硬件实现功能的特点是____。
64、计算机系统中由软件实现功能的特点是___。
65、计算机系统的软硬件界面是_______。
66、软硬件逻辑功能等效指_______。
67、计算机中,"A"与"a"的ASCII是 。
68、在计算机中,一个字母或数字用 位二进制代码表示。
69、ASCII中有 两类信息。
70、字的输入码是 而采用的编码。
71、汉字交换码是 的汉字代码。
72、完成浮点加/减法运算一般要经过 、 、 、 四步。
73、完成浮点乘法运算一般要经过 、 、 、 四步。
74、完成浮点除法运算一般要经过 、 、 、 、 五步。
75、在进行浮点加/减法运算时,若产生尾数溢出的情况可用 解决。
76、可通过 部分是否有溢出,来判断浮点数是否有溢出。
77、在对阶时,一般是 。
78、在没有浮点运算器的计算机中我们可以 完成浮点运算。
79、在浮点除法运算中尾数调整是将被除数的尾数进行 移。
80、浮点除法运算后,尾数部分等于 。
81、浮点乘法运算后,指数部分等于 。
82、存储器是 的器件。
83、在计算机中用存储器存放 。
84、对存储器可进行的基本操作有两个:
、 。
85、如果任何存储单元的内容都能被随机访问,且访问时间和存储单元的物理位置无关,这种存储器应称为 。
86、内存是计算机主机的一个组成部分,它用来存放 的程序和数据。
87、在断电后信息即消失的存储器称为非永久记忆的存储器。
半导体读写存储器 属于非永久性存储器。
88、在配有高速缓冲存储器的系统中,内存包括 两部分。
89、由 是一种常见的三级存储系统结构。
90、 中的信息不能被CPU直接访问。
91、外存用于存储 的信息。
92、常用的刷新控制方式有 、 和 三种。
93、只读存储器ROM的特点是:
。
94、只读存储器主要用来存放 。
95、照制造工艺的不同,可将ROM分为三类:
。
96、MROM中的内容由 。
97、PROM中的内容一旦写入,就无法改变了,属于 。
98、指令周期是 。
99、任何一条指令的指令周期的第一步必定是 周期。
100、CPU取出一条指令并将其执行完毕所需的时间是 。
101、指令周期一般由 、 、 三个部分组成。
102、一个指令周期一般含有 个机器周期,一个机器周期一般含有 个CPU周期。
103、有些机器将机器周期定为存储周期的原因是 。
104、8086指令系统中规定双操作数操作最多有一个操作数在存储器中,这是因为 。
105、控制转移类指令的执行周期中完成的操作主要有 。
106、运算类指令的执行周期中完成的操作主要有 。
107、时序信号的定时方式,常用的有 、 、 三种方式。
108、系统总线是一组传输 信号线的集合。
109、总线的共享性,即总线所连接的部件都可通过它 。
110、总线协议一般包括:
等。
111、总线的物理特性是指总线的物理连接方式,包括 。
112、数据总线是传送的信号线,这两类信号线都是 有效。
113、衡量总线性能的重要指标是 。
114、共享是 实现的。
115、系统总线由一组导线和相关的 组成。
116、总线带宽是 。
117、总线的时间特性定义了 。
118、根据连接方式不同,常见的的计算机系统总线结构可分为 。
119、在单总线系统中,主存与输入输出设备都在同一条总线上,设备的寻址采用 的方式。
120、问内存或者外部设备
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 试题