通信原理第七章同步原理.docx
- 文档编号:24020173
- 上传时间:2023-05-23
- 格式:DOCX
- 页数:18
- 大小:302.95KB
通信原理第七章同步原理.docx
《通信原理第七章同步原理.docx》由会员分享,可在线阅读,更多相关《通信原理第七章同步原理.docx(18页珍藏版)》请在冰豆网上搜索。
通信原理第七章同步原理
第七章同步原理
7.1概述
同步分类:
模拟同步:
载波同步
码元同步(字同步、位同步)
数字同步:
帧同步(群同步)
网同步
如上图所示为点-点两路PCM/2DPSK数字电话系统,图中,sl1(t)、sl2(t)分别为m1(t)和m2(t)的抽样信号,cl(t)为编码器的时钟信号,f(t)为帧同步码。
cl(t)、sl1(t)、sl2(t)及发载波cosωct由发同步器提供。
收同步器包括载波同步器、位同步器及帧同步器,它们分别为接收机提供载波同步信号、位同步信号和帧同步信号。
载波同步信号(相干载波)用于相干解调,位同步信号(位定时信号)cp(t)在抽样判决器、码反变换器、帧同步器、延时电路以及PCM译码器中作为时钟信号。
帧同步信号fs(t)提供一帧的起止时刻,以便对时分复用的各路信号进行分接。
发同步器可由时序逻辑电路构成,比较容易实现。
收同步器需从接收到的受噪声污染的信号中提取各种同步信号,比较难以实现。
设cl(t)的频率为192kHz,sl1(t)、sl2(t)的频率为8kHz,则框图中的有关信号波形示意图如下图所示。
图中,D11、D12分别为m1(t)的第1个和第2个抽样值的8位PCM码,D21、D22分别为m2(t)的第1个和第2个抽样值的8位PCM码,1110010为帧同步码。
在数字通信网中,为了保证通信网中各用户之间可靠地进行数据交换,还必须实现网同步。
本章重点介绍载波同步、位同步和帧同步。
7.2载波同步
对模拟已调信号和数字已调信号进行相干解调时,需要从接收信号中提取相干载波。
一、外同步法(插入导频法)
可在抑制载波双边带信号中插入导频,也可以在单边带信导中插入导频。
当基带信号是模拟话音信号时,由于话音最低频率为300Hz,故在载频fc附近无连续谱,有利于插入导频。
当基带信号是数字信号时,必须进行相关编码变换(如第Ⅳ类、第Ⅴ类部分响应)再进行DSB调制。
插入导频法的发端方框图、收端方框图及插入导频后DSB信号频谱如下图所示:
收端解调:
v(t)=u0(t)sinct
说明:
1、插入正交导频的目的:
收端相乘器的输出V(t)中无直流。
也可以插入同相导频,低通滤波器中加入隔直电容即可。
2、插入导频信号的功率应比较小,否则就成为AM信号了。
3、VSB信号一般在广播电视中采用,常用包络检波法解调。
二、自同步法(直接法)
介绍如何从2PSK信号中直接提取相干载波。
1、平方法
(1)、窄带滤波器法
(2)、锁相法
一般采用模拟环,uo(t)超前于ui(t)中的2fc成分90°,二分频、移相后得到cosct或-cosct。
2、同相正交环(Costas环)
此即为环路的鉴相特性
说明:
1、上式中,Um、Ud为乘法器引起的信号幅度变化,当VCO的固有振荡频率与2PSK的载频非常接近且环路增益很高时,环路锁定后
,
。
可见用同相正交环提取的载波也存在相位模糊现象。
2、环路锁定后,
,考虑到噪声等因素,应对u5(t)进行抽样判决以再生数字基带信号。
3、用Costas环提取相干载波时,环路的工频率等于信号载频,用平方环时电路工作频率等于信号载频的二倍。
三、载波同步系统的性能
1、主要技术指标
理想相干载波
与接收机输入信号载波同频同相,实际相干载波为
,衡量其性能指标为:
同步建立时间、同步保持时间、同步误差(相位误差)
2、同步误差(相位误差)
(1)、稳态相差
:
由固有频差(锁相环VCO的固有频率或振荡回路中心频率与载频之差)产生的。
例:
窄带滤波器
(2)、随机相差θn(t):
由随机噪声产生。
例:
窄带滤波器
由上述知,减小带通滤波器带宽(增大Q值),可减小随机相差、但增加稳态相差,可见,对Q要求是一对矛盾。
减小环路自然谐振频率可减小随机相差,增大环路增益可减小稳态相差。
3、同步建立时间ts和同步保持时间tc
(1)、同步保持时间tc:
载波同步器的输入信号丢失后,相干载波与输入信号载波之间的相位误差小于某一范围所持续的时间。
用此时间内载波数表示。
即:
Nc=f0tc=0.318Q→Q大
(2)、同步建立时间ts:
电路接通后,相干载波与输入信号载波之间的相位误差小于某一范围所需时间,用此时间内载波数表示。
即:
Ns=f0ts=0.014Q→Q小
减小带通滤波器的Q值,可减小ts但tc也减小,增大锁相环的自然谐振频率,可减小ts但tc也减小。
四、载波相位误差对解调性能的影响
1、模拟通信
1
DSB
输出信号功率:
输出噪声功率:
结论:
(1)、载波相位误差使解调输出信号功率减小但不改变噪声功率,即输出信噪比下降。
(2)、同理可证明,在AM相干解调中,载波相位误差也使输出信噪比下降。
2SSB
设
,上边带信号为
,
则相干解调输出为:
结论:
(1)、第一项与m(t)成正比,但相位误差使信号功率下降。
第二项与原信号正交,使基带信号产生畸变且越大畸变越大。
(2)、与DSB系统一样,相位误差并不改变SSB解调器的输出噪声功率,因此载波相位误差使SSB解调器的输出信噪比下降且信号畸变。
(3)、在VSB相干解调中也有上述现象发生。
2、数字通信
显然,抽样判决器输入信噪比随载波相位误差变化的规律同模拟通信,故误码率增大。
考虑载波相位误差后,对2PSK系统其误码率为:
相干解调
最佳相干接收机
7.3、位同步
一、位同步方法
从理论上说,位同步的实现方法也可分为插入导频法和直接法,但实际工程中,一般采用直接法,直接法又可具体分为滤波法和锁相环法。
1.滤波法
滤波法位同步器原理方框图如下图所示。
图中,r(t)为数字基带通信系统接收滤波器的输出信号,也可以是相干接收机或非相干接收机中低通滤波器的输出信号。
r(t)中无离散谱fs(fs=RB),必须进行波形转换。
波形变换器的输出信号ui(t)必须是单极性归零码,窄带带通滤波器将ui(t)中的频率等于码速率的离散谱提取出来。
脉冲形成电路将正弦波信号uo(t)变为脉冲序列,再经移相处理后得到位同步信号cp(t)。
cp(t)信号对准眼图的最佳抽样时刻。
波形变换器可由比较器、微分器及整流器构成。
考虑到噪声的影响,波形变换器各单元输出波形示意图如下图所示。
讨论:
(1)、若无码间串扰且无噪声,则ui(t)脉冲的上升沿与各码元的起始时间对齐,它的频谱中包含有位同步信号重复频率的离散谱成分,滤波、脉冲形成及移相后可得到较理想的位同步信号。
(2)、码间串扰和噪声使位同步器输出的位同步信号在一定范围内抖动。
(3)、连1码或连0码个数越多,滤波器输出信号uo(t)的周期和幅度变化越大,位同步信号的相位抖动也越大。
因此在基带传输系统中常采用HDB3码,在数字调制传输中常将信号源输出的数字基带信号进行扰码处理,以减少连1码和连0码的个数。
(4)、波形变换器输出的单极性归零码的1码概率越大、波形变换器输入噪声功率越小、带通滤波器带宽越小,则用滤波法提取的位同步信号相位抖动越小。
(5)、在最佳接收机中,位同步器的输入信号就是接收机的输入信号,位同步器的构造方法视具体情况而定。
2.锁相环法
(1)模拟锁相环
模拟锁相环要求输入一个正弦信号或周期和幅度不恒定的准正弦信号。
环路对此输入信号可等效为一个带通滤波器,其品质因数Q=
,式中,fs为环路工作频率即位同步信号重复频率,BL为环路带宽。
BL正比环路自然谐频率ωn。
可以通过合理的环路设计,使环路的等效带通滤波器带宽小至几赫兹,从而使位同步信号相位抖动足够小。
(2)数字锁相环
数字锁相环由数字电路构成,也可由软件构成或某些部件由软件完成。
常见的数字锁相环位同步器原理方框图如下图所示(不包括数字环路滤波器DLF)。
图中,N0次分频器、或门、扣除门和附加门一起构成数控振荡器(DCO),此环路的基本原理是:
相位比较器(鉴相器)输出的两个信号通过控制常开门和常闭门的状态,改变N0次分频器输出信号的周期(一次改变2π/N0),使环路逐步达到锁定状态。
这种锁相环的同步建立时间比较长,当需要快速建立同步信号时,可用下面
所示的快速捕捉数字锁相环。
由数字电路构成的鉴相器(PD)与量化器一起构成数字鉴相器(DPD)。
PD的输出脉冲宽度可在(0,Ts)之间变化,Ts为码元宽度。
量化器输出Nd为(0~N0)间的离散值。
数字环路滤波器(DLF)对Nd进行处理,以减小信道噪声的影响。
分频器的分频比等于Nc,Nc可为(0~N0)之间的任意值。
当环路锁定时Nc=N0,分频器(DCO)输出信号相位不变。
当环路失锁时,改变分频器的分频比,从而调整其输出信号的相位,使环路进入锁定状态。
量化器及DLF可由软件完成,整个锁相环可放在一个可编程逻辑器件内。
数字锁相环的输入信号可以是单极性归零码,也可以是单极性非归零码,因为
鉴相器是通过比较输入信号和反馈信号的上升沿来决定相位误差的大小,所以无需判定输入信号是否含有离散谱分量。
设无DLF则上图所示环路工作原理可以用如下波形说明。
环路的时钟频率fo的标称值等于NofS,但实际值与N0fS有一定误差,故DCO输出频率与码速率也有一定误差,这种误差导致位同步信号的相位抖动。
连“1”或连“0”个数越多,两次鉴相之间的时间间隔也越大,位同步相位抖动也越大。
这种抖动是由环路的工作特点决定的。
两次鉴相之间,DCO不受控制,因此上述频差必然造成DCO输出信号相位偏离码元中间。
模拟锁相环的工作频率最高,抗噪声性能最好。
数字锁相环的工作频率低于模拟环,因为它的时钟信号频率fo=NofS,为使同步信号的相位误差足够小,No必须足够大,但高稳定度晶体的工作频率fo的上限一般为几十MHz,所以位同步信号频率fS不可能很高。
二、位同步系统性能
用窄带带通滤波器、模拟锁相环以及电荷泵锁相环构造的位同步器的同步误差、同步建立时间以及同步保持时间与滤波器Q值、环路自然潜振频率之间的关系同载波同步系统。
下面介绍数字锁相环位同步系统的性能指标
(1)同步建立时间ts
最大起始相差为π或-π,若DCO相位调整量为每次2π/N0(如常见的数字锁相环),则最多需调整
次就可以进入锁定状态。
设鉴相器在两个码元内工作一次,且工作m次后,才对DCO进行一次相位调整,则:
若对DCO进行一次相位调整就可使环路锁定(如快速捕捉数字锁相环),则:
ts=2mTs(不含软件执行时间)。
(2)同步保持时间tc
设DCO输出信号频率为F1,环路输入信号频率(信息速率)为F2则:
故:
(3)同步误差
当收发时钟频率相同时,仍存在同步相位误差,这种同步相位误差由量化误差和噪声产生(稳态误差或量化误差)。
因为每调整一步,相位改变
,故用此来表示同步误差,即:
(4)同步带宽Δfs
环路输入信号信息速率与环路开环时输出位同步信号频率之间有一定差值,此差值必须小于某一最大值环路才能锁定,此差值产生的时间漂移为:
由于锁相环每次调整的时间为:
T0/N0,对随机数字来说,平均每两个码元周期才能调整1次,故平均一个码元周期内能调整时间为:
T0/2N0
如果
由频差产生的相位就会积累
取:
数字锁相环同步带宽为:
快速捕捉数字锁相环
二、同步误差对误码率的影响
同步误差使抽样脉冲偏离了最佳抽样时刻,导致抽样信号幅度减小,误码率增大。
由于随机数字信号相邻码元有数据变化和无数据变化各占1/2,无数据变化相邻码元取样点的积分值没变,而有数据变化邻码元取样点的积分值发生变化,故此时2PSK最佳接收机的误码率为:
式中,Te为用时间表示的同步误差。
7.4帧(群)同步
一、帧同步码插入方式
1、集中插入(连贯插入)
在一帧开始的n位集中插入n比特帧同步码,PDH中的A律PCM基群、二次群、三次、四次群,μ律PCM二次群、三次群、四次群以及SDH中各个等级的同步传输模块都采用集中插入式。
2、分散插入式(间隔插入式)
n比特帧同步码分散地插入到n帧内,每帧插入1比持,μ律PCM基群及△M系统采用分散插入式。
分散插入式无国际标准,集中插入式有国际标准。
帧同步码出现的周期为帧周期的整数倍,即在每N帧(N≥1)的相同位置插入帧同步码。
二、帧同步码识别
集中插入帧同步码的识别方法
设帧同码为0011011,当帧同步码全部进入移位寄存器时它的7个输出端全为高电平,相加器3个输出端全为高电平,其权值分别为1、2、4,表示ui=1+2+4=7。
门限L由3个输入电平决定,它们的权值也分别为1、2、4。
比较器的功能为
据此可得以下波形:
三、识别器性能
设误码率为Pe,n位帧码,L=n-m,(即允许帧同步码错m位),求漏识别概率P1、假识别概率P2以及同步识别时间ts。
1、漏识别概率P1
正确识别概率为:
故:
当m=0时:
门限L越低,帧同步码越短,Pe越小,则漏识别概率越小。
2、假识别概率P2:
定义:
n位消息码元中能被判为同步码组的组合数与所有可能的码组数之比
n位消息码元中可能产生的假识别信号(同步码组)数为:
n位消息码元中所有可能的码组数:
故:
假识别概率为:
门限L越高,帧码位数越多,则假识别概率越小。
3、同步识别时间(同步建立时间)ts
P1=P2=0时,ts=NTs,N为一个同步帧中码元位数,Ts为码元宽度
当P1≠0、P2≠0时,
分散插入帧同步码的同步识别时间为:
可见集中插入式同步识别时间远小于分散插入式的同步识别时间。
四、同步保护
无同步保护时,同步系统的漏同步概率PL等于识别器漏识别概率P1,假同步概率Pj等于识别器的假识别概率平P2。
由上述分析可见。
当信道误码率一定时,帧码长度对漏同步概率及假同步概率的影响是矛盾的。
这一矛盾可用同步保护电路解决。
1、后方保护
当帧同步系统处于捕捉态(即还未建立同步信号)时,连续个同步帧时间内识别器有输出时,同步系统进入同步状态,输出帧同步信号。
此措施可减小假同步概率。
也可以在采取此措施的同时提高门限电平以进一步减小假同步概率。
2、前方保护
当帧同步系统处于同步态(即已建立了同步信号)时,连续β个同步帧时间内识别器检测不到帧同步码,则系统回到捕捉态。
此措施可以减小漏同步(假失步)概率。
也可以在采取此措施的同时降低门限电平,以进一步减小漏同步概率。
.5、网同步
一、必要性
通信网中需对信息进行复接、分接和交换,以复接系统为例来说明网同步的必要性。
同步复接:
各低速率支路的数据的速率完全相等,则通信网需对各支路用户提供同步时钟即建立一个同步网。
准同步复接:
各支路数据速率的标称值相等但实际值存在一定误差,复接时对各支路数据速率进行调整或其它处理。
码速调整等也属于网同步技术范畴。
二、网同步方法简介
1、主从同步法
通信网中某一站(主站)设置一个高稳定的主时钟,其它各站(从站)的时钟频率和相位同步于主时钟的频率和相位。
各站时钟的频率和相位也可以同步于GPS提供的标准时钟。
2、相互同步法
网内各站设有独立时钟,它们的固有频率存在一定偏差,各站所使用的时钟频率锁定在网内各站固有频率的平均值上(此平均值将称为网频)。
3、码速调整法
有正码速调整、负码速调整、正负码速调整和正/零/负码速调整四大类。
在PDH系列中最常用的是正码速调整。
支路信号码速率为fL,读出时钟频率fm>fL。
对缓冲器进行慢写快读。
当需要在支路复接信号中插入业务脉冲或当缓冲器将要被读空时,将读出时钟扣除一个脉冲,停读一次,在这个被扣除的时钟脉冲对应的码元内不传输信息。
支路复接信号的码速率等于fm。
4.水库法
各站的时钟稳定度都很高,缓冲器容量足够大,虽然写入脉冲和读出脉冲频率不相等,但缓冲器在很长时间内不发生“取空”或“溢出”现象,无需进行码速调整。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 通信 原理 第七 同步