串行AD转换器TLC549的应用设计 71.docx
- 文档编号:2375970
- 上传时间:2022-10-29
- 格式:DOCX
- 页数:15
- 大小:100.75KB
串行AD转换器TLC549的应用设计 71.docx
《串行AD转换器TLC549的应用设计 71.docx》由会员分享,可在线阅读,更多相关《串行AD转换器TLC549的应用设计 71.docx(15页珍藏版)》请在冰豆网上搜索。
串行AD转换器TLC549的应用设计71
(串行AD转换器TLC549的应用设计)
课程设计说明书
一、设计内容及要求
利用串行AD转换器TLC549采集电压信号,显示;并能用键盘设定电压上下限,超限报警。
二、设计原始资料
单片机原理及应用教程范立南2006年1月
单片机原理及应用教程刘瑞新2003年07月
三、设计完成后提交的文件和图表
1.计算说明书部分
1)方案论证报告打印版或手写版
2)程序流程图
3)具体程序
2.图纸部分:
具体电路原理图打印版
四、进程安排
教学内容学时地点
资料查阅与学习讨论1天单片机实验室
分散设计5天单片机实验室
编写报告3天单片机实验室
成果验收1天单片机实验室
五、主要参考资料
《电子设计自动化技术基础》马建国、孟宪元编清华大学出版2004年4月
《实用电子系统设计基础》姜威2008年1月
《单片机系统的PROTEUS设计与仿真》张靖武2007年4月
指导老师成绩
答辩小组成绩
总成绩
摘要
本次课程设计的主要目的,就是通过应用8位串行模数转换器TLC549采集电压信号,并进行AD转换,转换成数字信号传送给51单片机,在单片机内部通过编写程序进行数据处理,最后通过单片机的I/O口控制芯片74LS164显示出所采集的电压大小,另外利用键盘控制电压大小的上下限,也即量程,如果超出上下限,则指示灯发光。
关键字:
TLC549AD转换74LS164量程
目录
一.8位串行模数转换器TLC549的应用8
1.1概述8
1.2芯片简介8
1.4工作原理9
1.5应用接口及采样程序10
二、74LS164功能及应用11
2.1了解74LS16411
2.2掌握的74LS164工作原理12
三各程序模块的功能:
13
3.1主程序13
2数据采集模块14
3.3数据处理模块15
3.4数据显示模块15
3.5键盘扫描模块16
3.6上下限设置模块17
3.7延时模块18
四、结果分析:
18
五、心得体会19
六、主要参考资料19
一.8位串行模数转换器TLC549的应用
1.1概述
TLC549是美国德州仪器公司生产的8位串行A/D转换器芯片,可与通用微处理器、控制器通过CLK、CS、DATAOUT三条口线进行串行接口。
具有4MHz片内系统时钟和软、硬件控制电路,转换时间最长17μs,TLC549为40000次/s。
总失调误差最大为±0.5LSB,典型功耗值为6mW。
采用差分参考电压高阻输入,抗干扰,可按比例量程校准转换范围,VREF-接地,VREF+-VREF-≥1V,可用于较小信号的采样。
图
(一)
1.2芯片简介
TLC549的内部框图和管脚名称
TLC549的内部框图和引脚名称如图1所示。
1.3极限参数
TLC549的极限参数如下:
●电源电压:
6.5V;
●输入电压范围:
0.3V~VCC+0.3V;
●输出电压范围:
0.3V~VCC+0.3V;
●峰值输入电流(任一输入端):
±10mA;
●总峰值输入电流(所有输入端):
±30mA;
●工作温度:
TLC549C:
0℃~70℃
TLC549I:
-40℃~85℃
TLC549M:
-55℃~125℃
图
(二)
1.4工作原理
TLC549均有片内系统时钟,该时钟与I/OCLOCK是独立工作的,无须特殊的速度或相位匹配。
其工作时序如图2所示。
当CS为高时,数据输出(DATAOUT)端处于高阻状态,此时I/OCLOCK不起作用。
这种CS控制作用允许在同时使用多片TLC549时,共用I/OCLOCK,以减少多路(片)A/D并用时的I/O控制端口。
一组通常的控制时序为:
(1)将CS置低。
内部电路在测得CS下降沿后,再等待两个内部时钟上升沿和一个下降沿后,然后确认这一变化,最后自动将前一次转换结果的最高位(D7)位输出到DATAOUT端上。
(2)前四个I/OCLOCK周期的下降沿依次移出第2、3、4和第5个位(D6、D5、D4、D3),片上采样保持电路在第4个I/OCLOCK下降沿开始采样模拟输入。
(3)接下来的3个I/OCLOCK周期的下降沿移出第6、7、8(D2、D1、D0)个转换位,
(4)最后,片上采样保持电路在第8个I/OCLOCK周期的下降沿将移出第6、7、8(D2、D1、D0)个转换位。
保持功能将持续4个内部时钟周期,然后开始进行32个内部时钟周期的A/D转换。
第8个I/OCLOCK后,CS必须为高,或I/OCLOCK保持低电平,这种状态需要维持36个内部系统时钟周期以等待保持和转换工作的完成。
如果CS为低时I/OCLOCK上出现一个有效干扰脉冲,则微处理器/控制器将与器件的I/O时序失去同步;若CS为高时出现一次有效低电平,则将使引脚重新初始化,从而脱离原转换过程。
在36个内部系统时钟周期结束之前,实施步骤
(1)-(4),可重新启动一次新的A/D转换,与此同时,正在进行的转换终止,此时的输出是前一次的转换结果而不是正在进行的转换结果。
若要在特定的时刻采样模拟信号,应使第8个I/OCLOCK时钟的下降沿与该时刻对应,因为芯片虽在第4个I/OCLOCK时钟下降沿开始采样,却在第8个I/OCLOCK的下降沿开始保存。
图(三)
1.5应用接口及采样程序
TLC549可方便地与具有串行外围接口(SPI)的单片机或微处理器配合使用,也可与51系列通用单片机连接使用。
与51系列单片机的接口如图3所示。
其采样程序框图如图4所示,实际应用程序清单如下:
图(四)
初始化:
SETBP1.2 ;置CS为1。
CLRP1.0 ;置I/OCLOCK为零。
MOVR0,#00H;移位计数为零。
A/D过程:
A/DP:
CLRP1.2
NOP ;等待1.4μs,NOP数根据晶振情况选择
NXT:
SETBP1.0
MOVC,P1.1
RLCA
CLRP1.0
INCR0
CJNER0,#8,NXT
MOVR0,#00
SETBP1.2
MOVDTSVRM,A;
DTSVRM:
DATASAVERAM.
RET
TLC549片型小,采样速度快,功耗低,价格便宜,控制简单.适用于低功耗的袖珍仪器上的单路A/D或多路并联采样。
二、74LS164功能及应用
2.1了解74LS164
在单片机系统中,如果并行口的IO资源不够,而串行口又没有其他的作用,那么我们可以用74LS164来扩展并行IO口,节约单片机资源。
74LS164是一个串行输入并行输出的移位寄存器。
并带有清除端。
其中;Q0—Q7并行输出端。
A,B串行输入端。
MR清除端,为0时,输出清零。
CP时钟输入端。
74LS164引脚定义
74LS164逻辑表
图(五)
74ls164参考实验照片:
图(六)
2.2掌握的74LS164工作原理
当清除端(CLEAR)为低电平时,输出端(QA-QH)均为低电平。
串行数据输入端(A,B)可控制数据。
当A、B任意一个为低电平,则禁止新数据输入,在时钟端(CLOCK)脉冲上升沿作用下Q0为低电平。
当A、B有一个为高电平,则另一个就允许输入数据,并在CLOCK上升沿作用下决定Q0的状态。
三各程序模块的功能:
在程序设计中,我们主要分五个模块来完成,分别是主程序,AD转换读入数据程序,数据处理程序,显示程序这五大块,下面将分别对每一个模块的功能进行分析
3.1主程序
各个子程序都是通过这个主程序调用进来,再执行各模块的功能的。
在主程序中首先对一些下面要用到的I/0口,数据存储地址,中断首地址等进行设置。
接下来首先打开中断随时检测是否有按键按下,再调用数据采集模块”READ”读入数据,需要采集两次,然后调用数据处理模块”DIS”,接下来再调用显示模块”DISPLAY”,最后在调用量程检测模块检测是否超限。
程序如下:
CLKBITP3.4
DOBITP3.5
CSBITP3.1
KEYEQU40H
ORG0000H
LJMPMAIN
ORG0003H
AJMPKEY_BOARD
ORG0050H
;*************************主程序
MAIN:
CLRP1.6
MOVP1,#00H
MOV30H,#00H
MOV31H,#00H
MOV32H,#00H
MOV33H,#05
MOV34H,#0
SETBIT0
SETBEX0
SETBEA
AD:
SETBDO
SETBCS
CLRCLK
CLRCS;启动转换
ACALLREAD;读数据
SETBCS
ACALLDELAY
CLRCS;再次AD启动转换
ACALLREAD;再次读数据
SETBCS
ACALLDIS;数据处理
ACALLDISPLAY;数据显示
ACALLBAOJING;检测量程
2数据采集模块
这个模块主要是利用8位串行模数转换器TLC549采集电压信号,然后转换成数字信号存在累加器A中。
程序如下:
;*****************AD转换读入数据
READ:
MOVC,DO
RLCA
MOVR7,#07H
RE:
SETBCLK
NOP
NOP
CLRCLK
NOP
NOP
MOVC,DO
RLCA
DJNZR7,RE
SETBCLK
NOP
NOP
CLRCLK
NOP
NOP
RET
3.3数据处理模块
这个模块的主要功能就是对转换成的数字信号进行处理,并把处理好的数据存放在30H和31H中。
程序如下:
;**********************数据处理
DIS:
MOVR2,A
MOVA,R2
MOVB,#51
DIVAB
MOVDPTR,#TAB
MOVKEY,A
MOVCA,@A+DPTR
MOV30H,A
MOVA,B
CLRF0
SUBBA,#1AH
MOVF0,C
MOVA,#10
MULAB
MOVB,#51
DIVAB
JBF0,LOOP2
ADDA,#5
LOOP2:
MOVCA,@A+DPTR
MOV31H,A
RET
3.4数据显示模块
主要是把上一个模块所处理得到的数据,通过51单片机上的p1.0和p1.1两个口控制74LS164显示出来,p1.1口主要负责产生上升沿,p1.0口负责传送数据,每一个上升沿传一位,传完八位即传完一个数。
程序如下:
;*********************显示
DISPLAY:
MOVR1
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 串行AD转换器TLC549的应用设计 71 串行 AD 转换器 TLC549 应用 设计