数字脉冲宽度调制技术的发展.docx
- 文档编号:23597723
- 上传时间:2023-05-18
- 格式:DOCX
- 页数:19
- 大小:835.45KB
数字脉冲宽度调制技术的发展.docx
《数字脉冲宽度调制技术的发展.docx》由会员分享,可在线阅读,更多相关《数字脉冲宽度调制技术的发展.docx(19页珍藏版)》请在冰豆网上搜索。
数字脉冲宽度调制技术的发展
数字脉冲宽度调制技术的发展
摘要:
数字脉冲宽度调制(DPWM,DigitalPulseWidthModulation)是数字控制功率变换
电路的核心。
DPWM能产生开关功率器件的所需的开关控制信号,且具有易集成、开关频率高、性能稳定等特点。
近年来,学者们在传统的DPWM基础上,提出新型的、性能更优的电路结构,致力于提高DPWM的分辨率和开关信号频率,从而改善DPWM以及整个电源芯片的性能。
本文概述了DPWM技术的发展。
关键字:
数字脉冲宽度调制;实现方案;设计目标。
DevelopmentofDigitalPulseWidthModulation
Abstract–DPWM(DigitalPulseWidthModulation)isthekeymoduletodigitallycontrolledpowerconverter.DPWMgeneratesnecessaryswitchsignalforpowercomponentswithpropertiesoftheabilityofintegration,highswitchsignalfrequencyandstableperformance.Duringpastyears,basedontraditionalDPWMstructures,researchershaveproposednovelandbetterstructures,whichincreasesresolutionandswitchfrequencyofDPWM.ThispaperoutlinesthedevelopmentofDPWM:
firstly,theprinciplesandimplementationsoftraditionalDPWMareanalyzedandsomedesignobjectivesareconcluded;thenseveralnovelimplementationsbasedonFPGA(FieldProgrammableGateArray)aredescribed;lastly,furtherdetailsofperformanceandsomesolutionsaregiven.
Keywords–DPWM,implementation,designobjectives.
1引言
电力电子技术是利用开关功率器件对电能进行高效变换的技术。
在电力电子技术的应用中,功率变换电路的作用是将输入的电能转换为负载工作所需的电能,而实际电路的工作需要外加的一定频率、占空比的开关控制信号。
功率变换电路的控制器可以提供这样的信号。
而随着电力电子技术的进步,控制器起着日益重要的作用。
考虑一个具有代表性的由数字控制器控制的稳压器(VR,VoltageRegulator),图1给出了稳压器的系统框图。
工作负载是一个数字处理芯片,如FPGA、DSP(DigitalSignalProcessor)等。
输入电能是通过交流-直流变换电路变换产生的直流信号或者来自电池的直接供电。
输入电能通过框图内的直流-直流变换电路进行处理,产生的输出电能满足芯片对输入电压、阻抗等特性的要求。
直流-直流变换电路通常由开关功率器件、电感和电容构成,常见的电路如Buck电路和Boost电路。
位于框图下方的数字控制器由模拟-数字转换器(ADC,Analog-to-DigitalConverter)、数字调制器(DigitalModulator)等部分组成。
其中,ADC采样模拟的输出电能信号,利用数字控制器内的嵌入式微控制器或者DSP进行运算,再通过数字调制器产生功率器件的开关控制信号。
图1.由数字控制器控制的稳压器系统框图
数字控制器在电力电力技术的应用中至关重要。
以上面的系统为例。
一方面,控制器为功率变换电路提供必需的开关控制信号,使电路内的开关功率器件正常工作。
脉冲宽度调制是指控制器保持开关信号的频率不变,通过调节占空比来控制变换电路的工作状态。
PWM是最常用的控制信号调制技术。
另一方面,控制器运用控制理论对变换电路的输出信号进行调整。
如框图所示,控制器和变换电路构成闭环系统。
调整的作用在于满足芯片对工作电压的稳定度、电流、等效阻抗等性能的要求。
随着半导体技术的进步,集成电路集成度提高,带来芯片性能的改变。
与电源相关的主要是:
芯片供电电压下降,内部的总寄生电容提高。
这样的发展趋势对功率变换电路的性能带来了挑战。
更小的供电电压意味着更小的电压误差容限,即更好的电压稳定度。
高度集成化要求整个功率变换系统尽量集成在电路母板上,即减小电容电感的元器件尺寸。
根据电路的设计原则,只要提高开关控制信号的频率fsw,就可以减小功率变换电路中电感、电容的尺寸。
由于传统的模拟控制系统控制精度差、频率相应差,已经无法满足实际应用的需求,类似于上文中数字控制稳压器内的数字控制模式使用的很普遍。
其中,数字脉冲宽度调制是近年来研究的热点。
DPWM之所以能流行,因为它具有如下优势:
1.易集成。
模块数字化,常用的模块包括计数器、比较器、反相器,以及目前流行的FPGGA内已有的功能模块。
数字集成电路可以和其他芯片电路集成在一起,减小系统的总面积。
2.设计自动化。
常用的数字电路模块可以利用硬件描述语言(HDL,HarddwareDescriptionLangguage)进行编写,写入FPGA或ASIC等广泛使用的数字处理芯片中。
而DSP芯片的编程困难,且通常不易与其他数字模块进行集成,所以并不是DPWM的主流实现平台。
3.工艺无关性。
数字电路较模拟电路的最大优势在于功能的稳定性。
工艺导致的器件尺寸偏差不会对数字电路的功能造成影响。
而模拟电路不仅受到工艺偏差的影响,同时对噪声也十分敏感。
本文作者通过阅读DPW领域的一些具有影响力和代表性的外文文献,对DPWM的发展历史进行概述:
首先,分析传统DPWWM的设计原理和实现方案,并总结DPWM的设计目标;在此基础上,描述一些基于FPGA的新型实现方案;最后,简述DPPWM更多的性能细节以及部分改善方法。
2.DPWM的传统实现方案
DPWM的实现方案多种多样,但其实现原理是一致的,这将在2.1中进行讨论。
而基于2.1的原理,两种最基本的实现方案分别在2.2和2..3中进行讨论和分析。
基于2.2和2.3中的基本方案,2.4给出了一种混合型结构的方案。
最后,2.5对DPWM的设计目标进行了总结,为后文中一些新型的DPWM结构的提出作了铺垫。
2.1实现原理
图1中,数字控制器的AD部分采样模拟输出电压信号Vout,通过数字处理芯片的运算,得到n位的占空比控制序列d[n-1,0]。
序列d是DPW的输入信号,控制DPWM产生具有相应脉冲宽度的脉冲控制信号。
DPWM概念结构框图如图2所示,振荡器(OSCOscillator)产生时钟脉冲fs,即开关控制信号的频率。
时间量化器(TimeQuanntizer)将一个周期的时间划分为若干个以td为宽度的时间片。
在一个周期刚开始时,DPWM输出信号被RS锁存器置为高电平。
d序列作为数字比较器(DigitalComparatorr)的选择阈值,在若干个时间片中选择一个,在这个时间片后,DPW输出被置为低电平,从而产生了具有一定占空比的开关控制信号。
图2.DPWWM的概念结构框图
2.2计数器-比较器实现方案
利用计数器和比较器(Counter-Compparator)实现DPWM是最基本的实现方法。
后续的电路均是以该方案为基础进行改进和设计的。
图3给出了该方案实现的波形示意图。
计数器在基准频率为fclk的同步时钟的作用下进行循环计数。
当计数值小于占空比控制序列的值(阈值)时,DPWM的输出信号为高电平;当计数值大于占空比控制序列的值时,DPWM的输出信号为低电平。
由于占空比控制序列d的位宽为n,具有2n个可能值,这反应了数字控制系统的量化分辨率。
分辨率越高,能产生的最小占空比越小。
根据图3可知,分率和频率满足关系式:
其中,fclk为同步时钟的频率,fsw为开关控制信号的频率,n为DPWM的分辨率,根据上面的分析,n即为占空比控制序列的位宽。
图3.计数器-定时器方案的波形示意图
目前的功率转换电路需要提高开关信号的频率fsww,以减小电路中电感和电容体积,提高集成度;另外,分辨率也是DPWM性能的重要考量,如4.1讨论的极限环效应。
因此,提高分辨率和提高开关控制频率是DPWM的设计目标。
但是,根据方程式
(1),这必然导致时钟频率的提高。
产生更高的时钟频率需要额外的电路实现,从而加大系统的的功耗和芯片的面积,这是我们不愿意看到的。
尽管利用计数器和比较器构成的DPPWM电路具有时钟频率的设计限制,它具备两个优点:
一个是结构简单,另一个是线性度好。
DPWM的线性度反映的是占空比控制序列d与开通脉冲宽度的线性程度。
如图4所示,以d为横坐标,输出的占空比为纵坐标,理想的DPW产生的应是一条直线,即线性度理想。
而计数器-比较器实现方案具有很好的线性度。
图4.理想DPWM的线性度示意图
2.3延迟线-多路选择器实现方案
为了提高DPWM的分辨率,基于计数器的方案需要很高的时钟频率,因此无法满足应用要求。
学者们继而提出了基于延迟线和多路选择器(DelayLinne-Multiplexeer)的实现方案,如图5(a)所示。
这个电路的延迟线结构由级联的缓冲器组成,它的不同层级的缓冲器输出端具有不同的延迟,利用受d控制的2n转1路多路选择器即可得到相应的时间片。
图5(a)电路的延迟线工作在开环的模式下,这意味着我们需要外加一个振荡器产生频率为fs的基准脉冲。
当d最大时,应选择为满占空比的输出信号,因此延迟线的总延迟和必须和基准脉冲的周期相等,这加大了设计的难度。
同时,当工艺偏差导致延迟线不同层级的缓冲器延迟不匹配时,电路的精确度下降。
图5(b)电路通过闭环延迟线结构解决了设计上的复杂度。
基准脉冲由延迟线本身震荡产生,占空比的控制一定是匹配的而不需要设计。
图5.基于延迟线-多路选择器的系统框图
延迟线-多路选择器的方案可以提高DPWM分辨率,具体方法是增加延迟线的级数。
按照闭环延迟线的设计方法,无需外加震荡信号,系统功耗降低。
这个方案的缺点是电路的线性度差,因为延迟线工作在非稳态结构,容易受到环境的干扰,产生不精确的脉冲宽度。
2.4混合型实现方案
2..2和2.3给出了两种基本DPWM实现方案,分别是基于计数器-比较器和延迟线-多路选择器的方案。
两者各有优缺点。
一种自然的想法是将两种结构混合起来,取得一种折中的设计方案。
图6给出了一种混合式的设计方案。
图6.混合型DPWM的系统框图
该框图可以分为两部分,一部分采用计数器-比较器结构,对分辨率进行粗调;另一部分采用延迟线-多路选择器结构,对分辨率进行精调。
实验中,学者采用5级振荡器自激产生系统所需的时钟信号(systeemclock),计数器为3位,即DPW的总分辨率为8bit。
实验结果显示,产生的开关频率达到1MHz,系统时钟为8Mhz。
由图7可见,其占空比变化的线性度非常地好。
2.5DPWM的设计目标
在讨论了2.2和2.3的两种经典DPWWM实现方案后,我们可以总结出DPWM的设计目标:
1.高分辨率n。
即提高占空比控制序列的位宽d,以得到更小的脉冲宽度,增加调整的灵活性。
有时也用最小的脉冲宽度反映分辨率;
2.高开关控制信号频率fsw。
DPWM控制器为功率变换电路提供开关控制性信号,fsw的M提高使得电路中的电感电容体积减小;
3.高线性度。
线性度反映了d的控制精度;
4.低功耗低面积;
5.高稳定性。
目前,高分辨率高开关频率已经成为了设计者们最关心的参数。
其原因主要有两点:
1.应用场合增多。
各类新型半导体功率器件,如SiC和GaaN材料器件,允许更大的开关控制信号频率,并具有改善的动态特性;如上文提到的数字控制稳压器,需要更加精确的占空比以避免器件工作的误差;
2.分辨率对控制器的特性影响很大。
学者们研究发现,控制器的性能在分辨率不足时,会有一定的恶化,在文献中被成为limitcyclle[5][6]和chokeeffect[8]。
因此,高分辨率高开关频率的DPWM模块成为研究的主流。
图7.混合型DPWM的线性度测试结果
3.DPWM的新型设计方案
随着FPGA的发展与普及,更多的基于FPGA内部模块的设计方案被学者们提出。
从下文可以发现,基于FPGA的实现思路较之传统DWPM更为简洁。
3.1,3.2和3.3给出了三种典型的FPGA方案以说明问题。
3.1基于DLL的设计方案
DLL(Delayy-LockedLoo)是FPGA中管理时钟信号的特殊模块。
它的功能是对时钟信号的频率进行乘法或者除法从而得到一定频率的时钟输出信号。
DLL还可以产生四路不同相移的时钟信号,分别是相移0°、90°、180°、270°。
利用DLL频率乘法功能,可以将FPGA的时钟信号频率乘4,得到DPWWM的信号频率。
如图9所示,输入时钟频率为32MHz,通过DLL后成为128MHz,而32MHz还可以为控制器的其他部分作为时钟基准。
这提高的时钟的利用率。
而DLL对该方案的主要贡献在于它的另一个功能,即相位偏移功能。
图8.系统时钟信号分配
图9给出该方案的具体实现框图。
它由同步模块和异步模块两部分组成。
其中,同步模块与2.2中描述的计数器实现相似,不同点在于:
它的比较器阈值由控制序列的高n-2位设置,即d[n-1,2]。
而d的低两位用于异步模块中选择四路相移的时钟信号,产生四分之一的信号,如图10所示。
这样的好处是增加了DPWM的分辨率。
其原理是:
计数器产生的输出信号为整数个最小分辨率的脉冲宽度信号,再叠加0~3/4个这样的最小分辨率脉冲宽度,即产生4倍分辨率的脉冲信号。
图9.基于FPGADLL模块实现的同步异步混合DPWM结构框图
图10.四分之一信号的波形示意图
图11改进后的基于FPGADLL模块实现的同步异步混合DPWM结构框图
尽管图9方案的分辨率得到提高,但是却具有一定的缺陷,即异步电路输出的四分之一信号会产生延迟,导致输出占空比精确度不足,如图10所示。
改善之后的电路如图11所示。
该方案利用FFPGA内部的DLL模块,以同步计数器和异步电路相混合的创新性结构,实现了具有高分辨率(低于2n)的DPWWM电路。
3.2基于DCM的设计方案
该方案使用了几乎所有FPGA都拥有的DCM(DigitalClockManger)模块。
该方案的特点在于抛弃了异步模块,而采用全同步的设计方法。
异步电路不受同步时钟的控制,容易产生信号毛刺,使PWM的性能不可靠。
因此该方案采用全同步的电路实现。
图12.基于FPGADCM模块实现的全同步DPWM结构框图
图12给出了系统框图。
该方案的优点在于:
分辨率可以达到625ps;DCM几乎集成在任何FPGA内部,从而节省芯片的成本;同时,全同步的电路实现方法消除了异步电路的毛刺问题。
但是,由于单个FPGA内的DCM数量有限,该方案适合于WM输出端口较少的场合。
3.3基于IODEELAYE1的实现方案
IODELAYE1(I/Odelayelement)模块集成于Xilinx公司的Virtex-6系列FPGA内。
IODDELAYE1的功能是对输入信号产生一定的延迟,其延迟值由参考频率控制。
图10给出实现框图。
该方案也是全同步的电路设计,分辨率达到78ps,其特点在于:
一定要实现高端的Virtex-6FPPGA,成本较高;由于IIODELAYE11的数量较多,该方案可以实现多输出的PWM信号输出。
图12.基于FPGIODELAYE模块实现的全同步DPWM结构框图
3.4基于FPGA方案的总结
由3.1~3.3给出的FPGA实现方案都利用了FPGA内部的模块。
这些模块与时钟信号有关,可以对输入时钟信号进行频率的乘除和相位的偏移。
方案3.1采用了同步异步混合式的结构,容易差生信号的毛刺;而3..2和3.3采用全同步电路,消除了毛刺。
基于FPPGA的方案具有
如下优点:
1.实现难度低。
基于FPG内部固有的模块进行编程,无需外加元件;
2.分辨率高。
利用FPGA可以实现更复杂的算法,因此大大提高了DPWWM的分辨率。
3.5FPGA方案的限制和改进方法
基于FPGA方案的最大问题在于分辨率的极限。
由于数字电路的时钟分辨率受到硬件自身的限制,FPGA方案的分辨率将会在未来达到一个瓶颈。
有学者另辟蹊径,提出一种基于两级PWM的DoublePWM电路结构,实现分辨率的进一步提高。
DoublePWM由一个低频PWM和一个高频PWM构成,后者产生开关信号,前者决定调制的频率。
开关频率与调制频率的比值记为n。
其设计原理可以由图13进行分析。
假定n=,图13.(cc-1)所示波形的平均占空比为:
对于图13.(c-22)所示波形的平均占空比为D=Tk/T++2Tb/4T等等。
因此DouublePWM的最小分辨率为:
由式(3)可知,基于DoubblePWM的设计方法实现的分辨率是传统的n倍。
DoublePWM的设计思路将会在今后DPW的设计中进一步发展和完善。
图13.(a)传统PWM波形.(b)低频PWM波形.(c)高频PWM波形
4.DPWM的性能分析
2和3部分给出了一些DPPWM电路结构的具体实现方案。
学者们在研究过程中,除了设计电路结构实现性能的改善外,也探讨了影响DPW性能的相关参数,性能的恶化原因以及性能改善的方法等。
4.1极限环(LimitCycle)
DPWM希望控制功率变换电路产生稳定电平的直流信号。
然而,实际工作的数字控制直流-直流变换器会产生极限环效应。
图14给出了数字控制的Buuck电路框图。
极限环指的是实际输出的Vout除了有直流分量外,还有稳定频率震荡的交流小信号,如图14(a)所示。
极限环对控制器的控制性能产生了恶化,因为负载电路需要稳定的直流电压。
为了抑制极限环效应,电路要满足一组设计准则,具体在[7]中给出。
与DPWM相关的准则是:
DPWM的分辨率比ADC至少高一位。
如图14(a)所示,当DPW分辨率较低时,极限环效应产生;如图14(b)当DPW满足设计准则,输出电压趋于稳定。
为了提高DPWM有效分辨率,利用数字Dither技术可以提高DPWM的有效分辨率,消除极限环效应。
使得低分辨率的DPPWM可以利用在高分辨率场合。
[5]在实际设计中,两种实现机制会导致极限环的产生:
对输出信号进行异步采样和对功率控制信号量化的过程。
以某个特定的频率对输出信号同步采样可以完全消除极限环的效果。
图13.数字控制的Buck直流-直流变换器
图14.极限环效应示意图,(a)DPWM分辨率低于ADC分辨率
(b)DPWM分辨率是AD两倍[5]
4.2ChokeEffect
对于典型的DPWM结构,分析它能达到的最大开关信号频率以及频率与结构参数的相互关系,对于设计是很有好处的。
本文2.3给出的混合型实现方案。
混合型DPWM的分辨率位宽可以划分为两部分,一部分是由计数器提供的粗调位宽m位,另一部分是由延迟线-多路选择器提供的精调位宽k位。
在文献中,学者设计了一个9位分辨率(m++k=9)的DPPWM作为研究对象。
欲研究DPW开关频率的限制,学者利用数字集成电路中的参数fanouut-of-4(FO4)分析DPW系统的延迟值,FO4可以表征系统的极限可处理频率。
[9]分析显示,基于计数器的DPWM最大开关频率只能达到0..39MHz,而基于延迟线-多路选择器的DPWM为7.755MHz。
但是,性能折中的混合型DPPWM的开关频率却受到chokeeffect的限制,与理论预期不符。
三种电路的开关频率曲线如图所示,m和k的变化影响着开关频率。
对于混合型DPW,可以划分成四个工作区:
当m=0,k=9时,结构退化为延迟线-多路选择器型;当m=99,k=0时,结构退化为计数器型;当k在1到3之间,混合型频率高于计数器型;但是,当k继续升高,开关频率却达到瓶颈,即所谓的chokeeffect。
图15.开关频率受到chokeeffect的影响
图16.改进的混合型DPWM结构框图
为了改善混合型结构的开关频率特性,抑制chokkeeffect的影响,学者对电路结构进行改进,如图16所示。
改进之处在于:
系统时钟频率由另外一个压控振荡器(VCO,VoltageControlledOscillator)产生。
改进后的结构呈现出更好的开关频率特性,如图17所示,当m=44并且k=5时,开关频率达到最大值为8.27MHzz。
同时,结构的改进使得电路的功耗降低。
其不足之处在于芯片的面积增加。
图17.改进后的DPWM开关频率免受ChokeEffec影响
4.3电磁干扰
随着开关频率的升高,DPWM的工作频率随之上升。
半导体电路集成度的提高也使芯片内部的元件和布线更加紧密。
因此,DPWWM受到日益严重的电磁干扰(EMII,ElectromagneticInterferences)。
DPWM系统EMI干扰较严重的部分为自激产生的时钟信号和输出的占空比调节精度。
5结语
数字控制器对于电力电子技术的发展越来越重要。
尤其是对稳压器要求高的场合,电能输出的质量直接影响负载的工作状态。
而随着功率器件的不断发展,允许的开关频率将会进一步提高,具有高分辨率高开关频率的DPWM依然会是研究的热点。
在参阅数篇IEEE关于DPWM的文章之后,笔者发现电力电子是一个绝对的交叉学科,如数字电路的应用,控制理论的应用以及模数混合设计。
因此,笔者认为,电力电子在接下来的几十年内依然会呈现蓬勃的发展趋势,并且会吸引各个领域的人才来完善电力电力的技术。
很有可能在这个过程中,电力电子领域可以衍生出一些子领域,形成完善的和更为系统的电力电子科学,为人类的能源利用提供强有力的支持。
参考文献
[1]AngelVladimirovPeterchev,“DigitalPulse–WidthModulationControlinPowerElectronicCircuits:
TheoryandApplications”[
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 脉冲宽度 调制 技术 发展
![提示](https://static.bdocx.com/images/bang_tan.gif)