数字电子技术试题库及答案期末考试秘籍.docx
- 文档编号:23238329
- 上传时间:2023-05-15
- 格式:DOCX
- 页数:35
- 大小:651.05KB
数字电子技术试题库及答案期末考试秘籍.docx
《数字电子技术试题库及答案期末考试秘籍.docx》由会员分享,可在线阅读,更多相关《数字电子技术试题库及答案期末考试秘籍.docx(35页珍藏版)》请在冰豆网上搜索。
数字电子技术试题库及答案期末考试秘籍
数字电子技术期末试题库
一、选择题:
A组:
1.如果采用偶校验方式,下列接收端收到的校验码中,(A)是不正确的
A、00100B、10100C、11011D、11110
2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)
A、逻辑函数的最简与或式B、逻辑函数的最小项之和
C、逻辑函数的最简或与式D、逻辑函数的最大项之和
3、在下列逻辑电路中,不是组合逻辑电路的是(D)
A、译码器B、编码器
C、
全加器D、寄存器
4、下列触发器中没有约束条件的是(
D
)
A、基本RS触发器
B、主从
RS触发器
C、同步RS触发器
D、边沿
D触发器
5、555定时器不可以组成
D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.JK触发器
6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许
7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器
C、同步RS触发器D、边沿D触发器
8、速度最快的A/D转换器是(A)电路
A、并行比较型B、串行比较型
C、并一串行比较型D、逐次比较型
9、某触发器的状态转换图如图所示,该触发器应是
A.
J-K触发器
B.R-S触发器
C.D触发器
D.T触发器
10、(电子专业作)对于VHDL以下几种说法错误的是(A)
AVHDL程序中是区分大小写的。
B一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成
CVHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义
元件的引脚
D结构体是描述元件内部的结构和逻辑功能
B组:
1、微型计算机和数字电子设备中最常采用的数制是(A)
A.二进制B.八进制C.十进制D.十六进制
2、十进制数6在8421BCD码中表示为(B)
A.0101B.0110C.0111D.1000
3、在图1所示电路中,使丫二A的电路是
4、接通电源电压就能输出矩形脉冲的电路是(D)
A.单稳态触发器B.施密特触发器C.D触发器D.多谐振荡器
5、多谐振荡器有(C)
A.两个稳态B.一个稳态C.没有稳态D.不能确定
6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是——(D)
A.与门B.与非门C.或非门D.异或门
HI1I
b―n1\——
丫n—
7、下列电路中属于时序逻辑电路的是(B)
A.编码器B.计数器C.译码器D.数据选择器
8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的(A)
A.延迟B.超前C.突变D.放大
9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的
时序电路(C)
A.RS触发器B.JK触发器C.D触发器D.T触发器
10、电路和波形如下图,正确输出的波形是(A)
C组:
1.十进制数25用8421BCD码表示为A。
A.11001B.00100101C.100101D.10001
2.当逻辑函数有n个变量时,共有D个变量取值组合?
A.nB.2nC.n2D.2n
3.在何种输入情况下,“与非”运算的结果是逻辑0。
_D
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1
4.存储8位二进制信息要_D—个触发器。
5.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端_A_
A.J=K=1B.J=0,K=1C.J=O,K=OD.J=1,K=0
6.多谐振荡器可产生B。
A.正弦波B.矩形脉冲C.三角波D.锯齿波
7.在下列逻辑电路中,不是组合逻辑电路的是A。
A.译码器B.编码器C.全加器D.寄存器
8.八路数据分配器,其地址输入端有B个。
A.2B.3C.4D.8
9.8位移位寄存器,串行输入时经D个脉冲后,8位数码全部移入寄存器中。
A.1
B.2
C.4
D.8
10.一个无符号
8位数字量输入的
DAC其分辨率为
D位。
A.1
B.3
C.4
D.8
D组:
1、下列四个数中,最大的数是(B)
A、(AF)16B(001010000010)8421BCD
C、(10100000)2D、(198)10
2、下列关于异或运算的式子中,不正确的是(B)
A、A二A=0BA二A=1
C、A二0=ADA二仁A
3、下列门电路属于双极型的是(A)
A、OC门BPMOS
C、NMOSDCMOS
4、对于钟控RS触发器,若要求其输出“
0”状态不变,则输入的RS信号应为
A、RS=X0
C、RS=X1
BRS=0X
DRS=1X
5、如图所示的电路,输出
F的状态是(
D)
r-__尸r:
A一U
©+—F
鬥■J
■:
AA
BA
C1
D0
6、AB+A在四变量卡诺图中有(B)
个小格是“1”。
A13
B12
C6
D5
7、二输入与非门当输入变化为(A
)时,输出可能有竞争冒险。
D.
C.施密特触发器
10、输入至少(
A.9
E组:
石英晶体多谐振荡器
B)位数字量的D/A转换器分辨率可达千分之一。
B.10C.11D.12
1、下列编码中,属可靠性编码的是
C.
A.格雷码B.余3码
8421BCD码D.2421BCD码
3、下列函数Y=F(A,B,C,D)中,是最小项表达式形式的是。
A.Y=A+BCB.Y=ABCD+AC
C.Y=ABCDABCDD.YBCDABCD
4、要实现Qn+=Qn,JK触发器的J、K取值应为。
AJ=0,K=0B.J=0,K=1C.J=1,K=0D.J=1,K=1
5、用555定时器组成施密特触发器,外接电源VCC=12V电压,输入控制端CO外接10V电
压时,回差电压为
A.4VB.5VC.8VD.10V
二、判断题:
A组:
1、MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号音乐。
(V)
2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。
(V)
3、有冒险必然存在竞争,有竞争就一定引起冒险。
(X)
4、时序逻辑电路的特点是:
电路任一时刻的输出状态与同一时刻的输入信号有关,与原有
状态没有任何的联系(X)
5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。
(X)
B组:
1时序电路无记忆功能,组合逻辑电路有记忆功能。
(X)
2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。
(X)
3、基本的RS触发器是由二个与非门组成。
(V)
4、A/D转换器是将数字量转换为模拟量。
(X)
5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。
(V)
C组:
1若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
(X)
2•三态门的三种状态分别为:
高电平、低电平、不高不低的电压。
(X)
3.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
(X)
4.编码与译码是互逆的过程。
(V)
5.同步时序电路具有统一的时钟CP控制。
(V)
D组:
1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。
(X)
2、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
(X)
3、用数据选择器可实现时序逻辑电路。
(X)
4、16位输入的二进制编码器,其输出端有4位。
(V)
5、时序电路不含有记忆功能的器件。
(X)
输入AB
输出F
00
0
01
0
10
0
A组:
1、数字电路按照是否有记忆功能通常可分为两类:
组合逻辑电路、时序逻辑电路。
2、三态门的三种状态是指0、1、高阻。
3、实现A/D转换的四个主要步骤是—采样—、保持__、量化_、—编码o
4、将十进制转换为二进制数、八进制数、十六进制数:
(25.6875)d=()b=()o
5、寄存器分为基本寄存器和-移位寄存器两种。
6、半导体数码显示器的内部接法有两种形式:
共接法和
共阴极接法。
7、与下图真值表相对应的逻辑门应是_与门
11
1
8、已知L=aC+Bc,贝yL的反函数为F=。
9、基本RS触发器,若现态为1,S=R=0,则触发状态应为1—。
10、(电子专业选作)ROM的存储容量为1KX8,则地址码为—位,数据线为
8位。
B组:
1、请将下列各数按从大到小的顺序依次排列:
(246)8;(165)io;(10100111)2;(A4)16
(10100111)2>(246)8>(165)10>(A4)16
2、逻辑函数有三种表达式:
逻辑表达式、真值表、卡诺图。
3、TTL逻辑门电路的典型高电平值是3.6V,典型低电平值是0.3V。
4、数据选择器是一种多个输入单个输出的中等规模器件。
5、OC门能实现“线与”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选
用三态门。
6、逻辑表达式为F二BC•AC•AB,它存在0冒险。
7、时序逻辑电路在某一时刻的状态不仅取决于这一时刻的输入状态,还与电路过去的
状态有关。
8、触发器按逻辑功能可以分为RS、D、JK、T四种触发器。
9、双稳态触发器电路具有两个稳态,并能触发翻转的两大特性。
10、模数转换电路包括采样、保持、量化和编码四个过程。
C组:
1、二进制(1110.101)2转换为十进制数为14.625。
2、十六进制数(BE.6)16转换为二进制数为(10111110.011)2―。
3、F=ABCD+ABC+ABC+ABC=工m(_7,10,11,12,13,14,15__)。
4、F=AC+BD的最小项表达式为工m(1,3,9,10,11,14,15)。
5.一个基本RS触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
6.555定时器的最后数码为555的是TTL产品,为7555的是CMOS产品。
7、TTL与非门的多余输入端悬空时,相当于输入高电平。
8•数字电路按照是否有记忆功能通常可分为两类:
组合逻辑电路、时序逻辑电路。
9•对于共阳接法的发光二极管数码显示器,应采用低电平驱动
的七段显示译码器。
10、F=AB+C的对偶函数是F1=(A+B)•C
D组:
1、将(234)8按权展开为2X82+3X81+4X8°。
2、(10110010.1011)2=(262.54)8=(B2.B)花
3、逻辑函数F=A+B+CD的反函数F=AB(C+D)。
4、逻辑函数通常有真值表、代数表达式、卡诺图等描述形式。
5、施密特触发器具有回差现象,又称电压滞后特性。
6、在数字电路中,按逻辑功能的不同,可以分为逻辑电路和时序电路。
7、消除冒险现象的方法有修改逻辑设计、吸收法、取样法和选择可靠编码。
8、触发器有2个稳态,存储8位二进制信息要8个触发器。
9、逻辑代数运算的优先顺序为非、与、或。
10、寄存器按照功能不同可分为两类:
移位寄存器和数码寄存器。
E组:
1、数字信号的特点是在上和上都是不连续变化的,其高电平和
低电平常用和来表示。
2、请将下列各数按从大到小的顺序依次排列:
(123)8;(82)10;(1010100)2;(51)
16・
>
>>
以上四个数中最小数的8421BCD码为
)8421BCD
3、除去高、低电平两种输出状态外,三态门的第三态输出称为状态。
4、在555定时器组成的脉冲电路中,脉冲产生电路有,脉冲
整形电路有、,其中
属于双稳态电路。
5、存储容量为4KX8的SRAM有根地址线,有根数据线,用其扩展
成容量为16KX16的SRAM需要片。
和编码。
6、实现A/D转换的四个主要步骤是
四、综合题
A组:
1、用代数法化简:
丫二AB•AC•BC•AC
解:
丫=ABBCA(CC)=ABBCA=AABBC
2、卡诺图化简:
y(AtBtC)=Sm(0^JJ)+Sd(4^6)
Y的逻辑表达式并画出输出波形。
3、电路如下图所示,已知输入波形,试写出
^-TLTLTL
B―fI—
r
解:
Y=AB
4、跟据给定的Ui波形,画出电路的输出U0。
d411£-
u/V|A*
V 4 尹—X——卜— £ A DIS OUT -—Mo 2 TH555 0 "T 2 TR CO -| T % ! 0 ~T 解: 5、用8选1数据选择器74LS151实现函数。 F=ABACBC F Q A A0 B A 174LS151 |s] C A2 Do'D1D2D3 D4 D5D6D7 0 12! "I A 5 6I7I 解: (1)将输入变量C、B、A作为8选1数据选择器的地址码A2、Al、Ao。 (2)使8选1数据选择器的各数据输入Do〜D7分别与函数F的输出值一一相对应。 即: A2A1Ao=CBA,Do=D7=0D1=D? =D3=D4=D5=De=1 则8选1数据选择器的输出Q便实现了函数F二AB•AC•BC。 A—— ■A0 Q B—— ~S A1 C A2 D。 D1DjD3D4 D5 D6D7 0 1 2 3 4 5 6 7 m]n Ji1 4 i4 kil Q仁Q0=0,试: 6、分析下图所示的时序逻辑电路,设触发器的初态为 (1)写出输出方程,驱动方程,状态方程; (2)列出状态转换真值表;、 (3)画出时序图; (4)分析电路的逻辑功能。 Qi cp—-- XI Qo Q1 Z 解: 1.写出各逻辑方程: 驱动方程: J°=Ko=1Ji=Ki=X=qO 将驱动方程代入jk触发器的特性方程Qn1二JQn•KQn,得: 次态方程: Q0"=Q0 Q;1=(X二Q0)67(X二Q0)Q;=(X-Q01)二Q; 输出方程: ZaQ0 2. 列出状态表如表所示。 表解6.2 X S 0 1 Q1n Qon Q1n+1 Q0n+1 Z Q1n+1 Q0n+1 Z 0 0 0 1 0 1 1 0 0 1 1 0 0 0 0 0 1 0 1 1 0 0 1 0 1 1 0 0 1 1 0 1 3.画出状态图及波形图如图解所示。 4.逻辑功能分析 由状态图可以很清楚地看出电路状态转换规律及相应输入、输出关系: 该电路一共有4 个状态00、01、10、11。 当X=0时,按照加1规律从00~01~10~11~00循环变化,并每当转换为11状态(最大数)时,输出Z=1。 当X=1时,按照减1规律从11T10T01T00T11循环变化。 所以该电路是一个可控的四进制计数器,其中Z是进位信号输出端。 B组: 1、用公式法化简下列逻辑表达式 (1)(A+B)(A+B) (2)A+B+C+ABC =1 =AB+AB 2、用卡诺图化简下列逻辑表达式 (1)F(A,B,C,D)=Em(0,1,2,3,5,7) J 1 —Q cpa J 4、用74LS138和门电路实现函数F=ABC+AB+BC,并画出逻辑电路图。 F=Y。 丫1丫2丫4丫6 5、试设计一个满足下图功能的组合逻辑电路 1.真值表 A 电源 ABC L 000 0 001 0 010 0 011 1 100 0 101 1 110 0 111 1 L=AC+BC 6、分析下图时序电路(设初始状态为0) 1、列出时钟方程和驱动方程 2、列出状态方程 3、列出状态表 4、画出状态图 5、描述电路功能 解: 1、时钟方程: CP=CR=CP=CP 驱动方程为: D3 2、D触发器的特性方程为: n+1小 Q=D 状态方程为: 3、状态表 Q; Q; Q; Q;+ 0 0 0 1 0 0 1 0 0 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 0 0 1 0 0 1 0 0 0 0 1 0 1 0 1 1 0 1 0 1 0 4、状态图 (a)(b) 5、功能: 同步六进制计数器,电路不能自启动。 C组: 1、用代数法化简: F(A,B,C,D)=工m(1,2,6,7,8,9,10,13,14,15) 参考答案: F=BCD+CD+BC+ABD或ACD+ABD(或ABC) 2、用卡若图化简: F(A,B,C,D)工m(2,3,4,5,8,9,14,15) 参考答案: F=ABC+ABC+ABC+ABC 3.分析下图逻辑电路图的功能 参考答案: Y=AB+BC+AC由真值表可以看出,只有当A,B,C三个变量全部相等的时候,输出是输出是0,这实际上是一个同比较器,即输入变量不等时,输出是1,是0 1,其余 否则输出 Q1 4•试分析图示时序电路,列出它的状态转换真值表,画出状态转换图及相应的输出波形及Q2,并说明电路的功能. Y^BCABC Y2二ABCABCBC 丫3二AC 6.用下降沿触发的JK触发器,设计一个按自然序进行计数的同步七进制加法计数器。 参看教材119页13题 7.(电子专业选作)试用ROM实现下列函数 Y1^ABCABCABCABC Y2=BCCA Y3=ABCDABCDABCDABCDABCDABCD Y4=ABCABDACDBCD 参考答案: AB D组: 1利用公式进行化简(10) F=AD+AD+AB+AC+BD+ACEF+BEF+DEFG 解: F=AD+AD+AB+AC+BD+ACEF+BEF+DEFG =A+AB+AC+BD+ACEF+BEF+DEFG =A+AC+BD+BEF+DEFG 2、利用卡诺图进行化简(10) F(AC)B(ACDACD) 解: F(A二C)B(ACdACD) A二CB(ACDACD)=AC+AC+ABCD+ABcD 00 01 1110 00 1 1 0 1 1 1 0 0 0 0 1 1 1 0 1 1 01 11 10 F=AC+AC+BD 3、用普通机械开关转接电平信号时,在触点接触瞬间常因接触不良而出现“颤抖”现象, 如图⑻所示。 为此,常采用图(b)所示防抖动开关电路。 试画出波形Q和Q,并从中体会 防抖动原理。 (10) C 解: 电路的输出波形Q和Q如图所示。 Q 4、试写出图示电路的表达式,并画出相应的输出波形。 (10) Title Size B Date: File: Number Rev 10-May-2001 D: \t_sd_jd\t_sdn-p74.sch Sheetof DrawnBy: 2 3 Title (a) (i)按照题意,写出电路的逻辑表达式: A B C 解: Y=ABAC (2)将波形图按照要求写出真值表 ABC Y 001 0 101 0 111 0 011 1 001 0 101 0 100 1 000 0 010 1 110 1 010 1 000 1 (3)画出波形图如下: 5、分析如图所示电路,说明电路实现的逻辑功能。 (15) Y,=AB,%二BC,绻二CA,Y仝畑二ABBCAC (2)将逻辑表达式进行化简,得: Y=YiY2Y3=ABBCAC――>ABBCCA (3)根据表达式列出真值表: ABC Y 000 0 001 0 010 0 011
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 试题库 答案 期末考试 秘籍
