CD4511引脚图及功能文档.docx
- 文档编号:23015869
- 上传时间:2023-04-30
- 格式:DOCX
- 页数:10
- 大小:111.21KB
CD4511引脚图及功能文档.docx
《CD4511引脚图及功能文档.docx》由会员分享,可在线阅读,更多相关《CD4511引脚图及功能文档.docx(10页珍藏版)》请在冰豆网上搜索。
CD4511引脚图及功能文档
CD4511是一个用于驱动共阴极LED(数码管)显示器的BCD码一七段码译码器,特点如下:
具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。
可直接驱动LED显示器。
用CD4511实现LED与接口方法如下图:
其功能介绍如下:
BI:
4脚是消隐输入控制端,当BI=0时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。
LT:
3脚是测试输入端,当BI=1,LT=O时,译码输出全为1,不管输入DCBA状态如何,七段均发亮,显示“8”。
它主要用来检测数码管是否损坏。
LE:
锁定控制端,当LE=O时,允许译码输出。
LE=1时译码器是锁定保持状态,译码器输出被保持在LE=O时的数值。
Al、A2、A3、A4、为8421BCD码输入端。
a、b、c、d、e、f、g:
为译码输出端,输出为高电平1有效。
CD4511的内部有上拉电阻,在输入端与数码管笔段端接上
限流电阻就可工作。
1.CD4511的引脚
雷32CD1511的引脚图
CD4511具有锁存、译码、消隐功能,通常以反相器作输出级,通常用以驱动LED。
其引脚图如3-2所示。
各引脚的名称:
其中7、1、2、6分别表示A、B、C、D;5、4、3分别表示LE、BI、LT;13、12、11、10、9、15、14分别表示a、b、c、d、e、f、go左
边的引脚表示输入,右边表示输出,还有两个引脚8、16分别表示的是VDD、VSSo
2.CD4511的工作原理
1.CD4511的工作真值表如表3-2
2.锁存功能
译码器的锁存电路由传输门和反相器组成,传输门的导通或截止由控制端LE的电平状态。
当LE为“0”电平导通,TG2截止;当LE为“1”电平时,TG1截止,TG2导通,此时有锁存作用。
如图3-3
(3)译码
CD4511译码用两级或非门担任,为了简化线路,先用二输入端与非门对输入数
据B、C进行组合,得出、、、四项,然后将输入的数据A、D一起用
或
非门译码。
(4)消隐
BI为消隐功能端,该端施加某一电平后,迫使B端输出为低电平,字形消隐。
消隐控制电路如图3-4所示。
消隐输出J的电平为
J==(C+B)D+BI
如不考虑消隐BI项,便得J=(B+C)D据上式,当输入BCD代码从时,J端都为“1”电平,从而使显示器中的字形消隐。
LE
BI
LI
D
C
B
A
a
b
c
d
e
f
g
显示
X
X
0
X
X
X
X
1
1
1
1
1
1
1
8
X
0
1
X
X
X
X
0
0
0
0
0
0
0
消隐
0
1
1
0
0
0
0
1
1
1
1
1
1
0
0
0
1
1
0
0
0
1
0
1
1
0
0
0
0
1
0
1
1
0
0
1
0
1
1
0
1
1
0
1
2
0
1
1
0
0
1
1
1
1
1
1
0
0
1
3
0
1
1
0
1
0
0
0
1
1
0
0
1
1
4
0
1
1
0
1
0
1
1
0
1
1
0
1
1
5
0
1
1
0
1
1
0
0
0
1
1
1
1
1
6
0
1
1
0
1
1
1
1
1
1
0
0
0
0
7
0
1
1
1
0
0
0
1
1
1
1
1
1
1
8
0
1
1
1
0
0
1
1
1
1
0
0
1
1
9
0
1
1
1
0
1
0
0
0
0
0
0
0
0
消隐•
0
1
1
1
0
1
1
0
0
0
0
0
0
0
消隐
0
1
1
1
1
0
0
0
0
0
0
0
0
0
消隐
0
1
1
1
1
0
1
0
0
0
0
0
0
0
消隙
0
1
1
1
1
1
0
0
0
0
0
0
0
0
消隐
0
1
1
1
1
1
1
0
0
0
0
0
0
消隐
1
1
1
X
X
X
X
锁
存
锁存
表3-2CD4511的真值表
CD4518/CC4518是二、十进制(8421编码)同步加计数器,内含两个单元的加计数器,其功能表如真值表所示。
每单个单元有两个时钟输入端CLK和EN,可用时钟脓冲的上升沿或下降沿触发。
由表可知,若用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0";若用CLtK信号上升沿触发,触发信号由C1CK端输入,ENABLE端置“1"。
RESET端是清零端,RESET端置“1”时,计数器各端输出端Q1〜Q4均为“0”,只有RESET端置“0”时,CD4518才开始计数。
CD4518采用并行进位方式,只要输入一个时钟脉冲,计数单元Q1翻转一次;当Q1为1,Q4为0时,每输入一个时钟脉冲,计数单元Q2翻转一次;当Q1=Q2=1时,每输入一个时钟脉冲Q3翻转一次;当Q1=Q2=Q3=1或Q1=Q4=1时,每输入一个时钟脉冲Q4翻转一次。
这样从初始状态(“0”态)开始计数,每输入10个时钟脉冲,计数单元便自动恢复到“0”态。
若将笫一个加计数器的输出端Q4A作为第二个加计数器的输入端ENB的时钟脉冲信号,便可组成两位8421编码计数器,依次下去可以进行多位串行计数。
CD4520/CC4520为二进制加计数器,由两个相同的内同步4级计数器构成。
计数器级为D型触发器,具有内部可交换CP和EN线,用于在时钟上升沿或下降沿加计数。
在单个单元运算中,EN输入保持高电平,且在CP上升沿进位。
CR线为高电平时,计数器清零。
计数器在脉动模式可级联,通过将Q3连接至下一计数器的E\输入端可实现级联,同时后者的CP输入保持低电平。
引脚功能:
引脚
符号
功能
19
CLOCK
时钟输入端
715
RESET
消除端
210
ENABLE
计数允许控制端
3456
Q1A-Q4A
计数输出端
11121314
Q1B-Q4B
日数输出端
8
VSS
乜
16
VDD
电源正
CD4518BMS,CD4520BMS
TOPVIEW
CLOCKA
ENABLEA
Q1A
Q2A
Q3A
Q4A
VDD
RESETB
Q4B
Q3B
Q2B
Q1B
ENABLEB
CLOCKB
CD4518CD152O引脚图
回引到可31引㈣Fl
逻辑图
CD4518
RESETA
VDD
CD1520逻辑图
真值表功能:
CLrK
ENABLE
RESET
ACTION
上升沿
1
0
加计数
0
下降沿
0
加计数
下降沿
X
0
不变
X
上升沿
0
^变
上升沿
0
0
f变
1
T降沿
01
^变
X
X
1
Q0〜Q4=0
FIGURE12.TIMINGDIAGRAMSFORCD4518BMSANDCD4520BMS
CD4518CD1520时序
图
典型应用电路:
同步串联二进制计数
器负边缘触发
VSS=8
VDD=16
功能图
极限参数:
DCSupplyVoltageRange,(VDD)
to+20V
(VoltageReferencedtoVSSTerminals)
InputVoltageRange,AllInputs输入电压范围,所有投入
toVDD+
DCInputCurrent,AnyOneInput直流输入电流
士10mA
OperatingTemperatureRange工作温度范围
-55℃to+125℃
StorageTemperatureRange(TSTG)储存温度范围
-65℃to+150℃
14位二进制串行计数器
CC4060
简奥说明
CC4O6O由一振荡器和14级二进制申行计数器位组成,振法器的结构可以是RC或晶援电居,CR为高电平时,可更甥消早且振荡器他用无效.所有的计数器位均为主从触发器,在筋(和CP。
)的下降沿计数器以一进制进行计数.在时钟林冲线上使用斯密特触发器对时钟上升和下降时间无限制.
OC4060提供了16引线多层陶究双列直播(D)、博封陶费双列直插(J),望料双列直插(P)和陶登片状载体(04种封装形式.
逻辑符号
CR
推荐工作条件
电源电压范圉-3V-15V
输入电压范闱0V-Vpo
工作温度范围
M类-55匕~125V
E类-40匕~85t
极限值
电源电压0.5V~18V
输入电压••…-o.5v~Vg+aw
始人电流ilOmA
心存温度-65匕〜1501
引出端排列(俯视)
CC4060MDCC4060MJ
CC4060EJCC4O6OEP
引出端功能符号
时钟输入匍
时钟尴出端
反相时钟检出蛾
Qm计数器输出端
第14级计数器反相输出端
正电源
地
一『Q4-QM%%
CC4O6OMCCC4060EC
功能表
输
人
功郎
CPi
CR
X
H
清除
1
L
计数
A1
L
保持
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- CD4511 引脚 功能 文档