第五章同步时序逻辑电路的习题数字逻辑.docx
- 文档编号:22998861
- 上传时间:2023-04-30
- 格式:DOCX
- 页数:35
- 大小:145.78KB
第五章同步时序逻辑电路的习题数字逻辑.docx
《第五章同步时序逻辑电路的习题数字逻辑.docx》由会员分享,可在线阅读,更多相关《第五章同步时序逻辑电路的习题数字逻辑.docx(35页珍藏版)》请在冰豆网上搜索。
第五章同步时序逻辑电路的习题数字逻辑第五章同步时序逻辑电路的习题数字逻辑第五章同步时序逻辑电路的习题一、基本知识点1、时序逻辑电路的一般结构特点:
a、有存储电路(记忆元件);有组合电路(特殊时可没有)b、包含反馈电路,电路功能与“时序”相关c、输出不仅与输入(X)有关,而且与存储状态(Y)有关分类:
(1)Mealy型ZF(X,Q)输出是电路的输入和现态的函数(注意输出与输入有直接关系)
(2)Moore型ZF(Q)输出仅仅是电路现态的函数(注意输出与输入没有直接关系)同步时序逻辑电路:
各触发器共用同一时钟信号,即电路中各触发器状态的转换时刻在统一时钟信号控制下同步发生。
异步时序逻辑电路:
电路没有统一的时钟信号对状态变化进行同步控制,输入信号的变化将直接引起电路状态的变化。
/本课程将较少讨论异步时序逻辑电路2、同步时序逻辑电路的描述注意:
任一个同步时序逻辑电路的结构和功能可用3组函数表达式完整地描述。
(1)激励函数表达式:
存储电路输入Y与电路输入X和现态Q之间的关系YF(X,Q)/现态Q就是上图存储电路原始的输出yk
(2)次态函数表达式:
电路的次态Qn+1与激励函数Y和现态Q之间关系Qn+1F(Y,Q)/次态Qn+1就是上图存储电路再次触发后的输出ykn+1(3)输出函数表达式:
电路的输出Z和输入X和当前现态Q的关系Mealy型ZF(X,Q)Moore型ZF(Q)状态表的格式Mealy型Moore型状态图的画法Mealy型Moore型yn+1Zyn+1/Zx3、同步时序逻辑电路分析
(1)表格法的分析步骤a、根据电路写出输出表达式和激励函数表达式b、列出各自的激励矩阵,确定电路相应的次态c、作出给定电路的状态表和状态图d、拟定一个典型输入序列,画出时间图,描述此电路的功能
(2)代数法的分析步骤a、根据电路写出输出表达式和激励函数表达式b、把激励函数代入次态方程,导出次态方程组c、根据此方程组,作出状态表和状态图d、拟定一个典型输入序列,画出时间图,描述此电路的功能注意:
上述两种分析方法的b、c两步骤不同4、同步时序逻辑电路设计步骤:
(1)形成原始的状态图和状态表
(2)对原始的状态进行化简,变成最简状态,降低电路复杂度和成本(3)把状态与二进制代码相对应,即决定触发器的个数(4)确定激励函数(对应触发器的种类)和输出函数(对应逻辑电路的种类),并画出逻辑电路图5、常用的时序电路
(1)计数器周期性的状态循环按进制可分为:
二进制计数器、BCD码计数器、任意进制计数器(楼两种存在无效状态)按时钟输入方式:
同步计数器、异步计数器按趋势可分为:
加“1”计数器、减“1”计数器*同步二进制计数器(3位数值,即3个触发器)用3个JK触发器实现,电路图如下所示(输入端悬空为信号“1”)驱动方程J0K01(Q0触发器的输入控制)J1K1Q0(Q1触发器的输入控制)J2K2Q0Q1(Q2触发器的输入控制)输出方程Z(Q2Q1Q0)三个触发器的输出端原相直接输出输出波形如下所示CpQ0Q1Q2001010011100101110111000说明:
Q0触发器按时钟Cp触发,每一个时钟Q0触发器翻转一次Q1触发器接收Q0触发器的原相输出,当Q0原相输出为1后才翻转一次Q2触发器接收Q0和Q1原相输出相与之后的结果,只有前两者输出均为1后才翻转一次*异步二进制计数器也用3个JK触发器实现,CR为清零端,电路图如下所示(3个JK触发器的输入端均悬空)驱动方程同上(略)输出波形如下所示(对比同步计数器,看看异同)注意:
如反向输出则为加“1”计数
(1)寄存器多个触发器的并行操作,可以暂存数据信息*数据寄存器(4位数值,即4个触发器)用D触发器来实现,电路图如下所示IDQ0IDQ1IDQ2IDQ3Cp数据输入端(存储4位数据)*移位寄存器(输入可并行亦可串行,输出可并行亦可串行)各位之间存在传递关系*移位寄存器(各位之间存在传递关系,且首位和末位也存在传递关系)注意:
前面示意的均为左移位,如右移位,传递关系相反二、相关习题*填空题1、时序逻辑电路按其状态改变是否受统一定时信号控制,可分为()和()两种类型。
2、一个同步时序逻辑电路可用()、()和()3组函数表达式描述。
3、Mealy型时序逻辑电路的输出是()的函数,Moore型时序逻辑电路的输出是()的函数。
4、设最简状态表包含的状态数目为n,相应电路中的触发器个数为m,则m和n应满足关系()。
5、一个Mealy型“0011”序列检测器的最简状态表中包含()个状态,电路中有()个触发器。
6、某同步时序逻辑电路的状态表如下所示,若电路初始状态为A,输入序列x=010101,则电路产生的输出响应序列为()。
现态次态/输出x=0x=1AB/0C/1BC/1B/0CA/0A/17、某同步时序逻辑电路的状态图如下所示,若电路的初始状态为A,则在输入序列11010010作用下的状态和输出响应序列分别为()和()。
ABC0/00/11/00/01/01/08、某某同步时序逻辑电路图如下所示,设电路现态y2y1=00,经过3个时钟脉冲后,电路的状态为()。
y1IKIJy2IKIJCp“1”*选择题(单选)1、下列触发器中,()不可作为同步时序逻辑电路的存储器件。
A.基本R-S触发器B.D触发器C.J-K触发器D.T触发器2、构成一个模10同步计数器,需要()触发器。
A.3个B.4个C.5个D.10个3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的()。
A.状态数目更多B.状态数目更少C.触发器更多D.触发器一定更少4、同步时序电路设计中,状态编码采用相邻编码法的目的是()。
A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门*判断题1、同步时序逻辑电路中的存储元件可以是任意类型的触发器。
()2、若某同步时序逻辑电路可设计成Mealy型或者Moore型,则采用Mealy型电路比采用Moore型电路所需状态数目少。
()3、实现同一功能的最简Mealy型电路比最简Moore型电路所需触发器数目一定更少。
()4、最大等效类是指含状态数目最多的等效类。
()5、同步时序逻辑电路设计中,状态编码采用相邻编码法是为了消除电路中的竞争。
()6、根据最简二进制状态表确定输出函数表达式时,与所选触发器类型无关。
()7、设计一个同步模5计数器,需要5个触发器。
()8、同步时序逻辑电路中的无效状态是由于状态表没有达到最简导致的。
()9、一个存在无效状态的同步时序逻辑电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。
()*分析及设计题1、状态图如下所示,指出该电路属于何种类型?
实现什么功能?
相应的电路中需要几个触发器?
2、分析下图所示的逻辑电路,说明该电路的功能。
&y1IKIJy2IKIJ1。
&ZCpx3、分析下图所示的逻辑电路,设电路初始状态为“00”,输入序列为x=,作出输出响应序列,并说明电路功能。
4、分析下图所示的逻辑电路,说明该电路的功能。
y2IKIJ。
y2y1IKIJ。
y1=1&1。
&1ZCpx“1”5、试作出“0101”序列检测器的最简Mealy型状态表和Moore型状态表。
典型输入、输出序列为输入x110101010011输出Z0000010100006、化简如下所示的原始状态表现态次态/输出x=0x=1AB/0C/0BA/0F/0CF/0G/0DA/0C/0EA/0A/1FC/0E/0GA/0B/17、用D触发器作为存储元件设计一个4位串行输入、并行输出的双向移位寄存器。
该电路有一个数据输入端x和一个控制输入端M。
当M=0时,实现左移,数据从右端串行输入;当M=1时,实现右移,数据从左端串行输入。
三、习题参考答案*填空题1、时序逻辑电路按其状态改变是否受统一定时信号控制,可分为(同步时序逻辑电路)和(异步时序逻辑电路)两种类型。
2、一个同步时序逻辑电路可用(输出函数表达式)、(激励函数表达式)和(次态函数表达式)3组函数表达式描述。
3、Mealy型时序逻辑电路的输出是(输入和状态变量)的函数,Moore型时序逻辑电路的输出是(状态变量)的函数。
4、设最简状态表包含的状态数目为n,相应电路中的触发器个数为m,则m和n应满足关系(2mn2m-1)。
5、一个Mealy型“0011”序列检测器的最简状态表中包含(4)个状态,电路中有
(2)个触发器。
6、某同步时序逻辑电路的状态表如下所示,若电路初始状态为A,输入序列x=010101,则电路产生的输出响应序列为(001100)。
现态次态/输出x=0x=1AB/0C/1BC/1B/0CA/0A/17、某同步时序逻辑电路的状态图如下所示,若电路的初始状态为A,则在输入序列11010010作用下的状态和输出响应序列分别为(AABCBBCB)和(00001001)。
8、某某同步时序逻辑电路图如下所示,设电路现态y2y1=00,经过3个时钟脉冲后,电路的状态为(y2y1=11)。
y1IKIJy2IKIJCp“1”*选择题(单选)1、下列触发器中,(A)不可作为同步时序逻辑电路的存储器件。
A.基本R-S触发器B.D触发器C.J-K触发器D.T触发器2、构成一个模10同步计数器,需要(B)触发器。
A.3个B.4个C.5个D.10个3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的(B)。
A.状态数目更多B.状态数目更少C.触发器更多D.触发器一定更少4、同步时序电路设计中,状态编码采用相邻编码法的目的是(D)。
A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门*判断题1、同步时序逻辑电路中的存储元件可以是任意类型的触发器。
()2、若某同步时序逻辑电路可设计成Mealy型或者Moore型,则采用Mealy型电路比采用Moore型电路所需状态数目少。
()3、实现同一功能的最简Mealy型电路比最简Moore型电路所需触发器数目一定更少。
()4、最大等效类是指含状态数目最多的等效类。
()5、同步时序逻辑电路设计中,状态编码采用相邻编码法是为了消除电路中的竞争。
()6、根据最简二进制状态表确定输出函数表达式时,与所选触发器类型无关。
()7、设计一个同步模5计数器,需要5个触发器。
()8、同步时序逻辑电路中的无效状态是由于状态表没有达到最简导致的。
()9、一个存在无效状态的同步时序逻辑电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。
()*分析及设计题1、状态图如下所示,指出该电路属于何种类型?
实现什么功能?
相应的电路中需要几个触发器?
00011110状态y2y11/00/00/00/01/01/01/00/1输入x/输出Z从状态图上看是输入和状态变量的函数,所以是Mealy型电路“100”序列检测器,需要两个触发器(4种状态)。
(1)写出激励函数表达式J1=x,K1=1J2=K2=x+y1J3=K3=y2=(x+y1)y2=xy2+y1y2
(2)列出激励矩阵和次态真值表y1的激励矩阵输入x激励函数J1K1011101y2的激励矩阵输入x现态y1激励函数J2K20011010100111111y3的激励矩阵输入x现态y2y1激励函数J3K30000111000110110001100000001100001111111上述三表合并,如下所示(并依次列出次态值)输入x现态y3y2y1激励函数J3K3J2K2J1K1次态y3n+1y2n+1y1n+10000000000000101001110010111011100001100111100001111111100001100111100001111111100101001110010111011100011111111000001010011100101110111001101001101111101111101001101001101111101111101010010100100110110000000(3)作出状态表和状态图状态表如下所示:
现态y3y2y1次态y3n+1y2n+1y1n+1x=0x=100000100101001001001001110010111011101110010111011100010010011011000000011001000010011101100110111111111状态图如下所示:
(4)功能评述当x=0时,进行模8计数;当x=1时,进行模4计数(且只是偶数计数)3、分析下图所示的逻辑电路,设电路初始状态为“00”,输入序列为x=,作出输出响应序列,并说明电路功能。
&y1IKIJy2IKIJ1。
&ZCpx
(1)写出激励函数表达式J1=x,K1=xJ2=xy1,K2=xZ=xy2y1
(2)列出激励矩阵和次态真值表y1的激励矩阵输入x激励函数J1K1说明010110清0置1y2的激励矩阵输入x现态y1激励函数J2K2说明001010010100清0清0保持1110置1上述二表合并,如下所示(并依次列出次态值)输入x现态y2y1激励函数J2K2J1K1次态y2n+1y1n+1000011110001101100011011010101010101010100101010001010100000000001111111(3)作出状态表和状态图状态表如下所示:
现态y2y1次态y3n+1y2n+1y1n+1/输出x=0x=10001101100/000/000/000/001/011/011/011/1状态图如下所示:
由状态图可看出,状态11为无效状态(4)功能评述设初始状态为“00”,输入序列为x=10011110110Z=00000110000由上可知,该电路为“111”序列检测器,当连续输入3个或3个以上1时,输出为1。
4、分析下图所示的逻辑电路,说明该电路的功能。
y2IKIJ。
y2y1IKIJ。
y1=1&1。
&1ZCpx“1”
(1)写出激励函数表达式J1=K1=1J2=K2=xy1Z=xy2y1+xy2y1
(2)列出激励矩阵和次态真值表y1的激励矩阵输入激励函数说明xJ1K1011111翻转翻转y2的激励矩阵输入x现态y1激励函数J2K2说明0011010100111100保持翻转翻转保持上述二表合并,如下所示(并依次列出次态值)输入x现态y2y1激励函数J2K2J1K1次态y2n+1y1n+1000011110001101100011011001111110011111111110011111100110110110011000110(3)作出状态表和状态图状态表如下所示:
现态次态y3n+1y2n+1y1n+1/输出y2y1x=0x=10001101101/010/011/000/111/100/001/010/0输入x/输出Z0/10/01/11/01/01/00/0000111100/0状态图如下所示:
(4)功能评述当x=0时,进行二进制加1计数,输出为进位信号;当x=1时,进行二进制减1计数,输出为借位信号。
5、试作出“0101”序列检测器的最简Mealy型状态表和Moore型状态表。
典型输入、输出序列为输入x110101010011输出Z000001010000
(1)Mealy型状态描述初始状态A状态检测到第一个0B状态检测到01C状态检测到010D状态D状态如再输入1,回到C状态;如再输入0,回到B状态。
状态表如下所示:
现态次态/输出x=0x=1ABCDB/0B/0D/0B/0A/0C/0A/0C/1
(2)Moore型状态描述初始状态A状态检测到第一个0B状态检测到01C状态检测到010D状态检测到0101E状态状态表如下所示:
(因为是状态的输出,所以必须有结果状态)现态次态输出Zx=0x=1ABCDEBBDBDACACA000016、化简如下所示的原始状态表现态次态/输出x=0x=1AB/0C/0BA/0F/0CF/0G/0DA/0C/0EA/0A/1FC/0E/0GA/0B/1
(1)利用隐含表找等效状态对顺序比较结果如下:
关联比较结果如下:
ABACCEAFCGEGCFACEFAFFGCFABBCCEBFCGBCDEFGBCDEFA
(2)求最大等效类从上图得A,B、A,D、B,D、C,F、E,G最大等效类为A,B,D、C,F、E,G则A,B,D用a表示,C,F用b表示,E,G用c表示。
(3)得最简状态表现态次态/输出x=0x=1abca/0b/0a/0b/0c/0a/17、用D触发器作为存储元件设计一个4位串行输入、并行输出的双向移位寄存器。
该电路有一个数据输入端x和一个控制输入端M。
当M=0时,实现左移,数据从右端串行输入;当M=1时,实现右移,数据从左端串行输入。
设4位触发器的状态从左到右依次用y4、y3、y2、y1表示,依据题意直接写出次态方程组,如下所示:
y4n+1=Mx+My3y3n+1=My4+My2y2n+1=My3+My1y1n+1=My2+MxMCp1&1&1&1&IDy1IDy2IDy3IDy41。
x电路图如下所示:
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 第五 同步 时序 逻辑电路 习题 数字 逻辑