电子技术教案第九章文档格式.docx
- 文档编号:22751662
- 上传时间:2023-02-05
- 格式:DOCX
- 页数:11
- 大小:225.70KB
电子技术教案第九章文档格式.docx
《电子技术教案第九章文档格式.docx》由会员分享,可在线阅读,更多相关《电子技术教案第九章文档格式.docx(11页珍藏版)》请在冰豆网上搜索。
3
技能实训:
制作60s计数器
本章总学时
12
功能:
能够暂时存放二进制数据。
构成:
触发器和门电路。
类型:
数码寄存器和移位寄存器。
9.1.1数码寄存器
具有接收、存储和清除原来数据的功能。
1.电路组成
为寄存器的清零端;
D0~D3为寄存器的数据输入端;
Q0~Q3是数据输出端。
2.工作过程
动画:
寄存器的工作过程
第一步:
寄存前先清零;
第二步:
接收脉冲控制数据寄存,例如,D3D2D1D0=1101。
电路评价:
数码寄存器的优点是存储时间短,速度快,可用来当高速缓冲存储器。
其缺点是一旦停电后,所存储的数码便全部丢失,因此数码寄存器通常用于暂存工作过程中的数据和信息,不能作为永久的存储器使用。
9.1.2移位寄存器
不仅能寄存数码,还具有移位功能。
1.单向移位寄存器
(1)电路组成
各触发器J、K端均与相邻低位触发器的Q、
端连接,FF0的K端串接一个非门后再与J端相连,作为接收外来数据的输入端。
(2)工作过程
移位寄存器的工作过程
右移示意图
2.集成双向移位寄存器74LSl94
双向移位寄存器中的数码既可左移,也可右移。
(1)74LSl94的功能示意图
D0~D3是并行数据输入端;
DSR是右移串行数据输入端;
DSL是左移串行数据输入端;
Q0~Q3是寄存器并行数据输出端;
M0和M1是双向移位寄存器的控制端。
(2)74LS194逻辑功能
控制输入
输出功能
M1
M0
CP
Q3Q2Q1Q0
×
清零
状态不变
↑
右移,串入并出
左移,串入并出
同步置数,并入并出
异步清0功能:
当
=0时,直接清0,寄存器各位Q3~Q0均为0,不能进行置数和移位。
只有当
=1时,寄存器允许工作。
右移功能:
当M1=0、M0=1时,在移位控制信号CP上升沿作用时,寄存器中数码依次右移一位,且将DSR送到Q0。
左移功能:
当M1=1、M0=0时,在CP上升沿作用时,寄存器中数码依次左移一位,且将DSL送到Q3。
并行置数功能:
当M1=M0=1时,在CP上升沿作用时,将数据输入端数码并行送到寄存器中,使Q3Q2QlQ0=D3D2D1D0。
保持功能:
当M1=M0=0时,无论有无CP作用,寄存器中内容不变。
做一做测试74LS194逻辑功能
定义:
能累计输入脉冲个数的数字电路。
应用:
除直接用作计数、分频、定时外,还用于数字仪表、程序控制、计算机等领域。
种类:
按计数的进位体制不同,可分为二进制、十进制和N进制计数器等;
按计数器中数值的增、减情况,可分为加法计数器、减法计数器、可逆计数器;
按计数器中各触发器状态转换时刻的不同,可分为同步计数器和异步计数器。
9.2.1二进制计数器
在计数脉冲作用下,各触发器状态的转换按二进制数的编码规律进行计数的数字电路称为二进制计数器。
1.异步二进制加法计数器
核心器件是JK触发器,将JK触发器接成计数状态Qn+1=
n;
计数脉冲加到最低位触发器FF0的CP端,其他触发器的CP依次受低位触发器Q端的控制。
演示异步二进制加法计数器的工作过程
2.同步二进制加法计数器
各级触发器的CP端连在一起,受同一个时钟脉冲控制,各触发器状态翻转与时钟同步,故称同步计数器。
演示同步二进制加法计数器的工作过程
比较同步3位二进制加法计数器和异步3位二进制加法计数器的工作波形,它们的逻辑状态完全相同,不同的是:
异步计数器各触发器的状态更新是逐级进行的,工作速度较低,工作频率不能太高;
而同步计数器各触发器的状态更新是同时的,减少了触发器之间的传输延时时间,提高了计数器的工作速度。
从二进制计数器的工作波形图可以看出,Q0、Q1、Q2的周期分别是计数脉冲(CP)周期的2倍、4倍、8倍,即Q0、Q1、Q2分别对CP脉冲进行了二分频、四分频、八分频。
3位二进制加法计数器,共有23=8(000~111)种状态,每输入8个计数脉冲循环一次,故又称模8计数器或八进制计数器。
9.2.2十进制计数器
十进制计数器:
是在计数脉冲作用下各触发器状态的转换按十进制数的编码规律进行计数的数字电路。
1.BCD码
用二进制数码表示十进制数的方法称为二—十进制编码,即BCD码。
2.异步十进制加法计数器
由4位二进制计数器和一个用于计数器清0的门电路组成;
与二进制加法计数器的主要差异是跳过了二进制数码1010~1111的6个状态。
(2)工作过程
计数器输入0~9个计数脉冲时,工作过程与4位二进制异步计数器完全相同,第9个计数脉冲后Q3Q2Q1Q0=1001。
当第十个计数脉冲到来后,计数器状态为Q3Q2Q1Q0=1010,此时Q3=Q1=l,与非门输入全1,输出为0,使各触发器复位,即Q3Q2Q1Q0=0000,同时使与非门输出又变为1,计数器重新开始工作。
从而实现8421BCD码十进制加法计数的功能。
9.2.3集成计数器74LSl61
1.逻辑符号
为同步置数控制端,
为异步置0控制端,CTT、CTP是计数控制端。
D0~D3为置数输入端,CP为计数脉冲输入端。
Q0~Q3为4位数码输出端,CO为进位输出端。
2.逻辑功能
输入
输出
功能
CTP
CTT
D3
D2
D1
D0
Q3
Q2
Q1
Q0
异步清零
d3
d2
d1
d0
同步置数
保持
锁存数据
每来一次CP,加1计数
4位二进制加法计数
(1)异步清零。
(2)同步预置数功能。
(3)保持功能。
(4)计数功能。
做一做:
测试74LS161逻辑功能
74LS161在异步清0、同步置数、计数和保持几个功能中,异步清0的优先级最高,其次是置数,第三是保持,计数的级别最低。
若计数过程中出现清0或置数信号,计数器将中断计数过程,迫使计数器清0或置数。
74LS161工作时从被预置的状态开始计数,直至计满到1111再从0000开始,若要计数器从0000开始计数,可先清0或先预置0000后计数。
3.74LSl61的应用举例
(1)清0法构成十进制计数器
74LSl61各功能端的状态:
=1(不需要置数),CTP=CTT=1(允许计数),
=
,当
=1
时计数器为计数状态,当
=0时,计数器则清0。
(2)置数法构成十进制计数器
74LSl61各功能端的状态是
=1(不需清0),CTP=CTT=1(允许计数),数据端D3D2D1D0均为0,
=
。
作业任务书
一、任务目标
1.按原理图制作60s计数器。
2.学习集成门电路、显示译码器、数码显示器、计数器的应用,提高综合应用能力。
3.会根据原理图绘制印制电路安装连接图。
4.掌握秒计数器电路的基本调试和测量方法。
二、实施步骤
绘制印制电路板图→制作印制电路板→清点元器件→元器件检测→插装和焊接→通电前检查→通电调试和测量→数据记录。
三、调试与记录
按图插装和焊接,检查元器件安装正确无误后,才可以接通电源(电源由外接稳压电源提供)。
调试时,观察电路有否异常现象,若有应该立即切断电源,排故后再通电。
通电正常后,将1Hz的脉冲信号送入CP端,计数器开始计数,数码显示器显示计数,到59s后全部回0。
将实训过程记录在表内。
实训记录
实训名称
姓名
班级
制作过程
故障描述
排故方法
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 教案 第九