电子技术课程设计竞赛抢答器Word格式文档下载.docx
- 文档编号:22562363
- 上传时间:2023-02-04
- 格式:DOCX
- 页数:20
- 大小:215.94KB
电子技术课程设计竞赛抢答器Word格式文档下载.docx
《电子技术课程设计竞赛抢答器Word格式文档下载.docx》由会员分享,可在线阅读,更多相关《电子技术课程设计竞赛抢答器Word格式文档下载.docx(20页珍藏版)》请在冰豆网上搜索。
公共组别显示:
裁判桌上的公共组别显示,由于有四组进行抢答,所以用LED数码管更直观更简洁。
要显示十进制数,需要对触发器的输出进行编码译码,因此要用到编码器和译码器,最后要运用七段显示器直观的显示结果。
定时电路:
定时电路的设计,当有人抢答时,需要对答题时间进行限定,若在限定的时间内没有答完则发声电路控制发出声响,代表抢答超时,答题无效,裁判清零,进行下一轮的抢答。
对于定时电路,需要设定计数频率和计数时间,时间长短可通过计数器的置数端实现,频率则需要对其脉冲进行分频。
具体要通过一个多谐振荡器产生脉冲,由于其产生的脉冲频率较高,不适合抢答计时,所以要进行分频。
因为通常情况下,一个几进制计数器就相当于一个几分频器,所以同样可以用计数器来实现分频功能,选用适当器件使最终脉冲频率为1HZ,达到最佳计时效果。
设置抢答定时电路时,经分频后的脉冲加在可逆计数器的脉冲端,两个计数器并行连接预置20秒,经译码显示器和显示器进行减法运算,至0时答题结束,裁判清零,完成一个完整抢答过程。
3设计方框图
4各部分电路设计及参数计算
4.1抢答屏蔽电路
图示电路由四个同步RS触发器和或门、非门构成控制回路,S1~S4是常开的控制开关。
没有人抢答时,开关S1~S4处于断开状态,同步SR触发器的CP端通过下拉电阻接地,始终处于低电平状态,此时由于没有脉冲,所以输出Q=0。
触发器的S端通过电阻始终接+5V的高电平,而R端在主持人未清零时始终通过电阻接地,处于低电平。
由同步RS触发器功能表可知,当R=0,S=1(CP上升沿)时,输出Q=1。
所以,当没有人抢答时,四个同步RS触发器的输出全部为低电平,经或门再经非门后变为高电平,此时如果有人抢答,例如第二组抢答,则S2闭和后瞬间断开,对应的触发器得到一个瞬态高电平,
即由原来的低电平变为高电平又变回低电平,有了一个上升沿,从而对应的输出端为高电平。
四个输出端中在此瞬间有一个为高电平,其余的为低电平,经或门、非门后为低电平,这时如果有其余组抢答,则由于没有上升沿的CP脉冲而抢答无效,实现屏蔽功能。
当一
轮抢答结束后,主持人清零,即按下常开开关S0,此时,四个同步RS触发器的R全部变为高电平,直接置零,所以四个输出全部变为低电平,回到初态,此时可以进行下一轮的
抢答。
另外,图中还有各组独立的灯光显示电路,由电阻和发光二极管构成。
哪一组最先抢答,
其对应的触发器输出高电平,从而对应的二极管发光,由于上面所解释的屏蔽功能使其他组的触发器输出低电平,导致对应的二极管不发光,所以能确定哪一组最先抢答。
4.2编码、译码、显示电路
图中74LS147是10线4线优先编码器,低电平输入有效,反码输出8421BCD码。
由于是低输入有效,所以将对应各触发器的反码输出端,由于是反码输出,所以经过译码器之前得先经过非门变回原码。
74LS48是共阴极的八段显示译码器,所以后面要接共阴极的显示器。
如果第一组最先抢答,则显示器最终显示1,第二组则显示2,同理可显示3,4。
4.3多谐振荡电路
图中前一部分是由555定时器构成的多谐振荡器,它的作用是向74LS160计数器提供脉冲。
后一部分是由两个十进制计数器并行连接构成的一百进制分频器。
作为竞赛抢答器的定时电路,输出频率为1HZ为最佳状态,为了符合实际操作要求,应该选用合适的器件。
因为f=1.43/(R1+2R2)C,所以在选择器件时要经过计算。
因为f=1Hz,而通常C取0.01uF,所以R1+2R2应该等于143欧姆左右。
4.4计数译码显示电路
计数器置数端接触发器控制电路输出端,最初输出低电平,所以计数器置数为20,两个可逆计数器串行连接构成一百进制计数器,分频器的进位输出端接74LS192的脉冲端,经译码显示,减法计数器计数频率为1HZ,直至显示0,主持人清零。
4.5报警电路
此电路是由一个555定时器构成的单稳态触发器,当计数器最终减至零,经门电路同单稳态触发器的输入端相连,低电平触发,输出高电平,使发声装置发出声响,主持人开始清零。
由于单稳态触发器输出脉冲宽度等于Tw=1.1RC,所以可以通过各参数设定响铃持续时间。
若设定响铃为10秒,取C=0.01Uf,则R应该取910欧姆左右。
5工作过程分析
为了实现竞赛抢答器的屏蔽功能,我采用了同步RS和基本门电路组合控制同步RS触发器脉冲,能很好的实现此功能。
R始终接低电平(主持人清零除外),S始终接高电平,对于同步RS触发器来说,由于其R、S为高电平有效,所以S有效,当有CP上升沿时,输出高电平。
无人抢答时,触发器的CP通过下拉电阻接地,所以此时输出为低电平,输出的低电平经过或门和非门后变为高电平,此时如果有人抢答,常开开关瞬间闭和,CP得到了一个上升沿,从而对应的输出端输出高电平.四个触发器的四个输出端经或门和非门后马上变为低电平,从而又控制了各CP继续保持低电平,无上升沿则不能触发,抢答无效,实现了屏蔽。
由上面分析可知只有最先抢答的人才能触发同步RS触发器,从而各组独立的灯光显示电路中也只有一个发光二极管发光,而此二极管对应最先抢答的组。
控制电路的输出与74LS147能够实现10线4线的优先编码器相连接,完成编码功能.因为屏蔽功效使得四个输出端在同一时刻只能有一个为1,其余的全部为0,所以可以用编码器来将各组触发信息转化为8421BCD码。
然而,74LS147优先编码器是低有效输入,反码输出的编码器,所以在编码时要注意将控制电路的输出变为低电平有效,8421BCD码要转化为原码再进行译码。
译码显示器为共阴极的,所以接显示器时同样要接共阴极的,实现裁判桌上公共组别显示。
抢答定时电路是在没有人抢答的情况下预置时间,通过触发器控制电路的输出来预置答题时间的.当无人抢答时,控制电路输出为低电平,此时可逆计数器预置在25秒,当有人抢答时,控制电路输出高电平,计数器开始计数.
计数器的频率可通过分频使其达到最佳状态。
用一个多谐振荡器给分频器提供脉冲两个十进制计数器并行连接构成一百分频的分频器。
经过分频器的脉冲频率可以降低到1Hz左右,从分频器进位输出端接到可逆计数器的CPD上,完成一秒钟减一个数,直至结果为0。
在经门电路给单稳态触发器一个低电平,使其输出为高电平,驱动发声装置发出声响,表示答题超时,主持人清零,完成一个循环。
6元器件清单
序号
型号
名称
数量
1
OR4
四输入或门
2
2
74LS04
六反向器
3
74LS147
十线十进制-四线BCD优先编码器
1
4
74LS48
BCD七段译码器
3
5
74192
可预置BCD双时钟可逆计数器
6
74160
可预置BCD异步清除计数器
7
OR8
八输入或门
8
555
单稳态触发器
9
多谐振荡器
10
同步SR触发器
11
发光二极管
12
电阻
33
13
常开开关
14
非门
7主要元器件介绍
7.174LS192十进制可逆计数器
74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示:
图中:
PL为置数端,低有效;
CPU为加计数端,高有效;
CPD为减计数端,TCU为非同步进位输出端,低有效;
TCD为非同步借位输出端,也为低有效;
P0、P1、P2、P3为计数器输入端,MR为清除端,Q0、Q1、Q2、Q3为数据输出端。
此图为74LS192的功能表:
输入
输出
MR
P3
P2
P1
P0
Q3
Q2
Q1
Q0
×
D
c
b
a
d
加计数
减计数
7.274160同步十进制计数器:
74160为十进制计数器,直接清除。
两个高电平有效允许输入EP和ET及动态进位输出使计数器易于级联;
ET允许动态进位输出。
74160同步十进制计数器管脚图
74160同步十进制计数器功能表
输入
输出Qn
时钟
清除
置数
EP
ET
X
L
↑
H
计数
不计数
7.3555定时器
7.3.1555定时器的组成和功能
555定时器内部结构的简化原理图如图7.3.1所示。
它由3个阻值为5K
的电阻组成的分压器、两个电压比较器C1和C2、基本RS触发器、放电BJTT以及缓冲器G组成。
定时器的主要功能取决于比较器,比较器的输出控制RS触发器和放电BJTT的状态。
图中RD为复位输入端,当RD为低电平时,不管其他输入端的状态如何,输出Vo为低电平。
因此在正常工作时,应将其接高电平。
7.3.2555定时器的引脚图及引脚功能
555定时器引脚图:
它的各个引脚功能如下:
1脚:
外接电源负端VSS或接地,一般情况下接地。
2脚:
低触发端
3脚:
输出端Vo
4脚:
是直接清零端。
当
端接低电平,则时基电路不工作,此时不论
、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。
5脚:
VC为控制电压端。
若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰。
6脚:
TH高触发端
7脚:
放电端。
该端与放电管集电极相连,用做定时器时电容的放电。
8脚:
外接电源VCC,双极型时基电路VCC的范围是4.5~16V,CMOS型时基电路VCC的范围为3~18V。
一般用5V。
在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为
的情况下,555时基电路的功能表如下:
。
清零端
高触发端TH
Qn+1
放电管T
功能
导通
直接清零
置0
截止
置1
Qn
不变
保持
7.474LS48共阴极七段译码器
有效高电平输出:
内部有升压电阻因而无需外部电阻;
输出最大电压5.5V;
吸收电流6.4mA。
7448共阴七段译码器管脚图:
7448共阴七段译码器功能表:
十进制数或功能
BI/RBO
输出
LT
RBI
C
B
A
e
f
g
ON
OFF
15
BI
七段显示译码器是驱动七段显示器件的专用译码器,它可以把输入的二―十进制代码转换成七段显示管所需要的输入信息,以使七段显示管显示正确的数码。
七段显示译码的示意图如图所示:
7.574LS147十线四线优先编码器
74LS147是10线4线优先编码器,低电平输入有效,反码输出8421BCD码。
74LS14710线4线优先编码器的管脚图:
74LS14710线4线优先编码器功能表功能表:
小结
一周紧张而又忙碌的课程设计结束了,我们的课程设计是在临近期末考试的时期进行的,课程设计和期末复习的双重压力确实让我倍感紧张,但是“世上无难事,只怕有心人”,我在规定的时间里完成了设计题目,虽然不知道老师会不会满意,但是自己的确尽力了。
因为没接触过课程设计,缺乏经验,总觉得自己很被动,每一个步骤,每一个层面都需要查找资料。
最初一段时间总是很迷茫,因为不懂,所以好想逃避。
课程设计的第一天,看见题目的我真的很迷茫,很头痛,感觉这里的一切都是新鲜的,可是这些新鲜的步骤对我来说是那么的焦虑。
但是,作为当代大学生的我们,必须养成迎难而上的品质。
一步一步的查找教材和参考资料,熬到半夜2点多终于把初稿完成了。
但在第二天的知道中老师给我指出了几项错误,这是的我并不气馁,在接下来的几天我努力的研究各种触发器,希望能得到启发.因为被同步RS绊了一跤,于是想改用D触发器,但是同组同学已经有用D触发器的了,不想雷同,最终还是选择了同步RS,虽然原理上跟别的触发器大致相同,但是毕竟是自己想出来的,还是有点安慰的。
画图的确是个细致的任务,考验我们的细心程度和耐力,或许是我性格的原因,我总是感觉多修改几次会更好,结果浪费了好多时间,最后还得挤时间画。
当然,只有明白原理和每个细节才能真正有收获,所以我要花更多时间用在仔细研究上。
在答辩上,老师问了三个问题,由于有一些问题没有研究太深入,得了2.5分。
通过课程设计,我看到了自己的欠缺,竟然对基本的知识掌握的不够透彻,还以为在初态时,两个输出全都是零,竟然犯这样的错误,真是不应该啊。
还有就是自己太不自信了,不敢去尝试,遇到困难就逃了,等心平静后才发觉自己是那么容易动摇。
因为开始用同步RS触发器被老师发现了错误就不敢继续下去了,因而换用了D触发器,等到第二次审查时才发现其实同步触发器一样能实现所要求的功能,只是又遇到了个小麻烦,没找到他的逻辑引脚图,最后只能画出个印象中的引脚图。
虽然不是准确的,但是希望老师能够理解。
我绕了一个大圈,最终回到了原点,虽然距离是零,但收获要远大于零。
可能是因为期末的原因,感觉时间过的很快,还很累,不管结果如何,我可以问心无愧的说:
我尝试过了,我努力了。
在这一周的时间里,我收获的不仅仅是知识!
致谢
短短的一周课程过的很快,首先要感谢张玉梅老师和秦宏老师不辞劳苦的为我们详细讲解课程设计的基本要求和基本内容,耐心解答我们的每个问题。
由于课程设计的时间是第十八周,大家都忙着复习,而对课设又没有经验,面对任务量大又艰巨的难题,我们有些焦虑,看到这老师们总是谆谆教导我们,十分理解我们的心情,并尽最大努力给我们减轻各种压力。
因此,我非常感激老师们。
从周一到周二,老师大部分时间跟我们在一起,认真审查每个人的原理图,总是错过吃饭的时间,大家劝她去吃饭,她却一笑了之.老师对待我们的态度就是这样,永远问心无愧,永远认真负责,有时候觉得很严厉,但我们都可以理解,因为一周的时间很多,任务量对我们来说确实有些大,老师的严厉实在是为我们好,因为我坚信“严师出高徒”。
就是因为老师的严格要就,才可以使我们顺利地完成了课程设计。
周三我们开始画图,老师担心我们没有足够的时间,尽她们最大努力为我们争取时间和机房,早上来的特别早,时刻为我们排忧解难。
并且,老师时刻提醒我们作图时需要注意的细节。
周四答辩,老师又是来的很早,离开的很晚,晚饭又没时间去吃,大家看了都觉得心疼。
老师对每位参见答辩的学生都很认真负责,公平地为每位学生打分。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 课程设计 竞赛 抢答