20XX20XX1数字电路与逻辑设计A卷Word下载.docx
- 文档编号:22110936
- 上传时间:2023-02-02
- 格式:DOCX
- 页数:7
- 大小:16.75KB
20XX20XX1数字电路与逻辑设计A卷Word下载.docx
《20XX20XX1数字电路与逻辑设计A卷Word下载.docx》由会员分享,可在线阅读,更多相关《20XX20XX1数字电路与逻辑设计A卷Word下载.docx(7页珍藏版)》请在冰豆网上搜索。
题号得分一二三四五六七八九十总分
一、填空题 得分
1.时序逻辑电路按照其触发器是否统一的时钟控制分为异步时序逻辑电路和同步时序逻辑电路。
2.当数据选择器的数据输入端的个数为8时,其地址代码应有3位。
3.两个1位二进制数字A和B相比较,可以用AB作为A>
B的输出信号Y(A>
B)。
4.寻址容量为256k×
4的RAM需要18根地址线。
5.欲设计一个47进制的计数器至少需要2片74LS160。
6.JK触发器的特性方程为Qn1JQnKQn。
7.当TTL与非门的输入端悬空时相当于输入接入高电平。
8.模数转换器两个最重要的指标是转换精度和速度。
9.A/D转换通常经过采样、保持、量化、编码四个步骤。
10.TTL门电路中,输出端能并联使用的有OC门和三态门。
二、选择题得分
1.下列各式中哪个是三变量A、B、C的最小项?
C。
A.AB B.ABC C.ABC D.BC2.下列公式中哪个是错误的?
A.0AA B.AAA C.ABAB D.ABC(AB)(AC)3.采用集电极开路的OC门主要解决了B。
A.TTL门不能相“与”的问题
B.TTL门的输出端不能“线与”的问题 C.TTL门的输出端不能相“或”的问题4.触发器有两个稳态,,存储4位二进制信息需要B个触发器。
A.2 B.4 C.8 D.16
5.欲使D触发器按Qn1Qn工作,应使输入端D=D。
第1页共6页
A.0 B.1 C.Q D.Qn
6.要构成容量为4k×
8的RAM,需要D容量为256×
4的RAM。
A.2 B.4 C.8 D.32
7.3线-8线译码器处于译码状态时,当输入A2A1A0=010时,输出Y7...Y0=B。
A.11101111 B.11111011 C.11111101 D.11011111
8.多谐振荡器可产生B。
A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波9.555定时器构成施密特触发器时,其回差电压为C。
A.VCC B.VCC/2 C.VCC/3 D.2VCC/310.D/A转换器能够将B转变成 C。
A.正弦信号 B.数字信号 C.模拟信号 D.方波信号
三、判断题得分
(×
)1.编码器是时序逻辑电路。
)2.施密特触发器可用于将三角波变换成正弦波。
)3.单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。
(×
)4.四变量的最小项共有8种组合。
(√)5.具有推拉输出的TTL门的输出端不可以并列使用。
(√)6.CMOS门的输入端不可以悬空。
)7.将TTL与非门作非门使用,则多余输入端应接低电平。
(√)8.T触发器,在T=1时,加上时钟脉冲,则触发器翻转。
得分四、
某汽车驾驶员培训班进行结业考试。
有3名评判员,其中A为主评判员,B、C为副评判员。
评判时按少数服从多数原则,但若主评判认为合格,也可通过。
试用4选1数据选择器74HC153实现评判的规定。
解:
根据逻辑设计要求,设定3个输入变量A、B、C,并规定如下:
主评判员A的意见:
A=1认为合格,A=0认为不合格。
副评判员B和C的意见:
B=1和C=1认为合格,B=0和C=0认为不合格。
输出变量Y=1认为通过,Y=0认为不通过。
列真值表 A00001111B00110011C01010101Y00011111写出逻辑函数表达式:
第2页共6页
YABCABCABCABCABCAB0ABCAB(CC)AB(CC)AB0ABCAB1AB1Y174HC1532A0GD0D1D2D3A1
得分五、
已知同步时序电路如图1(a)所示,其输入波形如图1(b)所示。
试写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图和时序图,并说明该电路的功能。
X1JC11KFF0Q01JC11KFF1Q1YCLK(a)电路图
CLKX12345678
(b)输入波形
图1
解:
电路的驱动方程、状态方程和输出方程分别为:
J0X,K0XJ1XQ0,K1Xn1nnQ0XQ0XQ0Xn1nnnnnQ1XQ0Q1XQ1XQ0XQ1YXQ1nn1根据状态方程和输出方程,可分别做出Q1n1,Q0和Y的卡诺图,如表1所示。
此做出的
状态转换图如图题解1,画出的时序图如图题解1所示。
第3页共6页
表1状态转换表
n1n1Q2Q1/YXnnQ2Q10000/001/0000100/011/01100/111/01000/111/001000001101001011011Q1Q010XY10
解1(a)状态转换图
CLKX1234567Q1Q0Y解1(b)时序图
综上分析可知:
当输入X为序列110时,输出Y=1,因此,该电路是110序列检测器。
得分六、
试利用74LS161和反馈预置数法设计一可控进制计数器:
当控制变量X为1时为12进制计数器,X=0时为10进制计数器,并画出电路图。
假设预置数信号DCBA=0000则对应X=0和X=1的状态转换表如下:
第4页共6页
置位信号为:
LOADYXQDQAXQDQBQA实现的电路图如下:
得分七、
若将1024×
1位的RAM芯片组成2048×
2位的RAM电路,应需几片1024×
1位的芯片?
(2)还需要哪种集成芯片?
试画出扩展电路,1024×
1位的ROM芯片的逻辑符号如下图所示。
答案:
需要4片;
还需要非门;
如下图
I/O0I/O1I/O1024×
1RAMI/O1024×
1RAMA0A1A0A1A9R/WA9R/WCSA0A1A9R/WCSA0A1A9R/WCSA0A1A9R/WCSA101
第5页共6页
I/O1024×
1RAMA0A1A9R/WCS
八、
得分图2所示为555定时器构成的声控报警电路。
声音经接收放大后的信号如题图2所示,i的峰值4V。
分别说出555定时器1和555定时器2所构成单元电路的名称;
请计算报警的时间;
+5V874555(3R510K87624555(3vI621vo15)F125)(a)0t(s)(b)图2
555定时器1构成施密特触发器,555定时器2构成单稳态触发器;
计算报警的时间:
tW510103106
九、
得分CDAB00011110000111101 1111用卡诺图法化简逻辑函数Fm(3,5,6,7,10)d(0,1,2,4,8)
FABD
第6页共6页
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 20 XX20XX1 数字电路 逻辑设计