数电课程设计单号版Word文档格式.docx
- 文档编号:21652259
- 上传时间:2023-01-31
- 格式:DOCX
- 页数:41
- 大小:1.27MB
数电课程设计单号版Word文档格式.docx
《数电课程设计单号版Word文档格式.docx》由会员分享,可在线阅读,更多相关《数电课程设计单号版Word文档格式.docx(41页珍藏版)》请在冰豆网上搜索。
Multisim提供了数字万用表、示波器、逻辑分析仪、波特图仪、函数信号发生器和瓦特表等18种虚拟仪器。
仪表外观、面板布置、按键功能和操作方法等与实际仪表基本相同,可以毫无风险地进行使用。
6、强大的分析功能。
Multisim还提供了直流工作点分析、交流分析、直流扫描分析和傅里叶分析等多种分析功能,为电路实验带来了极大的便利。
7、快捷的作图功能。
Multisim具有快捷的作图功能,可增删网格,设置标记,建立文本,还可对分析结果进行保存、输出和打印。
8、后处理功能。
利用后处理器,可以对仿真结果和波形进行数学运算、工程运算、矢量运算和复杂的函数运算。
9、射频电路仿真功能。
Multisim提供了专门用于射频电路仿真的元件库和仪表,以此搭建射频电路并进行仿真实验。
10、HDL仿真功能。
Multisim还可以进行HDL(HardwarDescriptionLanguage,硬件描述语言)仿真,具有完整的设计入口、自动项目管理、高级波形显示等功能,可执行综合仿真实验。
1.3Multisim11的操作界面
Multisim系统如同一个真实的实验工作台,台上摆放着各种仪器仪表和元器件,可根据实验要求,创建电路、放置仪表和元器件、连接线路,进行调试和分析。
下面对系统的各部分加以介绍
1、基本界面
基本界面最上方是菜单栏,共11项;
菜单栏下方左面为系统工具栏,共11项;
中间为设计工具栏,共8项;
右面是使用中的元件列表(InUseList)和帮助按钮;
最右角为仿真开关。
基本界面的左侧为元件工具栏;
中间部分为电路工作区,或称Workspace,相当于工作平台;
右侧为仪表工具栏,共有17种仪器仪表。
基本界面的下方为状态栏,状态栏显示当前电路名称、有关操作状态以及鼠标所指条目的信息等。
新产生的电路文件以Multisim7默认的名称Circuit1来命名。
图1-2Multisim7基本界面
2、菜单栏
Multisim7的菜单栏与Windows系统极其相似,如图12-3所示。
从左至右依次是:
File(文件)、Edit(编辑)、View(窗口显示)、Place(放置)、Simulate(仿真)、Transfer(文件输出)、Tools(工具)、Reports(报告)、Options(选项)、Window(视窗)和Help(帮助),共11个主菜单。
3、标准工具栏
该工具栏为基本操作按钮,从左至右依次是:
新建、打开、保存、剪切、复制、粘贴、打印、放大、缩小、100%放大、全屏显示、项目栏、电路元件属性视窗、数据库管理、创建元件、仿真启动、图表、分析、后处理、使用元件列表和帮助按钮。
4、仿真开关
主要用于仿真控制。
5、图形注释工具栏
该工具栏主要用于在基本界面中放置各种图形,从左至右依次是:
文本、直线、折线、矩形、椭圆、圆弧、多边形和图片。
6、元件工具栏
元件工具栏通常在基本界面的左边。
也可以用鼠标将工具栏拖至界面的上方,呈水平状。
从左至右依次是:
电源库(Source)、基本元件库(Basic)、二极管库(Diode)、晶体管库(Transistor)、模拟元件库(Analog)、TTL元件库(TTL)、CMOS元件库(CMOS)、数字元件库(MiscellaneousDigital)、混合元件库(Mixed)、指示元件库(1ndicator)、其他元件库(Miscellaneous)、射频元件库(RF)、机电类元件库(Electromechanical)、放置分层模块、放置总线、登录WWW.ElectronicsW和www.EDA网站等。
7、虚拟元件工具栏
虚拟元件工具栏带有蓝绿色的标识,从左至右依次是:
电源元件工具栏(PowerSourceComponentsBar)、信号源元件工具栏(SignalSourceComponentsBar)、基本元件工具栏(BasicComponentsBar)、二极管元件工具栏(DiodesComponentsBar)、晶体管元件工具栏(TransistorsComponentsBar)、模拟元件工具栏(AnalogComponentsBar)、其他元件工具栏(MiscellaneousComponentsBar)、额定元件工具栏(RatedComponentsBar)、3D元件工具栏(3DComponentsBar)和测量元件工具栏(MeasurementComponentsBar),共计10个工具栏。
8、仪表工具栏
仪表工具栏通常位于基本界面的右边,也可以用鼠标将工具栏拖至界面的上方,呈水平状。
数字万用表(Multimeter)、函数信号发生器(FunctionGeneration)、瓦特表(Wattmeter)、双踪示波器(Oscilloscope)、4通道示波器(4ChannelOscilloscope)、波特图仪(BodePlotter)、频率计数器(FrequencyCounter)、字信号发生器(WordGenerator)、逻辑分析仪(LogicAnalyzer)、逻辑转换器(LogicConverter)、IV分析仪(1V-Analysis)、失真分析仪(DistortionAnalyzer)、频谱分析仪(SpectrumAnalyzer)、网络分析仪(NetworkAnalyzer)、安捷伦函数信号发生器(AgilentFunctionGeneration)、安捷伦数字万用表(AgilentMultimeter)、安捷伦示波器(AgilentOscilloscope)和动态测量探针(DynamicMeasurementProbe)。
第二章定理及经典例题的仿真
2.1逻辑代数基础
一.重点掌握的内容:
1.逻辑代数的三种基本运算
2.逻辑代数的基本公式、常用公式和逻辑代数的基本定理
3.常用的逻辑函数表示方法。
4.逻辑函数的两种化简方法和具有无关项的逻辑函数及其化简
二.一般掌握的内容:
1.逻辑函数的两种表示形式
三.本章知识点:
1.三种门电路:
A.与门
Y=A*B
B.或门
Y=A+B
C.非门
Y=A’
2.常用公式:
A+AB=AA+A′B=A+BA′+AB=A′+BAB+AB′=A
A(A+B)=AAB+A′C+BC=AB+A′CAB+A′C+BCD=AB+A′C
A·
(A·
B)′=A·
B′A′·
B)′=A′
3.逻辑代数的基本定理:
(1)、代入定理
任何一个含有变量A的等式,如果将所有出现A的位置都用同一个逻辑函数代替,则等式仍然成立。
这个规则称为代入定理。
(2)、反演定理
对于任何一个逻辑表达式Y,如果将表达式中的所有“·
”换成“+”,“+”换成“·
”,“0”换成“1”,“1”换成“0”,原变量换成反变量,反变量换成原变量,那么所得到的表达式就是函数Y的反函数Y′(或称补函数)。
这个规则称为反演定理。
(3)、对偶定理
”,“0”换成“1”,“1”换成“0”,而变量保持不变,则可得到的一个新的函数表达式YD,YD称为Y的对偶式。
4.逻辑函数及其表示方法:
常用逻辑函数的表示方法有:
逻辑真值表(真值表)、逻辑函数式(逻辑式或函数式)、逻辑图、波形图、卡诺图及硬件描述语言。
它们之间可以相互转换:
真值表→逻辑函数式;
逻辑函数式→真值表;
逻辑式→逻辑图;
逻辑图→逻辑式。
5.逻辑函数的化简方法:
(1)、公式化简法
(2)、卡诺图化简法
卡诺图的定义:
将n变量的全部最小项各用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上相邻排列,得到的图形叫做n变量最小项的卡诺图。
四.典型例题仿真:
a)已知逻辑函数式Y=ABC'
+AB'
C+A'
BC,求真值表。
图2.1.1
b)将下列逻辑函数式化为最简与或形式。
(1).Y(A,B,C,D)=((AB+B’D)(A’C’)’)’(CD’+AD)
图2.1.2
图2.1.3
Y=A’CD’+B’CD’
(2)Y=(A,B,C,D,E)=∑m(1,3,5,8,9,12,13,18,19,22,23,24,25,28,29)
图2.1.4
Y=A’B’C’E’+A’D’E+AB’D+BD’
c)已知逻辑函数式Y=(ABC’+AB’C+A’BC)’,画出其逻辑电路图。
图2.1.5
逻辑电路图:
图2.1.6
2.274LS138D的结构与功能研究
一.仿真电路如图所示
表3线——8线译码器74LS138电路
图2.2.1
二、对仿真电路进行分析
观察电路可知,三个双刀开关接上端时表示电路接高电平接下端时电路接地电平,当x1.x2.x3接高电平时,灯亮,接低电平时,灯灭,在接入不同的电位时,从I0到I7会有不同的状态出现,显示灯亮或者灯灭,由此可知,若将给予开关不同的状态输入,输出状态将会有不同的表现,由此可以验证74LS138的逻辑功能。
三、仿真过程
当A接高电平时,B,C接低电平,然后仿真,得Y1对应指示灯灭,其他灯亮;
当反接开关时,得Y6指示灯灭,其他对应指示灯亮。
当B接高电平,A,C接低电平时,然后仿真,得到Y2对应指示灯灭,其他对应指示灯亮,当反接开关时,Y5对应指示灯灭。
其他指示灯亮;
当C接高电平时,B,C接低电平时,Y4对应指示灯灭,其他对应指示灯亮,当开关反接时,Y3对应指示灯灭,其他对应指示灯亮。
整个仿真过程完毕。
下图为A指示灯亮,B,C指示灯灭时对应的仿真图。
图2.2.2
仿真结果如下表所示
输入
输出
A
B
C
Y7
Y6
Y5
Y4
Y3
Y2
Y1
Y0
1
图2.2.3
四、对仿真结果进行分析
由结果分析得知:
当三种输入状态不同的,得到结果不同,这种由于输入不同导致不同的结果分析得到74LS138编码器的工作状态。
总结:
注意连接电路时,连线问题,尤其注意不同状态下表示的结构示意图
2.3触发器
2.3.1知识要点
一.重点掌握的内容:
1.触发器的特点,现态和次态的概念.触发器逻辑功能的表示方法。
2.触发器四种结构形式及其动作特点。
3.触发器在逻辑功能上的四种主要类型,及其各自的功能特点和逻辑功能表示形式。
4.触发器的电路结构形式和逻辑功能的关系
5.常用集成电路触发器逻辑符号、功能特点以及异步置位、复位端的作用。
二、触发器的电路结构与动作特点
1、SR锁存
是构成各种触发器的基本部件,也是最简单的一种触发器。
它的输入信号直接作用在触发器,无需触发信号。
2、电平触发的触发器
在CLK=1期间,输入信号的变化都直接改变输出端Q和Q′的状态;
CLK=0期间输出状态保持不变。
3、脉冲触发的触发器
(1)触发器翻转分两步动作:
第一步,在CLK=1期间主触发器接收输入端信号,被置成相应的状态,从触发器不变;
第二步,CLK下降沿到来时从触发器按照主触发器的状态翻转,输出端Q和Q′的状态改变发生在CLK下降沿。
(2)在CLK=1的全部时间里输入信号都将对主触发器起控制作用。
4、边沿触发的触发器
触发器的次态仅仅取决于时钟信号的上升沿(下降沿)到达时输入的逻辑状态,而在这以前或以后,输入信号的变化对触发器输出的状态没有影响。
2.3.2对JK触发器进行分析
电路结构图如下:
图2.3.2.1
其中“A”、“B”、“C”和“D”分别与“CLK”“J”“K”和“Q”端连接,表示相应端输入输出的变化情况或高低电平的变化。
根据D触发器的电路结构特点,对其进行分析可得到以下结论:
(1).若J=1、K=0,则CLK=1时主触发器置1(原来是0则置成1,原来是1则保持1),待CLK=0以后从触发器亦随之置1,即Q*=1。
(2).若J=0、K=1,则CLK=1时主触发器置0。
,待CLK=0以后从触发器也随之置0,即Q*=0。
(3).若J=K=0,则由于门G7、G8被封锁,触发器保持原状态不变,即Q*=Q。
(4).若J=K=1时,分两种情况:
(a):
Q=0。
这时门G8被q断的低电平封锁,CLK=1时仅G7输出低电平信号,故主触发器置1。
CLK=0以后从触发器也跟着置1,即Q*=1.
(b):
Q=1。
这时门G7被Q’端的低电平封锁,因而在CLK=1时仅G8能给出低电平信号,故主触发器被置0.当CLK=0以后从触发器跟着置0,故Q*=0。
上图用示波器测试结果为:
图2.3.2.2
可以发现,测试结果完全满足以上分析,故可以从中得出主从JK触发器的特性表。
其特性表为:
CLK
J
K
Q
Q*
-
Q
↓
图2.3.2.3
根据表可以写出JK触发器的特性方程为:
Q*=JQ’+K’Q。
且根据以上分析可知,主从JK触发器没有约束。
2.3.3对于D触发器
电路结构图如下所示:
图2.3.3.1
其中,“CLEAR”端为“1”,触发器在时钟“CLK”的作用下,将输入“D”的状态由“Q”端输出。
“A”、“B”、“C”和“D”端输出波形分别代表“CLK”、“D”、“Q”和“Q’”端的状态变化情况。
对D触发器进行分析可知:
若D=1,则CLK变为高电平以后触发器被置成Q=1,CLK回到低电平以后触发器保持1状态不变;
若D=0,则CLK变为高电平以后触发器被置成Q=0,CLK回到低电平以后触发器保持0状态不变。
上图用示波器测试的结果为:
图2.3.3.2
结合以上分析和测试结果可知:
在第1~3个CLK=1期间,D=1,触发器为1状态,CLK回到低电平以后触发器保持1状态不变;
在第4~5个CLK=1期间,D=0,触发器被置成Q=0,CLK回到低电平以后触发器保持0状态不变;
而在第6~7个CLK=1期间,D=1,触发器被置成Q=1,CLK回到低电平以后触发器保持1状态不变。
由以上结论可以得出D触发器的特性表:
D
图2.3.3.3
故可知D触发器的特性方程为:
Q*=D
2.4可控分频器仿真分析
一、概述
时序逻辑电路(sequentiallogiccircuit),简称时序电路,是一种任意时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态的逻辑电路。
时序电路在电路结构上有两个显著的特点,第一,时序电路通常包含组合电路和存储电路两个组成部分,而存储电路是必不可少的。
第二,存储电路的输出状态必须反馈到组合电路的输入端,与输入信号一起,共同决定组合逻辑电路的输出
。
同步时序逻辑电路的分析方法:
分析一个时序电路,就是要找出给定时序电路的逻辑功能。
首先讨论同步时序电路的分析方法。
由于同步时序电路中所有触发器都是在同一时钟信号操作工作的,所以分析方法比较简单。
时序电路的逻辑功能可以用输出方程、驱动方程和状态方程全面描述。
因此,只要能写出给定逻辑电路的这三个方程,那么他的逻辑功能也就表示清楚了。
根据这三个方程,就能够求得在任何给定输入变量状态和电路状态下电路的输出和次态。
分时同步时序电路时一般按如下步骤进行:
(1)从给定的逻辑图中写出每个触发器的驱动方程(亦即存储电路中每个触发器输入信号的逻辑函数式)。
(2)将得到的这些驱动方程带入相应的触发器的特性方程,得出每个触发器的状态方程,从而得到由这些状态方程组成的整个时序电路的状态方程组。
(3)根据逻辑图写出电路的输出方程。
二、实例分析
图P6.24所示电路是用二—十进制优先编码器74LS147和异步十进制计数器74161组成的可控分频器,试说明当输入控制信号A‘、B‘、C‘、D‘、E‘、F‘、G‘、H‘、I‘分别为低电平时由Y端输出的脉冲频率各为多少。
已知CLK端输入脉冲的频率为10kHz。
图2.4.1电路逻辑图
4位同步二进制计数器74161功能表如下表所示
图2.4.2
二—十进制优先编码器74LS147的功能表如下表所示
图2.4.3
在multisim元器件库中,74LS147的1、2、3、4、5、6、7、8、9分别对应A‘、B‘、C‘、D‘、E‘、F‘、G‘、H‘、I‘输入信号。
1、I‘为低电平时,由于其优先级最高,无论其它输入信号为高电平还是低电平,输入Y0为高电平,Y1Y2为高电平,经过反相器之后作为74161的输入信号,即为74161预置数001,可得其频率。
连接电路仿真如下:
图2.4.4
仿真图像如下:
图2.4.5
其中上面的为时钟信号CLK的图像,下面的为进位输出Y的图像。
计算处理可得到其频率为1/8.023ms=125Hz。
2、当I8为低电平I9为高电平时,无论I1-I7为高电平还是低电平,优先编码I8,Y0Y1Y2高低电平,即预置数111,连接电路仿真可得Y的频率。
图2.4.6
计算处理可得到其频率为1/9.002ms=111Hz。
3、当I7为低电平I8、I9为高电平时
图2.4.7
计算处理可得到其频率为1/2.034ms=492Hz。
4、当I6为低电平I7、I8、I9为高电平时
图2.4.8
计算处理可得到其频率为1/2.976ms=336Hz。
5、当I5为低电平I6、I7、I8、I9为高电平时
图2.4.9
计算处理可得到其频率为1/3.992ms=250Hz。
6、当I4为低电平I5、I6、I7、I8、I9为高电平时
图2.4.10
计算处理可得到其频率为1/5.009ms=200Hz。
7、当I3为低电平I4、I5、I6、I7、I8、I9为高电平时
图2.4.11
计算处理可得到其频率为1/5.989ms=167Hz。
8、当I2为低电平I3、I4、I5、I6、I7、I8、I9为高电平时
图2.4.12
计算处理可得到其频率为1/7.006ms=143Hz。
9、当I1为低电平I2、I3、I4、I5、I6、I7、I8、I9为高电平时
其中上面的为时钟信号CLK的波形,下面的为进位输出Y的波形。
通过以上仿真可得
I9=0
I8=0
I7=0
I6=0
I5=0
I4=0
I3=0
I2=0
I1=0
周期ms
8.023
9.002
2.034
2.976
3.992
5.009
5.989
7.006
频率Hz
125
111
492
336
250
200
167
143
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数电课程设计 单号 课程设计