数字逻辑实验.docx
- 文档编号:2143817
- 上传时间:2022-10-27
- 格式:DOCX
- 页数:11
- 大小:420.84KB
数字逻辑实验.docx
《数字逻辑实验.docx》由会员分享,可在线阅读,更多相关《数字逻辑实验.docx(11页珍藏版)》请在冰豆网上搜索。
数字逻辑实验
1、器件仿真
8-3线优先编码器74LS148(大本p74真值表)
16-4线编码器
EI2
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
D
C
B
A
GS
EO1
1
d
d
d
d
d
d
d
d
d
d
d
d
d
d
d
d
1
1
1
1
1
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
d
d
d
d
d
d
d
d
d
d
d
d
d
d
d
0
1
0
0
0
0
1
0
d
d
d
d
d
d
d
d
d
d
d
d
d
d
0
1
1
0
0
1
0
1
0
d
d
d
d
d
d
d
d
d
d
d
d
d
0
1
1
1
0
1
0
0
1
0
d
d
d
d
d
d
d
d
d
d
d
d
0
1
1
1
1
0
1
1
0
1
0
d
d
d
d
d
d
d
d
d
d
d
0
1
1
1
1
1
1
0
0
0
1
0
d
d
d
d
d
d
d
d
d
d
0
1
1
1
1
1
1
1
0
1
0
1
0
d
d
d
d
d
d
d
d
d
0
1
1
1
1
1
1
1
1
1
0
0
1
0
d
d
d
d
d
d
d
d
0
1
1
1
1
1
1
1
1
1
1
1
0
1
0
d
d
d
d
d
d
d
0
1
1
1
1
1
1
1
1
0
0
0
0
0
1
0
d
d
d
d
d
d
0
1
1
1
1
1
1
1
1
1
0
0
0
1
0
1
0
d
d
d
d
d
0
1
1
1
1
1
1
1
1
1
1
0
0
1
0
0
1
0
d
d
d
d
0
1
1
1
1
1
1
1
1
1
1
1
0
0
1
1
0
1
0
d
d
d
0
1
1
1
1
1
1
1
1
1
1
1
1
0
1
0
0
0
1
0
d
d
0
1
1
1
1
1
1
1
1
1
1
1
1
1
0
1
0
1
0
1
0
d
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
1
1
0
0
1
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
1
1
1
0
1
74LS138译码器逻辑功能测试
两片74LS138组合成4线-16线译码器
仿真八选一器件74LS151的功能
输入
输出
GN
C
B
A
D0
D1
D2
D3
D4
D5
D6
D7
Y
WN
1
d
d
d
d
d
d
d
d
d
d
d
1
0
0
0
0
0
0
d
d
d
d
d
d
d
1
0
0
0
0
0
1
d
d
d
d
d
d
d
0
1
0
0
0
1
d
0
d
d
d
d
d
d
1
0
0
0
0
1
d
1
d
d
d
d
d
d
0
1
0
0
1
0
d
d
0
d
d
d
d
d
1
0
0
0
1
0
d
d
1
d
d
d
d
d
0
1
0
0
1
1
d
d
d
0
d
d
d
d
1
0
0
0
1
1
d
d
d
1
d
d
d
d
0
1
0
1
0
0
d
d
d
d
0
d
d
d
1
0
0
1
0
0
d
d
d
d
1
d
d
d
0
1
0
1
0
1
d
d
d
d
d
0
d
d
1
0
0
1
0
1
d
d
d
d
d
1
d
d
0
1
0
1
1
0
d
d
d
d
d
d
0
d
1
0
0
1
1
0
d
d
d
d
d
d
1
d
0
1
0
1
1
1
d
d
d
d
d
d
d
0
1
0
0
1
1
1
d
d
d
d
d
d
d
1
0
1
验证74LS85的逻辑功能
A
B
ALB1
AGB1
AEB1
ALBO
AGBO
AEBO
1000
0000
d
d
d
1
0
0
0000
1000
d
d
d
0
1
0
0100
0000
d
d
d
1
0
0
0000
0100
d
d
d
0
1
0
0010
0000
d
d
d
1
0
0
0000
0010
d
d
d
0
1
0
0001
0000
d
d
d
1
0
0
0000
0001
d
d
d
0
1
0
0001
0001
H
L
L
1
0
0
1111
1111
L
H
L
0
1
0
1111
1111
d
d
H
0
0
1
1111
1111
H
H
L
0
0
0
1111
1111
L
L
L
1
1
0
测试基本RS触发器的逻辑功能
测试JK触发器74LS112的逻辑功能
测试双D触发器74LS74的逻辑功能
测试74LS194的逻辑功能
测试74LS90的逻辑功能
1)二进制计数器仿真波形
2)异步五进制加法计数器仿真波形
验证芯片构成的是8421码十进制计数器;
功能波形图:
测试74LS161的逻辑功能
2、组合电路设计
.某足球评委会由一位教练和三位球迷组成,对裁判员的判罚进行表决。
当满足以下条件时表示同意:
有三人或三人以上同意,或者有两人同意,但其中一人是教练。
试用与非门设计该表决电路。
设教练为A,三位球迷分别为B、C、D,输出结果为F
F=AB+AD+AC+BCD
【最简逻辑表达式】
F=AB·AD·AC·BCD
使用基本门电路,设计4-2编码器
用门电路组成一个一位半加器,连线并验证其逻辑功能,自拟真值表,并将实验结果填入表中。
用门电路组成一个一位全加器,连线并验证其逻辑功能,自拟真值表,并将实验结果填入表中与逻辑表达式加以比较。
3、时序电路设计
采用74194实现数据的串行/并行转换
采用74161实现任意进制计数器。
(如实现5进制计数)
1)采用归零法
2)采用置数法
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 逻辑 实验