青岛大学电子技术基础数字逻辑实验课指导书答案.docx
- 文档编号:2089929
- 上传时间:2022-10-26
- 格式:DOCX
- 页数:24
- 大小:311.51KB
青岛大学电子技术基础数字逻辑实验课指导书答案.docx
《青岛大学电子技术基础数字逻辑实验课指导书答案.docx》由会员分享,可在线阅读,更多相关《青岛大学电子技术基础数字逻辑实验课指导书答案.docx(24页珍藏版)》请在冰豆网上搜索。
青岛大学电子技术基础数字逻辑实验课指导书答案
实验一电子电路仿真方法与门电路实验
一、实验目的
1.熟悉电路仿真软件EWB的使用方法。
2.验证常用集成逻辑门电路的逻辑功能。
3.掌握各种门电路的逻辑符号。
4.了解集成电路的外引线排列及其使用方法。
5.掌握用EWB设计新元件的方法。
二、实验内容
1.用逻辑门电路库中的集成逻辑门电路分别验证二输入与门、或非门、异或门和反相器的逻辑功能,将验证结果填入表1.1中。
注:
与门型号7408,或门7432,与非门7400,或非门7402,异或门7486,反相器7404.
表1.1门电路逻辑功能表
输入
输出
与门
或门
与非门
或非门
异或门
反相器
B
A
L=AB
L=A+B
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
0
1
0
0
1
1
0
1
1
1
1
1
1
0
0
0
0
2.用逻辑门电路库中的独立门电路设计一个8输入与非门,实现,写出逻辑表达式,给出电路图,并验证逻辑功能填入表1.2中。
表1.28输入与非门逻辑功能表
输入
输出L
A
B
C
D
E
F
G
H
1
1
1
1
1
1
1
1
0
0
1
1
1
1
1
1
1
1
0
0
1
1
1
1
1
1
1
0
0
0
1
1
1
1
1
1
0
0
0
0
1
1
1
1
1
0
0
0
0
0
1
1
1
1
0
0
0
0
0
0
1
1
1
0
0
0
0
0
0
0
1
1
0
0
0
0
0
0
0
0
1
3.用逻辑门电路库中的独立门电路设计一个与或非门,实现,写出逻辑表达式,给出电路图,并验证逻辑功能填入表1.2中。
表1.28输入与非门逻辑功能表
输入
输出
L
A
B
C
D
E
F
G
H
1
1
1
1
1
1
1
1
0
0
1
1
1
1
1
1
1
0
0
0
1
1
1
1
1
1
0
0
0
0
1
1
1
1
1
0
0
0
0
0
1
1
1
1
0
0
0
0
0
0
1
1
1
0
0
0
0
0
0
0
1
1
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
1
实验二组合逻辑电路设计
实验目的
1.掌握组合逻辑电路的设计方法
2.掌握全加器的逻辑功能
3.掌握数据选择器的逻辑功能及用数据选择器实现逻辑函数的方法
4.掌握七段显示数码管的原理及显示译码器的设计方法。
实验内容
1.用逻辑门电路库中的独立门电路设计一个全加器电路,写出各输出端的逻辑表达式,给出电路图并验证其逻辑功能填入表2.1中。
表2.1全加器逻辑功能表
输入
输出
A
B
Ci-1
S
Co
0
0
0
0
0
0
1
0
1
0
1
0
0
1
0
1
1
0
0
1
0
0
1
1
0
0
1
1
0
1
1
0
1
0
1
1
1
1
1
1
2.用数据选择器74151和适当的门电路实现全加器的逻辑功能,给出电路图并验证其逻辑功能与表2.1比较结果是否一致。
3.用逻辑门电路库中的独立门电路设计一个十六进制共阴极7段显示译码器,其译码输出真值表如表2.2所示,写出各输出端的逻辑表达式,给出其电路图,并用EWB仿真验证其功能。
实验三编码器及其应用
实验目的
掌握优先编码器的逻辑功能,学会编码器的级联扩展应用。
实验内容
1.验证优先编码器4532的逻辑功能,给出接线电路图,并按表3.1输入编码信号,将各输出端测试结果填入表3.1中。
表3.1优先编码器4532逻辑功能表
输入
输出
EI
I7
I6
I5
I4
I3
I2
I1
I0
Y2
Y1
Y0
GS
EO
0
╳
╳
╳
╳
╳
╳
╳
╳
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
╳
╳
╳
╳
╳
╳
╳
1
1
1
1
0
1
0
1
╳
╳
╳
╳
╳
╳
1
0
1
0
1
0
0
1
╳
╳
╳
╳
╳
1
0
1
1
0
1
0
0
0
1
╳
╳
╳
╳
1
0
0
1
0
1
0
0
0
0
1
╳
╳
╳
0
1
1
1
0
1
0
0
0
0
0
1
╳
╳
0
1
0
1
0
1
0
0
0
0
0
0
1
╳
0
0
1
1
0
1
0
0
0
0
0
0
0
1
0
0
0
1
0
2.用2片4532级联扩展实现16线-4线编码器的逻辑功能,画出逻辑电路图,给出EWB接线电路图,并验证其逻辑功能填入表3.2。
设编码输入信号为A15~A0,编码输出信号为L3~L0。
表3.216线-4线优先编码器逻辑功能表
输入
输出
EI
A15
A14
A13
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
A2
A1
A0
L3
L2
L1
L0
GS
EO
0
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
0
0
0
0
0
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
1
1
1
1
1
0
1
0
0
1
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
1
1
0
1
1
0
1
0
0
0
0
1
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
╳
1
0
1
1
1
0
1
0
0
0
0
0
0
1
0
╳
0
╳
╳
╳
╳
╳
╳
1
0
0
1
1
0
1
0
0
0
0
0
0
0
0
1
0
╳
╳
╳
╳
╳
╳
0
1
1
1
1
0
1
0
0
0
0
0
0
0
0
0
0
1
╳
╳
╳
╳
╳
0
1
0
1
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
1
╳
╳
╳
0
0
1
1
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
╳
0
0
0
1
1
0
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
1
0
实验四译码器及其应用
实验目的
掌握译码器的逻辑功能、级联扩展方法及实现逻辑函数的方法
实验内容
1.验证3-8译码器74138的逻辑功能,给出接线电路图,并按表4.1输入编码信号,将各输出端测试结果填入表4.1中。
(这个也有个字产生器,中间位置)
表4.13-8译码器74138逻辑功能表
输入
输出
0
X
X
X
X
X
1
1
1
1
1
1
1
1
1
1
X
X
X
X
1
1
1
1
1
1
1
1
1
X
1
X
X
X
1
1
1
1
1
1
1
1
1
0
0
0
0
0
1
1
1
1
1
1
1
0
1
0
0
0
0
1
1
1
1
1
1
1
0
1
1
0
0
0
1
0
1
1
1
1
1
0
1
1
1
0
0
0
1
1
1
1
1
1
0
1
1
1
1
0
0
1
0
0
1
1
1
0
1
1
1
1
1
0
0
1
0
1
1
1
0
1
1
1
1
1
1
0
0
1
1
0
0
1
1
1
1
1
1
1
0
0
1
1
1
0
1
1
1
1
1
1
1
2.用2片74138级联扩展实现4线-16线译码器的逻辑功能,画出逻辑电路图,给出EWB接线电路图,并验证其逻辑功能填入表4.2。
设译编码输入信号为B3~B0,译码输出信号为。
表4.24线-16线译码器逻辑功能表
输入
输出
B3
B2
B1
B0
说明
0
0
0
0
除L0不亮,其它都亮
0
0
0
1
除L1不亮,其它都亮
0
0
1
0
除L2不亮,其它都亮
0
0
1
1
除L3不亮,其它都亮
0
1
0
0
除L4不亮,其它都亮
0
1
0
1
除L5不亮,其它都亮
0
1
1
0
除L6不亮,其它都亮
0
1
1
1
除L7不亮,其它都亮
1
0
0
0
除L8不亮,其它都亮
1
0
0
1
除L9不亮,其它都亮
1
0
1
0
除L10不亮,其它都亮
1
0
1
1
除L11不亮,其它都亮
1
1
0
0
除L12不亮,其它都亮
1
1
0
1
除L13不亮,其它都亮
1
1
1
0
除L14不亮,其它都亮
1
1
1
1
除L15不亮,其它都亮
(这个也有字产生器)
3.用74138译码器和适当的门电路实现逻辑函数,给出电路图,并验证其逻辑功能填入表4.3。
表4.3逻辑函数真值表
输入
输出
A
B
C
F
0
0
0
1
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
1
1
0
1
1
1
1
0
0
1
1
1
1
实验五触发器
实验目的
1.熟练掌握基本SR锁存器的逻辑功能与电路构成。
2.掌握触发器的电路结构与工作原理及状态转换时序关系。
3.掌握不同逻辑功能触发器之间的相互转换。
实验内容
1.用或非门构成基本SR锁存器,给出电路图,并用EW
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 青岛大学 电子技术 基础 数字 逻辑 实验 指导书 答案