案例2OTA 运算放大器的设计Word格式.docx
- 文档编号:20622074
- 上传时间:2023-01-24
- 格式:DOCX
- 页数:11
- 大小:271.30KB
案例2OTA 运算放大器的设计Word格式.docx
《案例2OTA 运算放大器的设计Word格式.docx》由会员分享,可在线阅读,更多相关《案例2OTA 运算放大器的设计Word格式.docx(11页珍藏版)》请在冰豆网上搜索。
小信号低频电压增益
V/V
>
80dB
单位增益带宽
MHz
500MHz
压摆率
V/uS
10V/uS
负载电容
pF
1
相位裕度
度
60
图1两级CMOS基本差分运算放大器
2.运算放大器的手工计算
从该运放设计所采用的工艺模型mm0355v.l中查得以下工艺参数:
Kn=179.8μA/V2Vthn=0.55V
Kp=-63.8μA/V2|Vthp|=0.73V
1)通过压摆率SR求M5的漏极电流
若米勒补偿电容Cc=2pF,因为SR=ID5/Cc。
要求SR>
10V/μS,假设SR=100V/μS,ID5为M5的漏极电流,则:
ID5=SR×
Cc=100V/μS×
2E-12=200μA。
由于流过M5的电流为200μA,则流过M1、M2、M3和M4的电流为200μA/2=100μA。
2)通过MOS管的饱和区和线性区的临界过驱动电压求M5的W/L宽长比
因为M5工作在饱和区,则VDS5≥(VGS5-|Vthp|),在线性区和饱和区的交界处的临界过驱动电压Veff5=VDS5=VGS5-|Vthp|,则:
若共模输出电压的最大值的要求为2.1V。
由于Vin(cm)max=VDD-Veff5-VGS1=3.5V,且VGS=Veff+|Vthp|。
假设M5和M1管的临界过驱动电压相同,即Veff5=Veff1=Veff。
则2.1=3.3-Veff-Veff-|Vthp|=3.3-2Veff-0.73,即Veff=0.47V,所以(W/L)5=28.38
3)通过MOS管的饱和区和线性区的临界过驱动电压求M6的W/L宽长比
同理可得:
假设ID6=ID5=200μA,且电路输出的最大摆幅为3V,即VOUT(max)=3.0V=VDD-Veff6,所以Veff6=3.3-3.0=0.3V,所以(W/L)6=69.66
4)求M7的W/L宽长比
输出摆幅的最小值为VOUT(min)=0.3V=Veff7
则(W/L)7=24.72
5)求M3和M4的W/L宽长比
为防止版图的系统误差,M7、M6、M5和M4的尺寸满足:
则(W/L)3=(W/L)4=4.94
6)求M1和M2的W/L宽长比
由于单位增益带宽GBW=gm1/2πCc=127MHZ,则
gm1=2π×
Cc×
GBW=6.28×
2e-12×
127e6=1.597mS
有因为
所以(W/L)1=(W/L)2=200
7)求运放偏置电路各晶体管的W/L宽长比
运放的偏置电流镜电路采用与差分运放尾电流比例为1/10的电流设置,则M8、M9、M10、M11和M12的W/L宽长比应为M5的W/L宽长比的1/10。
即:
(W/L)8=(W/L)9=(W/L)10=(W/L)11=(W/L)12=2.83
因为该偏置电流镜电路中所有晶体管都工作在饱和区,根据NMOS的饱和萨氏方程,有VGS12=VGS13+R1IOUT,即
若R=1KΩ,则(W/L)13=2×
2.83=5.66
3.验证手工计算的运放的主要参数
小信号低频电压增益(DCGain)
第一级运放放大倍数:
第二级运放放大倍数:
其中,gm1和gm7分别为NMOS管M1和M7的跨导;
gd2,gd4,gd6和gd7分别是M1,M4,M6和M7的输出电导。
并且有
gm1=1.597mS,
=1.333mS
根据MOS管输出电阻的经验公式,对于NMOS管,有rds=8000L(μm)/Id(mA);
对于PMOS管,有rds=12000L(μm)/Id(mA).取所有MOS管的沟道长度为1μm,则
rds4=(8000×
1)/0.1=80KΩ;
gds4=1/rds=0.0125mS
rds7=(8000×
1)/0.2=40KΩ;
gds7=1/rds=0.025mS
rds2=(12000×
1)/0.1=120KΩ;
gds2=1/rds=0.0083mS
rds6=(12000×
1)/0.2=60KΩ;
gds6=1/rds=0.01667mS
因此,运放的小信号低频放大倍数Au为
Au=(gm1×
gm7)/[(gds4+gds2)×
(gds6+gds7)]=2456≥2000
Au(dB)=20log(Au)=68(dB)
(4)运算放大器的仿真结果和分析
首先进行运算放大器直流分析的仿真,这个仿真的意义是为运算放大器的每个MOS器件确定初步的静态工作点。
其目的是:
1.保证同一支路各个MOS器件的漏源电压分配合适,且所有的MOS器件要保证工作在饱和区;
2.调节电流镜,使电流镜的输出电压大致在1.6V~2V范围内,第一级的输出直流电压在0.7V~1V范围内,第二级的输出直流电压在1V左右。
然后进行运放的小信号相频和幅频特性仿真,在仿真前,首先要家丁补偿网络NMOS管M14的尺寸。
M14的宽长比(W/L)估算如下:
有前面的假设条件和运算放大器的设计指标得到:
网络补偿电容Cc=2pF,单位增益带宽GBW=127MHz,则根据网络补偿电阻计算公式
Rc=1/(1.2×
ωcCc)=552Ω
用M14代替Rc电阻,M14必须工作在深线性区。
由于M14的栅极接电源电压VDD,只要控制M14的VDS足够小,M14必然工作正在深线性区。
这里,M14的VGS为(2.1~2.8)V左右,VDS接近于0V,则M14工作在深线性区,根据MOS管深线性区导通电阻的计算公式
=552Ω
得(W/L)14=23.2
1)运放的输入失调电压仿真
通过仿真运放的直流传输特性是测量其输入失调电压。
运放的电源电压为3.3V,在开环状态下,其反相端接1V的直流电压,同相端加从0.5V到1.5V的直流扫描电压,做DC仿真得到的运放的直流传输特性如图2所示,由图可知,当输入电压为1V-8mV时输出电压正好为1V,所以输入失调电压为8mV。
图2运放的直流传输特性分析
2)运放的共模输入范围
运放的共模输入范围可通过观测运放的输入输出跟随特性来获得。
运放的电源为3.3V,将运放的反相输入端与输出相连,构成缓冲器;
同相端加直流扫描从0到3.3V,经仿真得到的运放输入输出跟随特性如图3所示,其输入共模电压范围从0.7V到3.2V。
图3运放的共模输出范围
3)运放的输出电压摆幅特性
运放的输出电压摆幅特性是仿真运放的输出电压最大值和最小值。
正输入端接1V的直流电压,Vin输入端加从0到3.3V的直流扫描电压,经仿真得到的运放输出电压摆幅特性见图4,运放的输出电压摆幅是0.3到3.3V。
图4运放的输出电压摆幅特性
4)运放的小信号相频和幅频特性
运放的小信号相频和幅频特性是仿真运放的开环小信号放大倍数及其相位随频率的变化趋势,从而得到运放的相位裕度和单位增益带宽指标,并进一步鉴别运放的放大能力、稳定性和工作带宽。
此时,被分析的运放电路上对直流应当是负反馈闭环状态,对交流应当是开环状态。
运放的输出端接1pF的负载电容,电源电压为3.3V,共模输入电压1V。
通过交流小信号分析,可以得到运放的小信号相频和幅频特性如图5所示。
从仿真结果上看,运放采用RC补偿,在满足单位增益带宽的同时,能很好的调节相位裕度。
运放的低频开环增益为62.8dB,单位增益带宽为270MHz,相位裕度为30度。
图5运放的小信号相频和幅频特性
5)运放的输出端压摆率分析
运放的压摆率是分析运放在放大信号作用下的反应速度。
运放的同相输入端输入1V到2V的脉冲信号,由Hspice对该电路做瞬态分析仿真得到的输出波形见图6.从图中可以得到:
输出端由1.31V阶跃到3.3V,在输出上升曲线的10%和90%处,其电压分别为1.5V和3.1V;
时间分别为31.5ns和38.8ns。
运放的压摆率SR=(3.1V-1.5V)/(38.8ns-31.5ns)=219V/uS,满足运放的压摆率指标要求。
10%处
90%处
图6输出端压摆率的分析
(5)结论
通过仿真得到的指标如表2所示,其中部分指标并没有达到要求,说明设计过程中电路存在许多缺陷或者采取的电路硬件指标不达标,需进一步进行改进,电路的设计是一个设计—仿真—设计循环的过程,直到所设计的电路达到标准。
表2Hspice仿真得到的指标
是否达标
62dB
否
270
219
是
30
(6)相关网表
.TitleOperationalAmplifier
.prot
.lib'
E:
\tsmc\lib\mm0355v.l'
tt
res
.unprot
.optionlistpostprobe
***********************************2stageamplifier******************************
M1n1in-n2vddpchw=200ul=1u
M2n3in+n2vddpchw=200ul=1u
M3n1n1gndgndnchw=5ul=1u
M4n3n1gndgndnchw=5ul=1u
M5n2n4vddvddpchw=30ul=1u
M6voutn4vddvddpchw=70ul=1u
M7voutn3gndgndnchw=25ul=1u
M8n6n4vddvddpchw=3ul=1u
M9n4n4vddvddpchw=3ul=1u
M10n6n6n7gndnchw=3ul=1u
M11n4n6n8gndnchw=3ul=1u
M12n7n8gndgndnchw=3ul=1u
M13n8n8n9gndnchw=6ul=1u
M14n5vddn3gndnchw=30ul=1u
Rr1gndn91K
Cc1n5vout2p
Cc2voutgnd1p
**************************Sources**********************************************
Vddvdd03.3
Vin+in+01ac10
Vin-in-01ac1180
.dcvin-03.30.1
.acdec1011g
.op
.plotacvm(vout)vdb(vout)vp(vout)
.probedcv(vout)
.probe
.end
******************************************************************************
***********************************2stageamplifier****************************
Vin+in+01pulse1230ns0.1n
Vin-in-01
.probetranv(in+)v(vout)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 案例2OTA 运算放大器的设计 案例 OTA 运算放大器 设计