9北邮电子电路模拟题及答案Word文件下载.docx
- 文档编号:17960449
- 上传时间:2022-12-12
- 格式:DOCX
- 页数:13
- 大小:190.71KB
9北邮电子电路模拟题及答案Word文件下载.docx
《9北邮电子电路模拟题及答案Word文件下载.docx》由会员分享,可在线阅读,更多相关《9北邮电子电路模拟题及答案Word文件下载.docx(13页珍藏版)》请在冰豆网上搜索。
(4)交负反馈是指。
A.阻容耦合放大电路中所引入的负反馈
B.只有放大交流信号时才有的负反馈
C.在交流通路中的负反馈
(5)为了避免50Hz电网电压的干扰进入放大器,应选用滤波电路。
(6)已知输入信号的频率为10kHz〜12kHz,为了防止干扰信号的混入,应选用滤
波电路。
(7)为了获得输入电压中的低频信号,应选用滤波电路。
A带阻B带通C低通
(8)
理想
运算放大
器
的两个
输入端的
输入
电流等于零,
其原
因
是
)。
A
同相端
和反相端的-
输入电
流相等而
相位
相反
B
运放的
差模输入
电
阻接近
无穷大
C
开环电压
放
大倍数
接近无穷
大
(9)
在运算
放大器电
路
中,引
入深度负
反馈
的目的之一是
使运
(
)。
工作在
线性区,
降
低稳定
性
非线性区
提高稳
定性
提
高稳定
(10)电路中D1和D2管的作用是消除
A饱和失真
B.截止失真
三:
计算题(每小题15分,共45分)
C.交越失真
Rl
4k
i-
—2如图所示电路参数理想对称,云二
晶体管的电流放大倍数0=知
(1)计算尽¥
滑动端在中点时丁]管和E管的发射极静态电流
(2)
计算动态参数巧和阳
•判断题:
(10分)(在本题下方的表格中对应题号填入
1.电路的输出仅取决于电路当前的输入,该电路为组合逻辑电路。
2•由与、或、非门电路构成的逻辑电路一定是组合逻辑电路。
3.TTL与非逻辑门的某输入端悬空时,可认为输入是逻辑“1”。
4•若让TTL电路的某输入端接低电平,可直接接地或通过任意阻值的电阻接地5.OC门的输出相互连接并接上拉电阻后,实现“线或”功能。
二•选择填空题(20分,每空2分)(将正确答案填入本题下方的表格中,可能为多选题。
)
1.若输入AB均为1时,输出F=0,否则输出F=1,输入和输出之间的逻辑关系为:
()。
(A)异或(B)同或(C)与非(D)或非
2.在图2-1的TTL门电路中,输出为高电平的有()
3.JK触发器在时钟脉冲的作用■如果更使0曰则输入信号JK应为•
CrJ^Q\K^QnD*J=P"
.K^l
4+因数F=(A+B+CJCA+D)(C+D)(B+D)的眾简或与式为:
()____
(A)F=(A+B+C)(A+D)(C-FD)(B)F=(A+B+C)(A+D)
5.已知某TTL门电路的输出端最大灌电流负载能力为4mA,最大拉电流负载能力为2mA。
其输入端低电平的输入最大电流为-1mA(流出输入端),输入端高电平时的输入最大电流为
0.1mA(流入输入端),该门电路的扇出系数为:
(A)40(B)4(C)20(D)2
6.十进制数58对应的等值二进制数是()
(A)(101011)2(B)(111010)2(C)(110011)2(D)(100010)2
7•用以下()电路构成模8计数器时,实现脉冲分配器的译码电路最简单?
(A)同步计数器(B)异步计数器(C)环形计数器(D)扭环形计数器
三•组合逻辑分析设计(10分)
逻辑电路见图3-1,输入变量为AB、C、D(包括反变量),输出端为F。
要求:
(1)根据逻辑图写出输出F的表达式。
(2)采用卡诺图法简化该电路,写出最简与或表达式。
(3)用最少的或非门实现上述逻辑函数,画出逻辑图。
3-
圏
-A-BDBC-D
四•中规模组合逻辑设计(15分)
试用八选一数据选择器实现表5-1所示的逻辑功能。
数据选择器的A2A1A0为地址输入端,
DAD7为数据输入端,要求使用A2A1A0分别接输入信号ABC数据选择器的输出逻辑函数
式为:
y=巩(禺・4・禺)+四(局■耳4)+a(禺国厶)
+©
(444)叶4>)
十马〔冬吗珂)十耳理时九)十2理时珂)
要求完成:
(1)在给出的真值表中填入输出值(表5-2);
(2)在图5-1所示片脚图上标明DO-D7的输入信号。
&
5-1
表5二图M
ABCD
z
0000
0001
0010
0011
0100
0101
0110
Olli
1000
1001
1010
1011
1100
1101
111Q
1111
五•同步时序电路分析(10分)图下为一同步时序电路,
(1)作为计数器时,该电路为几进制计数器?
(2)作出状态转移图。
(3)能否自启动?
(4)作为序列信号发生器时,从Q2输出的信号序列是什么?
(设初始状态为000)
答案,
(1)5进制(3分)
(2)能自启动(2分)
(3)狀态转移图:
(2分)
六•中规模时序逻辑设计(10分)
74LS561为四位二进制同步加法计数器。
功能表如表7-1所
示(QD为高位输出)。
其中OC为输出高阻控制端,RCC为与
时钟同步的进位输出,进入1111状态后由RC端输出负脉冲。
表7-174LS561功能表
oc
CP
D<
BA
QdQcQbQa
SLOAD
SCLR
.4LOAD
ACLR
1
XX
X
xxxx
离齟
01
X0
11
t
d.tba
d.cba
dcbadcb
X女
I
0000
加法itfe
请使用最少外围逻辑器件,采用同步预置法、异步复位法分别实现九进制计数器,在对应的图上画出连接线;
标出控制端的
电平、预置法(T,_|作为预置控制信号)实现时的预置值;
采用复位法实现计数器时,外部器件要求使用与非门。
同步预世
并步复位
参考答案
一•判断题
(1)v
(2)X(3)v(4)X(5)V
选择填空题
(1)B,B
(2)D(3)C(4)C(5)带阻(6)带通(7)C(8)B(9)
C(10)C
计算题
解=⑴
12V
V—17IZ
_F仏屋卷二二_二4。
』血%30»
kQ
Ic-flIB=50x40jiA=2mA
rcE=rcc-/cltf=12\-2inAX4k£
2=4V
2:
M:
CDT]管和—管的发射极静态电流分析
『E灭+/氏*~~+-,改儿二0-(-【£
£
丄eq——^0.517nL^
“评_cr十一e
(2)和/分崭如下:
违y仏二rbb,I(1i{3)"
"
1U刘二66kG
丄EQ
『吐十(1十0)寸
比=2rbe十(1十^10.42kQ
3:
解
(1)
M・5rI
7?
j/?
.
(——-—)(1+Y)"
~VaR.+R.&
厂R「
呼1—'
ll=VW1一叫1p_=*
鸟一―
VpV=———rVr
Ri——尺—凡—/?
5一R&
—RH"
数字部份一:
判断题
123
4
5
VxV
x
二•选择填空题
6
7
CDAC
D
(1—F=BD^ABD+ABD+BCD)(3分)
(2)(F=D+眈)(4分)
四:
中规模组合逻辑设计(15分)
答案:
ABCD
0001「
0011
01011
01111
1000
1001「
id1o
ioiin
1100
11011
1110
iiiin
五•同步时序电路分析(10分)
答案土
(D5进制(3分)
仃10个端□需墓标注或连接,毎个嘉子正确给0方分
Q.
Q#
Q<
a
2.0,<
JECO
.iLCR
ALOAD
■
SLCR
)疋
c
=-
有5个端口需赛标注,每个端子止确给0.5分•与非门连接正确给2.5分。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 邮电 电路 模拟 答案