计算机组成原理期末复习资料Word下载.docx
- 文档编号:17926960
- 上传时间:2022-12-12
- 格式:DOCX
- 页数:20
- 大小:36.20KB
计算机组成原理期末复习资料Word下载.docx
《计算机组成原理期末复习资料Word下载.docx》由会员分享,可在线阅读,更多相关《计算机组成原理期末复习资料Word下载.docx(20页珍藏版)》请在冰豆网上搜索。
OP:
操作码
CISC:
复杂指令系位计算机
RISC:
精简指令系位计算机
VLSI:
超大规模集成电路
LSI:
大规模集成电路
MAR:
存储器地址寄存器
MDR:
存储器数据寄存器
CU:
控制单元
CM:
控制存储器
二、选择题(自己看书吧·
·
)
三、名词解释
1.计算机系统:
由硬件和软件两大部分组成,有多种层次结构。
2.主机:
CPU、存储器和输入输出接口合起来构成计算机的主机。
3.主存:
用于存放正在访问的信息
4.辅存:
用于存放暂时不用的信息。
5.高速缓存:
用于存放正在访问信息的付本。
6.中央处理器:
是计算机的核心部件,由运算器和控制器构成。
7.硬件:
是指计算机实体部分,它由看得见摸得着的各种电子元器件,各类光、电、机设备的实物组成。
软件:
指看不见摸不着,由人们事先编制的具有各类特殊功能的程序组成。
8.系统软件:
又称系统程序,主要用来管理整个计算机系统,监视服务,使系统资源得到合理调度,高效运行。
应用软件:
又称应用程序,它是用户根据任务需要所编制的各种程序。
9.源程序:
通常由用户用各种编程语言编写的程序。
目的程序:
由计算机将其翻译机器能识别的机器语言程序。
10.总线:
是连接多个部件的信息传输线,是各部件共享的传输介质。
11.系统总线:
是指CPU、主存、I/O设备(通过I/O接口)各大部件之间的信息传输线。
通信总线:
是指用于计算机系统之间或者计算机系统与其他系统(如控制仪表、移动通信)之间的通信的线路。
按传送方式分并行和串行。
串行通信是指数据在单条1位宽的传输线上,一位一位的按顺序分时传送。
并行通信是指数据在多条并行1位宽的传输线上,同时由源传送到目的地。
12.带宽:
单位时间内可以传送的最大的信息量。
13.机器字长:
是指CPU一次并行处理数据的位数,通常与CPU的寄存器位数有关。
14.主存容量:
是指主存中存放二进制代码的总位数。
15.机器数:
符号位数字化,0代表正数,1代表负数。
16.定点数:
小数点固定在某一位位置的数。
17.浮点数:
小数点的位置可以浮动的数。
18.补码:
带符号数据表示方法之一,正数的反码和原码相同,负数的反码是将二进制按位取反后在最低位再加1.
19.溢出:
在计算机中,超出机器字长,发生错误的结果。
20.非编码键盘:
采用软件判断键是否按下及设键、译键、计算键值的方法的键盘。
21.A/D转换器:
它能将模拟量转换成数字量,是计算机的输入设备。
22.I/O接口:
指主机与I/O设备之间设置的一个硬件电路及器相应的软件控制。
23.端口:
指接口电路中的一些寄存器,用来存放数据信息、控制信息和状态信息。
24.中断:
计算机在执行程序的过程中,当出现异常情况或特殊请求时,计算机停止现行程序的运行转向对这些异常情况或特殊请求处理,处理结束后再返回到现行程序的间断处,继续执行源程序。
25.中断源:
凡能向CPU提出中断请求的各种因素统称为中断源。
26.中断嵌套:
计算机在处理中断的过程中,有可能出现新的中断请求,此时CPU暂停现行中断服务程序,转向新的中断请求,这种现象称为中断嵌套。
27.优先级:
为使系统能及时响应并处理发生的所有中断,系统根据引起中断事件的重要性和紧迫程度,硬件将中断源分为若干个级别。
28.DMA方式:
用硬件在主存与外设之间直接进行数据传送,不须CPU,用软件控制。
29.指令系统:
将全部机器指令的集合称为机器的指令系统。
30.寻址方式:
是指确定本条指令的数据地址以及下一条将要执行的指令地址的方法,它与硬件结构紧密相关,而且直接影响指令格式和指令功能。
31.指令周期:
完成一条指令的时间,由若干机器周期组成。
机器周期:
完成摸个独立操作,由若干时钟周期组成。
时钟周期:
最基本时间单位,由主频决定。
32.微操作:
在微程序控制器中,执行部件接受微指令后所进行的最基本的操作。
33.微指令:
控制器存储的控制代码,分为操作控制部分和顺序控制部分,由微命令组成。
34.微程序:
存储在控制存储器中的完成指令功能的程序,由微指令组成。
35.控制存储器:
CPU内用于存放实现指令系统全部指令的微程序的只读存储器。
二、计算
3.14.设总线的时钟频率为8MHZ,一个总线周期等于一个时钟周期。
如果一个总线周期中并行传送16位数据,试问总线的带宽是多少?
解:
由于:
f=8MHz,T=1/f=1/8M秒,因为一个总线周期等于一个时钟周期
所以:
总线带宽=16/(1/8M)=128Mbps=16MBps
3.15.在一个32位的总线系统中,总线的时钟频率为66MHZ,假设总线最短传输周期为4个时钟周期,试计算总线的最大数据传输率。
若想提高数据传输率,可采取什么措施?
总线传输周期=4*1/66M秒
总线的最大数据传输率=32/(4/66M)=528Mbps=66MBps
若想提高数据传输率,可以提高总线时钟频率、增大总线宽度或者减少总线传输周期包含的时钟周期个数。
3.16.在异步串行传送系统中,字符格式为:
1个起始位、8个数据位、1个校验位、2个终止位。
若要求每秒传送120个字符,试求传送的波特率和比特率。
一帧包含:
1+8+1+2=12位
故波特率为:
(1+8+1+2)*120=1440bps
比特率为:
8*120=960bps
4.5.什么是存储器的带宽?
若存储器的数据总线宽度为32位,存取周期为200ns,则存储器的带宽是多少?
存储器的带宽指单位时间内从存储器进出信息的最大数量。
存储器带宽=1/200ns×
32位=160M位/秒=20MB/秒(注:
1ns=10-9s)
4.7.一个容量为16K×
32位的存储器,其地址线和数据线的总和是多少?
当选用下列不同规格的存储芯片时,各需要多少片?
1K×
4位,2K×
8位,4K×
4位,16K×
1位,4K×
8位,8K×
8位
地址线和数据线的总和=14+32=46根;
选择不同的芯片时,各需要的片数为:
4:
(16K×
32)/(1K×
4)=16×
8=128片
2K×
8:
32)/(2K×
8)=8×
4=32片
4K×
32)/(4K×
4)=4×
8=32片
16K×
1:
32)/(16K×
1)=1×
32=32片
32)/(4K×
8)=4×
4=16片
8K×
32)/(8K×
8)=2×
4=8片
6.4.设机器数字长为8位(含1位符号位在内),写出对应下列各真值的原码、补码和反码。
-13/64,-87
真值与不同机器码对应关系如下:
真值
-13/64
-87
原码
1.0011010
1,1010111
补码
1.1100110
1,0101001
反码
1.1100101
1,0101000
6.5.已知[x]补,求[x]原和x。
[x1]补=1.1100;
[x2]补=1.1001;
[x4]补=1.0000;
[x5]补=1,0101;
[x6]补=1,1100;
[x8]补=1,0000;
[x]补与[x]原、x的对应关系如下:
-1/4
-7/16
-1
-11
-4
-16
[x]补
1.1100
1.1001
1.0000
1,0101
1,1100
1,0000
[x]原
1.0100
1.0111
无
1,1011
1,0100
x
-0.0100
-0.0111
-1.0000
-1011
-0100
-10000
6.9.当十六进制数9B和FF分别表示为原码、补码、反码、移码和无符号数时,所对应的十进制数各为多少(设机器数采用一位符号位)?
真值和机器数的对应关系如下:
移码
无符号数
9BH
-27
-101
+27
155
FFH
-128
+128
256
6.12.设浮点数格式为:
阶码5位(含1位阶符),尾数11位(含1位数符)。
写出-27/1024、-86.5所对应的机器数。
要求如下:
(1)阶码和尾数均为原码。
(2)阶码和尾数均为补码。
(3)阶码为移码,尾数为补码。
据题意画出该浮点数的格式:
阶符1位
阶码4位
数符1位
尾数10位
将十进制数转换为二进制:
x1=-27/1024=-0.0000011011B=2-5*(-0.11011B)
x3=-86.5=-1010110.1B=27*(-0.10101101B)
则以上各数的浮点规格化数为:
(1)[x1]原=1,0101;
1.1101100000
[x3]原=0,0111;
1.1010110100
(2)[x1]补=1,1011;
1.0010100000
[x3]补=0,0111;
1.0101001100
(3)[x1]移补=0,1011;
1.0010100000
[x3]移补=1,0111;
6.19.设机器数字长为8位(含1位符号位),用补码运算规则计算下列各题。
(2)A=19/32,B=-17/128,求A-B。
(4)A=-87,B=53,求A-B。
(2)A=19/32=0.1001100B,B=-17/128=-0.0010001B
[A]补=00.1001100,[B]补=11.1101111,[-B]补=00.0010001
[A-B]补=[A]补+[-B]补
=00.1001100+00.0010001
=00.1011101——无溢出
A-B=0.1011101B=93/128B
(4)A=-87=-1010111B,B=53=110101B
[A]补=11,0101001,[B]补=00,0110101,[-B]补=11,1001011
=11,0101001+11,1001011
=10,1110100——溢出
6.20.用原码一位乘和补码一位乘(Booth算法)、两位乘计算x·
y。
(1)x=0.110111,y=-0.101110;
(4)x=0.11011,y=-0.11101。
先将数据转换成所需的机器数,然后计算,最后结果转换成真值。
(1)[x]原=0.110111,[y]原=1.101110,x*=0.110111,y*=0.101110
原码一位乘:
部分积
乘数y*
说明
0.000000
101110
乘数为0右移
0.000000
+0.110111
010111
乘数为1,加上x*
0.110111
0.011011
101011
右移一位
1.010010
0.101001
010101
1.100000
0.110000
001010
乘数为0,右移一位
0.011000
000101
1.001111
0.100111
100010
即x*×
y*=0.100111100010,z0=x0y0=01=1,
[x×
y]原=1.100111100010;
x·
y=-0.100111100010
补码一位乘:
[x]补=00.110111,[-x]补=11.001001,[y]补=11.010010
乘数
Yn+1
00.000000
+11.001001
1010010
0101001
Ynyn+1=00,部分积右移1位
Ynyn+1=10,部分积加[-x]补
11.001001
右移1位
11.100100
+00.110111
1010100
1
Ynyn+1=01,部分积加[x]补
00.011011
00.001101
00.000110
1101010
1110101
11.001111
11.100111
1111010
00.011110
00.001111
0111101
11.011000
011110
即[x×
y]补=1.011000011110,x·
y=-0.100111100010
(4)[x]原=0.11011,[y]原=1.11101,x*=0.11011,y*=0.11101
0.00000
11101
乘数为1,加x*
+0.11011
0.01101
11110
乘数为0,右移1位
0.00110
11111
+0.11011
1.00001
0.10000
1.01011
0.10101
1.10000
0.11000
01111
[x]补=00.11011,[-x]补=11.00101,[y]补=1.00011
00.00000
000110
+11.00101
11.00101
11.10010
1100011
11.11001
0110001
+00.11011
00.10100
00.01010
0011000
00.00101
0001100
00.00010
1000110
11.00111
10001
6.21.用原码加减交替法和补码加减交替法计算x÷
(2)x=-0.10101,y=0.11011;
(4)x=13/32,
y=-27/32。
(2)[x]原=1.10101x*=0.10101[X*]补=1.01011XfYf=1
0.10101
+1.00101
1.11010
1.10100
+0.11011
0.01111
0.11110
0.00011
011
0.00110
1.01011
0110
0.10110
+0.11011
1.10001
01100
1.00010
1.11101
011000
[y]原=0.11011y*=0.11011[Y*]补=0.11011[-y*]补=1.00101
[x/y]原=1.11000
(4)做法相同,打表格太累,仅给出结果。
[x/y]原=1.01111
三、应用
4.14.某8位微型机地址码为18位,若使用4K×
4位的RAM芯片组成模块板结构的存储器,试问:
(1)该机所允许的最大主存空间是多少?
(2)若每个模块板为32K×
8位,共需几个模块板?
(3)每个模块板内共有几片RAM芯片?
(4)共有多少片RAM?
(5)CPU如何选择各模块板?
(1)该机所允许的最大主存空间是:
218×
8位=256K×
8位=256KB
(2)模块板总数=256K×
8/32K×
8=8块
(3)板内片数=32K×
8位/4K×
4位=8×
2=16片
(4)总片数=16片×
(5)CPU通过最高3位地址译码输出选择模板,次高3位地址译码输出选择芯片。
地址格式分配如下:
4.29.假设CPU执行某段程序时共访问Cache命中4800次,访问主存200次,已知Cache的存取周期为30ns,主存的存取周期为150ns,求Cache的命中率以及Cache-主存系统的平均访问时间和效率,试问该系统的性能提高了多少倍?
Cache被访问命中率为:
4800/(4800+200)=24/25=96%
则Cache-主存系统的平均访问时间为:
ta=0.96*30ns+(1-0.96)*150ns=34.8ns
Cache-主存系统的访问效率为:
e=tc/ta*100%=30/34.8*100%=86.2%
性能为原来的150ns/34.8ns=4.31倍,即提高了3.31倍。
例7.2设相对寻址的转移指令占3个字节,第一字节为操作码,第二,三字节为相对位移量(补码表示)。
而且数据在存储器中采用以低字节地址为字地址的存放方式。
每当CPU从存储器取出一个字节时,即自动完成(PC)+1PC。
(1)若PC当前值为240(十进制),要求转移到290(十进制),则转移指令的第二、三字节的机器代码是什么?
(2)若PC当前值为240(十进制),要求转移到200(十进制),则转移指令的第二、三字节的机器代码是什么?
解:
(1)PC当前值为240,该指令取出后PC值为243,要求转移到290,即相对位移量为290-243=47,转换成补码为2FH。
由于数据在存储器中采用以低字节地址为字地址的存放方式,故该转移指令的第二字节为2FH,第三字节为00H。
(2)PC当前值为240,该指令取出后PC值为243,要求转移到200,即相对位移量为200-243=-43,转换成补码为D5H。
由于数据在存储器中采用以低字节地址为字地址的存放方式,故该转移指令的第二字节为D5H,第三字节为FFH。
例7.3一条双字长直接寻址的子程序调用指令,其第一个字为操作码喝寻址特征,第二个字为地址码5000H。
假设PC当前值为2000H,SP的内容为0100H,栈顶内容为2746H,存储器按字节编址,而且进栈操作时执行(SP)-△-P,后存入数据。
试回答下列几种情况下,PC、SP及栈顶内容各为多少?
(1)CALL指令被读取前。
(2)CALL指令被执行后。
(3)子程序返回后。
解CALL指令被读取前,PC=2000H,SP=0100H,栈顶内容为2746H。
(1)CALL指令被执行后,犹豫存储器按字节编制,CALL指令供占4个字节,故程序断电2004H进栈,此时SP=(SP)-2=00FEH,栈顶内容为2004H,PC被更新为子程序入口地址5000H。
(2)子程序返回后,程序断点出栈,PC=2004H,SP被修改为0100H,栈顶内容为2746H。
7.6某指令系统字长为16位,地址码取4位,试提出一种方案,使该地址系统有8条三地址指令、16条二地址指令、100条一地址指令。
OP
A2
A1
A0
三地址指令8条
0000
0111
二地址指令16条
10000000
10001111
一地址指令100条
110000000000
110001100011
7.7设指令字长为16位,采用扩展操作码技术,每个操作码的地址为6位。
如果定义了13条二地址指令,试问还可安排多少条一地址指令。
(24-3)*26=3*64=192条
7.8某机指令字长16位,每个操作数的地址码为6位,设操作码长度固定,指令分为零地址,一地址和二地址三种格式,若零地址指令有M种,以抵制指令有N种,则二地址指令最多有几种?
若操作码位数可变,则二地址指令最多允许有几种?
1)若采用定长操作码时,二地址指令格式如下:
OP(4位)
A1(6位)
A2(6位)
设二地址指令有K种,则:
K=24-M-N
当M=1(最小值),N=1(最小值)时,二地址指令最多有:
Kmax=16-1-1=14种
2)若采用变长操作码时,二地址指令格式仍如1)所示,但操作码长度可随地址码的个数而变。
此时,K=24-(N/26+M/212);
当(N/26+M/212)1时(N/26+M/212向上取整),K最大,则二地址指令最多有:
Kmax=16-1=15种(只留一种编码作扩展标志用。
9.5设机器A的CPU主频为8MHz,机器周期为4个时钟周期,且该机的平均指令执行速度是0.4MIPS,试求该机的平均指令周期和机器周期,每个指令周期中含几个机器周期?
如果机器B的CPU主频为12MHz,且机器周期也含有4个时钟周期,试问B机的平均指令执行速度为多少MIPS?
A.CLK=8MHzT=1/8MHz=0.125us
机器周期=4*T=0.5us
因为执行速度为0.4MIPS所以平均指令周期=1/0.4MIPS=2.5us
2.5us/0.5us=5个所以每个指令含有5条机器指令
B.T=1/f=1/12MHz=1/12us机器指令=4*T=1/3us指令周期=5*1/3=5/3us
平均指令执行速度1/(5/3)=0.6MIPS
9.6设某计算机的CPU主频为8MHz,每个机器周期平均含2个时钟周期,每条指
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 期末 复习资料