EDA课程设计抢答器.doc
- 文档编号:1639027
- 上传时间:2022-10-23
- 格式:DOC
- 页数:12
- 大小:157KB
EDA课程设计抢答器.doc
《EDA课程设计抢答器.doc》由会员分享,可在线阅读,更多相关《EDA课程设计抢答器.doc(12页珍藏版)》请在冰豆网上搜索。
陕西理工学院EDA课程设计六路抢答器
内容摘要
抢答器是为智力竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在最短的时间内做出判断,并按下抢答按键回答问题。
当第一个人按下按键后,则在显示器上显示该组的号码,对应的灯亮,同时电路将其他各组按键封锁,使其不起作用。
若抢答时间内无人抢答,则报警灯亮。
回答完问题后,由主持人将所有按键恢复,重新开始下一轮抢答。
因此要完成抢答器的逻辑功能,该电路应包括抢答器鉴别模块、抢答器计数模块、报警模块、译码模块、分频模块。
关键词:
抢答鉴别封锁计数报警
Abstract
Responderistheanswerforthequizparticipantstoanswerinthedesignwhenaprioritydecisioncircuit,andtheracecanbedividedintoseveralgroups,answerineachgrouponthehostissuesraisedintheshortestpossibletimetomakejudgments,andpresstheanswerinanswerkey.Afterpressingthebuttonwhenthefirstperson,thenthedisplayshowsthenumberofthegroup,thecorrespondinglights,whileothergroupswillbekeycircuitblock,itdoesnotwork.Iftheanswerintime,noanswerin,thealarmlights.Answeringquestions,allthekeysfromthehosttorestoreandre-startthenextroundoftheResponder.Sotocompletetheansweringdevicelogicfunctions,thecircuitshouldincludeResponderidentificationmodule,Respondercountingmodule,alarmmodule,decodingmodule,frequencymodule.
KEY:
ResponderIdentificationBlockadeCountAlarm
一、设计要求
1.抢答器同时供4名选手或4个代表队比赛,分别用4个按钮S0~S3表示。
2.设置一个系统清除和抢答控制开关rst,该开关由主持人控制。
3.抢答器具有锁存与显示功能。
即选手按动按钮,锁存相应的编号,并在LED和数码管上显示,同时提示灯亮。
选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。
4.抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如20秒)
5.如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示20。
二、方案设计与论证
1、概述
将该任务分成五个模块进行设计,分别为:
抢答器鉴别模块、抢答器计时模块、报警模块、分频模块、译码模块。
2、抢答器鉴别模块:
在这个模块中主要实现抢答过程中的抢答功能,并能对超前抢答进行警告,还能记录无论是正常抢答还是朝前抢答者的台号,并且能实现当有一路抢答按键按下时,该路抢答信号将其余的抢答信号封锁的功能。
其中有四个抢答信号s0、s1、s2、s3;抢答状态显示信号states;抢答与警报时钟信号clk2;系统复位信号rst;警报信号warm。
3、抢答器计数模块:
在这个模块中主要实现抢答过程中的计时功能,在有抢答开始后进行20秒的倒计时,并且在20秒倒计时后无人抢答显示超时并报警。
其中有抢答时钟信号clk1;系统复位信号rst;抢答使能信号start;无人抢答警报信号warn;计时中止信号stop;计时十位和个位信号tb,ta。
4、报警模块:
在这个模块中主要实现抢答过程中的报警功能,当主持人按下控制键,有限时间内人抢答或是计数到时蜂鸣器开始报警,计数停止信号stop;状态输出信号alm;计数脉冲clk。
5、译码模块:
在这个模块中主要实现抢答过程中将BCD码转换成7段的功能。
6、分频模块:
在这个模块中主要实现抢答过程中所需的时钟信号。
7、顶层文件:
在这个模块中是对前五个模块的综合编写的顶层文件。
三、单元电路设计
(一)抢答鉴别模块
1.VHDL源程序
libraryieee;
useieee.std_logic_1164.all;
useieee.std_logic_unsigned.all;
entityxuanshouis
port(rst,clk2:
instd_logic;
s0,s1,s2,s3:
instd_logic;
states:
bufferstd_logic_vector(3downto0);
light:
bufferstd_logic_vector(3downto0);
warm:
outstd_logic);
endxuanshou;
architectureoneofxuanshouis
signalst:
std_logic_vector(3downto0);
begin
p1:
process(s0,rst,s1,s2,s3,clk2)
begin
ifrst='0'then
warm<='0';st<="0000";
elsifclk2'eventandclk2='1'then
if(s0='1'orst(0)='1')andnot(st
(1)='1'orst
(2)='1'orst(3)='1')
thenst(0)<='1';
endif;
if(s1='1'orst
(1)='1')andnot(st(0)='1'orst
(2)='1'orst(3)='1')
thenst
(1)<='1';
endif;
if(s2='1'orst
(2)='1')andnot(st(0)='1'orst
(1)='1'orst(3)='1')
thenst
(2)<='1';
endif;
if(s3='1'orst(3)='1')andnot(st(0)='1'orst
(1)='1'orst
(2)='1')
thenst(3)<='1';
endif;
warm<=st(0)orst
(1)orst
(2)orst(3);
endif;
endprocessp1;
p2:
process(states(0),states
(1),states
(2),states(3),light)
begin
if(st="0000")thenstates<="0000";
elsif(st<="0001")thenstates<="0001";
elsif(st<="0010")thenstates<="0010";
elsif(st<="0100")thenstates<="0011";
elsif(st<="1000")thenstates<="0100";
endif;
light<=st;
endprocessp2;
endone;
2.抢答鉴别仿真图
3.抢答鉴别元件图
(二)计数模块
1.VHDL源程序
libraryieee;
useieee.std_logic_1164.all;
useieee.std_logic_unsigned.all;
entityJSis
port(clk1,rst,start,stop:
instd_logic;
ta,tb:
bufferstd_logic_vector(3downto0));
endJS;
architectureoneofJSis
signalco:
std_logic;
begin
p1:
process(clk1,rst,start,stop,ta)
begin
ifrst='0'orstop='1'then
ta<="0000";
elsifclk1'eventandclk1='1'then
co<='0';
ifstart='1'then
ifta="0000"then
ta<="1001";co<='1';
elseta<=ta-1;
endif;
endif;
endif;
endprocessp1;
p2:
process(co,rst,start,stop,tb)
begin
ifrst='0'orstop='1'then
tb<="0010";
elsifco'eventandco='1'then
ifstart='1'then
iftb="0000"thentb<="0011";
elsetb<=tb-1;
endif;
endif;
endif;
endprocessp2;
endone;
2.计数仿真图
3.计数元件图
(三)报警模块
1.VHDL源程序
libraryieee;
useieee.std_logic_1164.all;
entityshengyinis
port(rst:
instd_logic;
warn:
instd_logic;
clk:
instd_logic;
ta,tb:
inintegerrange0to9;
stop:
instd_logic;
alm:
outstd_logic);
end;
architecturebhvofshengyinis
begin
process(warn,ta,tb,stop,clk)
begin
ifrst='0'then
alm<='0';
elsifstop='1'then
alm<='0';
elsifta=0andtb=0then
alm<=clk;
elsifwarn='1'then
alm<=clk;
elsealm<='0';
endif;
endp
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 课程设计 抢答