233046 北交《数字电子技术含实验》在线作业一 15秋答案Word格式.docx
- 文档编号:16349465
- 上传时间:2022-11-23
- 格式:DOCX
- 页数:31
- 大小:22.27KB
233046 北交《数字电子技术含实验》在线作业一 15秋答案Word格式.docx
《233046 北交《数字电子技术含实验》在线作业一 15秋答案Word格式.docx》由会员分享,可在线阅读,更多相关《233046 北交《数字电子技术含实验》在线作业一 15秋答案Word格式.docx(31页珍藏版)》请在冰豆网上搜索。
.触发
.定时
.异步
.同步
7.()构成各种时序电路的存储单元电路。
.寄存器
.锁存器
.触发器
.定时器
8.有()时序逻辑电路就被唯一地确定。
.输出方程组
.激励方程组
.状态方程组
.锁存方程组
9.设计同步时序逻辑电路的一般步骤()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。
。
.建立原始状态图和原始状态表
.状态化简
.状态分配
.选择出发器类型
10.卡诺图化简画包围圈时应遵循的原则是()。
.包围圈内的方格数必定是2n个,n等于0、1、2、3、...
.相邻方格包括上下相邻、左右相邻和四角相邻
.同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余
.包围圈内的方格数要尽可能多,包围圈的数目尽可能少
二、单选题(共10道试题,共30分。
1.对于TTL与非门闲置输入端的处理,不可()。
.接电源
.通过电阻33kΩ接电源
.接地
.与有用输入端并联
2.在何种输入情况下,“与非”运算的结果是逻辑0()。
.全部输入是0
.任一输入是0
.仅一输入是0
.全部输入是1
3.计算两个二进制数1010和0101,和为()。
.1111
.1101
.1011
.1110
4.为实现将JK触发器转换为触发器,应使()。
.J=,K=/
.K=,J=/
.J=K=
.J=K=/
5.常用码有()。
.奇偶校验码
.格雷码
.8421码
.汉明码
6.将(133)转换为二进制数为()。
.(10000101)
.(10100101)
.(11000101)
.(10010101)
7.边沿式触发器是一种()稳态电路。
.无
.单
.双
.多
8.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。
.1
.2
.4
.8
9.任何组合逻辑电路都可以变换成为()表达式。
.与或
.与非
.或非
.非门
10.常用的码有()。
三、判断题(共10道试题,共30分。
1.SM图中有状态框、判断框、输出框三种符号。
.错误
.正确
2.码就是用字母、、、表示的代码。
3.电路的噪声容限越大,其抗干扰能力愈强。
4.电路的噪声容限越大,抗干扰能力愈强。
5.八进制数(18)8比十进制数(18)10小。
6.数字信号是一系列时间离散、数值也离散的信号。
7.数字信号就是一系列时间离散、数值也离散的信号。
8.模拟信号在时间上的连续变化的,幅值上也是连续取值的。
9.任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。
10.异或函数和同或函数在逻辑上互为反函数。
1.与十进制相比二进制的优点是()。
.数字装置简单可靠、所有元件少
.运算规则简单、运算操作方便
.运算速度快
.数值表达清晰、便于观察
2.设计同步时序逻辑电路的一般步骤()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。
4.数字集成电路按结构的不同形式,分为()。
.NOMS
.PMOS
.MOS
.NPMOS
5.TTL逻辑电路包括()。
.与非门
.或非门
.与或非门
6.分析同步时序逻辑电路的一般步骤是()。
.列出逻辑方程组
.列出状体表、画状态图或时序图
.确定电路逻辑功能
.列出时序逻辑电路功能
7.在下列逻辑电路中,属于组合逻辑电路的有()。
.译码器
.编码器
.全加器
8.数字集成电路按结构的不同形式,分为()。
9.卡诺图化简的步骤是()。
.将逻辑函数写成最小项表达式
.按最小项表达式填写卡诺图
.合并最小项
.将包围圈对于的乘积项相加
10.逻辑变量的取值1和0可以表示()。
.开关的闭合、断开
.电位的高、低
.真与假
.电流的有、无
1.设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为()。
.60%
.47.5%
.37.5%
.30%
2.下列逻辑电路中为时序逻辑电路的是()。
.变量译码器
.加法器
.数码寄存器
.数据选择器
3.下列触发器中,没有约束条件的是()。
4.计算两个二进制数1010和0101的和为()。
5.计算两个二进制数1010和0101的积为()。
.111010
.101001
.100110
.110010
6.对于TTL与非门闲置输入端的处理,不可()。
7.在何种输入情况下,“与非”运算的结果是逻辑0()。
8.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
.&
gt;
RON
lt;
ROFF
.ROFF&
RI&
9.当和都是1位数时,它们只能取()和()两种值。
.0、0
.0、1
.1、1
.1、2
10.数字系统中用来存储二进制数据的逻辑部件是()。
.计数器
1.码是用字母、、、表示的代码。
2.555定时器的仅用于信号的产生和变化。
3.一个双稳态触发器可以保存1位二值信息。
4.码就是用字母、、、表示的代码。
5.电路的噪声容限越大,其抗干扰能力愈强。
6.SM图中有状态框、判断框、输出框三种符号。
7.4008为四位二进制超前进位全加器。
8.0FH是数制中的十六进制。
9.若两个函数具有不同的逻辑函数式,则两个逻辑函数必不相等。
10.门电路组成的多谐振荡器振荡周期与时间常数R无关。
1.TTL逻辑电路包括()。
2.目前使用的两种双极型数字集成电路是()。
.TTL
.PL
.OMS
.L
3.逻辑变量的取值1和0可以表示()。
5.卡诺图化简画包围圈时应遵循的原则是()。
6.卡诺图化简步骤是()。
7.逻辑函数的化简方法有()。
.并项法
.吸收法
.消去法
.配项法
8.逻辑代数的基本规则是()。
10.数字集成电路按结构的不同形式,分为()。
1.对于TTL与非门闲置输入端的处理,不可以()。
2.二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称码。
.4、2
.4、1
.2、1
.2、2
3.要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。
4.二进制是以()为基数的计数体制。
.数字
.两位
.高低电平
5.任何组合逻辑电路都可以变换成为()表达式。
6.()是一种对脉冲电平敏感的存储单元电路。
7.对于TTL与非门闲置输入端的处理,不可()。
8.二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称码。
9.Vrilog语言大概提供了约()个运算符。
.20
.30
.40
.50
10.当和都是1位数时,它们只能取()和()两种值。
1.0FH是我们数制中的十六进制。
2.电路的噪声容限越大,其抗干扰能力愈强。
3.异或函数与同或函数在逻辑上互为反函数。
4.任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。
5.一个双稳态触发器可以保存1位二值信息。
6.0FH是数制中的十六进制。
7.十进制就是以阿拉伯数字为基数的计数体制。
8.码是用字母、、、表示的代码。
9.多谐振荡器的两个暂稳态转换过程是通过电容充放电来完成的。
10.模拟信号在时间上的连续变化的,幅值上也是连续取值的。
2.逻辑函数的表示方法中具有唯一性的是()。
3.下列那种是描述时序电路逻辑功能的方法()。
.逻辑方程组
.状态图
.电路图
.时序图
4.计数器按触发器动作分类,可分为()。
.加计数器
.减计数器
.同步计数器
.异步计数器
5.卡诺图化简步骤是()。
7.TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。
.悬空
.通过电阻2.7kΩ接电源
.通过电阻2.7kΩ接地
.通过电阻510Ω接地
8.分析同步时序逻辑电路的一般步骤是()。
9.逻辑代数的基本规则是()。
10.逻辑函数的化简方法有()。
1.以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路。
.奇偶校验器
.数值比较器
.七段显示译码器
2.常用码有()。
3.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑运算是()。
.与运算
.或运算
.非运算
.错误说法
4.数字系统中用来存储二进制数据的逻辑部件是()。
7.常用的码有()。
8.计算两个二进制数1010和0101的和为()。
9.下列触发器中,没有约束条件的是()。
10.组合逻辑电路消除竞争冒险的方法有()。
.修改逻辑设计
.在输出端接入缓冲电路
.后级加缓冲电路
.屏蔽输入信号的尖峰干扰
1.码就是用字母、、、表示的代码。
3.SM图中有状态框、判断框、输出框三种符号。
4.数字信号是一系列时间离散、数值也离散的信号。
5.任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。
6.4008为四位二进制超前进位全加器。
7.电路的噪声容限越大,抗干扰能力愈强。
9.门电路组成的多谐振荡器振荡周期与时间常数R无关。
10.十进制就是以阿拉伯数字为基数的计数体制。
1.在下列逻辑电路中,属于组合逻辑电路的有()。
3.设计同步时序逻辑电路的一般步骤()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。
4.下列那种是描述时序电路逻辑功能的方法()。
5.有()时序逻辑电路就被唯一地确定。
6.MOS数字集成电路与TTL数字集成电路相比突出的优点是()。
.微功耗
.高速度
.高抗干扰能力
.电源范围宽
7.构成移位寄存器可以采用的触发器为()。
8.与十进制相比二进制的优点是()。
9.目前使用的两种双极型数字集成电路是()。
10.计数器按触发器动作分类,可分为()。
1.将(133)转换为二进制数为()。
2.计算两个二进制数1010和0101,积为()。
3.利用逻辑代数的基本公式,可把任一个逻辑函数化成若干个最小项之和的形式称为()。
.最小项表达式
.综合表达式
.通用表达式
.逻辑表达式
4.任何组合逻辑电路都可以变换成为()表达式。
5.在何种输入情况下,“与非”运算结果是逻辑0()。
6.典型的集成PL(82S100)有()输入变量。
.16
.24
.48
7.二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称码。
8.常用的码有()。
9.二进制是以()为基数的计数体制。
10.用555定时器组成施密特触发器,当输入控制端O外接10V电压时,回差电压为()。
.3.33V
.5V
.6.66V
.10V
1.数字系统设计分为自下而上和自上而下的设计方法。
3.异或函数和同或函数在逻辑上互为反函数。
4.八进制数(18)8比十进制数(18)10小。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术含实验 233046 北交数字电子技术含实验在线作业一 15秋答案 数字 电子技术 实验 在线 作业 15 答案