微原复习题Word下载.docx
- 文档编号:16025647
- 上传时间:2022-11-17
- 格式:DOCX
- 页数:17
- 大小:477.61KB
微原复习题Word下载.docx
《微原复习题Word下载.docx》由会员分享,可在线阅读,更多相关《微原复习题Word下载.docx(17页珍藏版)》请在冰豆网上搜索。
5、总线按其功能可分、和三种不同类型的总线。
8086CPU用信号的下降沿在T1结束时将地址信息锁存在地址锁存器中
8086向存储器的51H单元写入一个字节的数据时,BHE为
、8086/8088在满足
件下可以响应一个外部INTR中断请求。
1.8086是多少位的微处理器?
为什么?
2.EU与BIU各自的功能是什么?
如何协同工作?
答:
EU是执行部件,主要的功能是执行指令。
BIU是总线接口部件,与片外存储器及I/O接口电路传输数据。
EU经过BIU进行片外操作数的访问,BIU为EU提供将要执行的指令。
EU与BIU可分别独立工作,当EU不需BIU提供服务时,BIU可进行填充指令队列的操作。
3.
它们的主要作用是什么?
BX、CX、DX、SP、BP、DI、SI。
AX、
SP为堆栈指针存器,BP、DI、SI在
总线接口部件设有段寄存器CS、DS、
8086/8088微处理器内部有那些寄存器,
执行部件有8个16位寄存器,AX、
BX、CX、DX一般作为通用数据寄存器。
间接寻址时作为地址寄存器或变址寄存器。
SS、ES和指令指针寄存器IP。
段寄存器存放段地址,与偏移地址共同形成存储器的物理地址。
IP的内容为下一条将要执行指令的偏移地址,与CS共同形成下
一条指令的物理地址。
4.8086对存储器的管理为什么采用分段的办法,并写出计算公式?
8086是一个16位的结构,采用分段管理办法可形成超过16位的存储器物理地址,扩大对存储器的寻址范围(1MB,20位地址)。
若不用分段方法,16位地址只能寻址64KB空间。
计算公式为:
物理地址=段基址X10H+偏移地址
5.在8086中,逻辑地址、偏移地址、物理地址分别指的是什么?
具体说明。
答:
逻辑地址是在程序中对存储器地址的一种表示方法,由段地址和段内偏移地
址两部分组成,如1234H:
0088H。
偏移地址是指段内某个存储单元相对该段首地址的差值,是一个16位的二进制代码。
物理地址是8086芯片引线送出的20位地址码,用来指出一个特定的存储单元。
6.给定一个存放数据的内存单元的偏移地址是20C0H,(DS)=0C00EH,求出
该内存单元的物理地址。
7.8086/8088为什么采用地址/数据引线复用技术?
考虑到芯片成本,8086/8088采用40条引线的封装结构。
40条引线引出8086/8088的所有信号是不够用的,采用地址/数据线复用引线方法可以解决这一矛盾,从逻辑角度,地址与数据信号不会同时出现,二者可以分时复用同一组引线。
8.8086与8088的主要区别是什么?
8086有16条数据信号引线,8088只有8条;
8086片内指令预取缓冲器深度为6字节,8088只有4字节。
9.怎样确定8086的最大或最小工作模式?
最大、最小模式产生控制信号的方法有何不同答:
引线MN/MX的逻辑状态决定8086的工作模式,MN/MX引线接高电平,
8086被设定为最小模式,MN/MX引线接低电平,8086被设定为最大模式。
最小模式下的控制信号由相关引线直接提供;
最大模式下控制信号由8288专用
芯片译码后提供,8288的输入为8086的S2〜S0三条状态信号引线提供。
10.8086被复位以后,有关寄存器的状态是什么?
微处理器从何处开始执行程
序?
标志寄存器、IP、DS、SSES和指令队列置0,CS置全1。
处理器从FFFFOH存储单元取指令并开始执行。
11.8086基本总线周期是如何组成的?
各状态中完成什么基本操作?
基本总线周期由4个时钟(CLK)周期组成,按时间顺序定义为T1、T2、T3、T4。
在T1期间8086发出访问目的地的地址信号和地址锁存选通信号ALE;
T2
期间发出读写命令信号RD、WR及其它相关信号;
T3期间完成数据的访问;
T4结束该总线周期。
12.结合8086最小模式下总线操作时序图,说明ALE、M/IO#、DT/R#、RD#、READY信号的功能。
ALE为外部地址锁存器的选通脉冲,在T1期间输出;
M/IO确定总线操作的对象是
存储器还是I/O接口电路,在T1输出;
DT/R为数据总线缓冲器的方向控制信号,在T1输出;
RD为读命令信号;
在T2输出;
READY信号为存储器或I/O接口准备好”信号,在
T3期间给出,否则8086要在T3与T4间插入Tw等待状态。
13.8086中断分哪两类?
8086可处理多少种中断?
14.8086可屏蔽中断请求输入线是什么?
可屏蔽”的涵义是什么?
可屏蔽中断请求输入线为INTR;
可屏蔽”是指该中断请求可经软件清除标志寄存器中IF位而被禁止。
15.8086的中断向量表如何组成?
作用是什么?
把内存0段中0~3FFH区域作为中断向量表的专用存储区。
该区域存放256
种中断的处理程序的入口地址,每个入口地址占用4个存储单元,分别存放入口的段地址与偏移地址。
16.8086如何响应一个可屏蔽中断请求?
简述响应过程。
当8086收到INTR的高电平信号时,在当前指令执行完且IF=1的条件下,
8086在两个总线周期中分别发出INTA有效信号;
在第二个INTA期间,8086收到中断源发来的一字节中断类型码;
8086完成保护现场的操作,CS、IP内容进入堆栈,请除IF、TF;
8086将类型码乘4后得到中断向量表的入口地址,从此地址开始读取4字节的中断处理程序的入口地址,8086从此地址开始执行程序,完成了INTR中断请求的响应过程。
17.什么是总线请求?
8086在最小工作模式下,有关总线请求的信号引脚是什么?
系统中若存在多个可控制总线的主模块时,其中之一若要使用总线进行数据传输时,需向系统请求总线的控制权,这就是一个总线请求的过程。
8086在最
小工作模式下有关总线请求的信号引脚是HOLD与HLDA。
18.简述在最小工作模式下,8086如何响应一个总线请求?
外部总线主控模块经HOLD引线向8086发出总线请求信号;
8086在每个时钟周期的上升沿采样HOLD引线;
若发现HOLD=1则在当前总线周期结束时(T4结束)发出总线请求的响应信号HLDA;
8086使地址、数据及控制总线进入高阻状态,让出总线控制权,完成响应过程。
19.在基于8086的微计算机系统中,存储器是如何组织的?
是如何与处理器总线连接的?
BHE信号起什么作用?
8086为16位处理器,可访问1M字节的存储器空间;
1M字节的存储器分为两个512K字节的存储体,命名为偶字节体和奇字节体;
偶体的数据线连接
D7~D0,体选”信号接地址线A0;
奇体的数据线连接D15~D8,体选”信号接BHE
信号;
BHE信号有效时允许访问奇体中的高字节存储单元,实现8086的低字节
访问、高字节访问及字访问。
20.从引腿信号上看,8086和8088有什么不同?
①由于8088只能传输8位数据,所以8088只有8个地址引腿兼为数据引腿;
而8086是按16位传输数据的,所以有16个地址/数据复用引腿;
②另外8086和8088的控制线引腿定义中第28和34腿也不一样,在最小模式时,8088(M/10)和8086(M/IO)的第28腿的控制信号相反,而8086的第34
腿为BHE/S7,BHE用来区分是传送字节、还是字,8088的第34腿为SS0,用
来指出状态信息,不能复用。
21.CPUS8086的微机系统中,为什么常用AD0作为低8位数据的选通信号?
在8086系统中,常将AD0作为低8位数据的选通信号,因为每当CPU和偶地址单元或偶地址端口交换数据时,在T1状态,ADo引腿传送的地址信号必定为低电平,在其他状态,则用来传送数据。
而CPU的传输特性决定了只要是和偶地址或偶地址端口交换数据,那么,CPU必定通过总线低8位(AD-AD0)传输数据。
可见,如果在总线周期的T1状态,AD0为低电平,实际上就指示了在这一总线周期中,CPU将用总线低8位和偶地址单元或偶地址端口交换数据。
然后写出该单元中的内容。
)
22.设当前SS=2010HSP=FE00HBX=3457H计算当前栈顶的物理地址为多少?
当执行PUShBX指令后,栈顶地址和栈顶2个字节单元的内容分别是什么?
(要求写出每个单元逻辑地址,答:
2FF00H
栈顶地址为:
2FEFEH
当前栈顶的物理地址为:
执行PUSHBX指令后,
栈顶2个字节单元的内容为:
2010H:
FDFEH单元内容为:
57H
FDFFH单元内容为:
34H
四微计算机中处理器与I/O设备间数据传输控制方法
若用1024X1位RAM芯片组成16KX8位的存储器,则需要个芯片,至少
需要位地址线,在地址线中有位参与片内寻址。
1.什么是中断类型码、中断向量、中断向量表?
在基于8086/8088的微机系统中,中断类型码和中断向量之间有什么关系?
处理机可处理的每种中断的编号为中断类型码。
中断向量是指中断处理程序
的入口地址,由处理机自动寻址。
中断向量表是存放所有类型中断处理程序入口地址的一个默认的内存区域。
在8086系统中,中断类型码乘4得到向量表的入口,从此处读出4字节内容即为中断向量。
2.
软件中硬件中断一般是由中断控制器提供
什么是硬件中断和软件中断?
在PC机中两者的处理过程有什么不同?
硬件中断是通过中断请求线输入电信号来请求处理机进行中断服务;
断是处理机内部识别并进行处理的中断过程。
中断类型码,处理机自动转向中断处理程序;
软件中断完全由处理机内部形成中断处理程序的入口地址并转向中断处理程序,不需外部提供信息。
3.8259A中断控制器的功能是什么?
答:
8259A中断控制器可以接受8个中断请求输入并将它们寄存。
对8个请求输入进行优先级判断,裁决出最高优先级进行处理,它可以支持多种优先级处理方式。
8259A可以对中断请求输入进行屏蔽,阻止对其进行处理。
8259A支持多种
中断结束方式。
8259A与微处理器连接方便,可提供中断请求信号及发送中断类型码。
8259A可以进行级连以便形成多于8级输入的中断控制系统。
4.8259A初始化编程过程完成那些功能?
这些功能由那些ICW设定?
初始化编程用来确定8259A的工作方式。
ICW1确定8259A工作的环境:
处理器类型、中断控制器是单片还是多片、请求信号的电特性。
ICW2用来指定
8个中断请求的类型码。
ICW3在多片系统中确定主片与从片的连接关系。
ICW4用来确定中断处理的控制方法:
中断结束方式、嵌套方式、数据线缓冲等。
5.8259A的中断屏蔽寄存器IMR
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 复习题