电子技术笔记讲解Word下载.docx
- 文档编号:15904398
- 上传时间:2022-11-16
- 格式:DOCX
- 页数:15
- 大小:431.04KB
电子技术笔记讲解Word下载.docx
《电子技术笔记讲解Word下载.docx》由会员分享,可在线阅读,更多相关《电子技术笔记讲解Word下载.docx(15页珍藏版)》请在冰豆网上搜索。
LM358的封装形式有塑封
8引线双列直插式和贴片式。
LM358主要特性如下:
1内部频率补偿
2直流电压增益高(约100dB)
3单位增益频带宽(约1MHz)
4电源电压范围宽:
单电源(3—30V);
双电源(±
1.5一±
15V)
5低功耗电流,适合于电池供电
6低输入偏流
7低输入失调电压和失调电流
8共模输入电压范围宽,包括接地
9差模输入电压范围宽,等于电源电压范围
10输出电压摆幅大(0至Vcc-1.5V)
2、555
3、4011
4、4012
5、4013
6、4016
7、40175
8、4027
9、40192
10、40193
11、40194
12、4069
13、4547
14、0809
15、0832
16、16C54C
三、数字电子技术与模拟电子技术
数字电路:
被处理的信号不是连续变化的,仅为信号的高低之分,有无之分。
电路特点:
被处理的信号是二进制数字信号。
数字电路的晶体管工作在开关状态。
只有饱和和截止两种状态。
数字电路的输入与输出有着一定的逻辑运算关系。
模电:
被处理的信号在时间上是连续变化的。
压力信号、温度高低。
运算放大器为基本单元电路
电平的概念:
通俗的讲以直流电0V作为基准值,量得出电压称高电平,用“1”表示或用VDD表示。
量不出电压为低电平,用“0”表示或用VSS表示。
1、输入极,输入阻抗高,能减小零点漂移,抑制抗干扰能力。
长采用差动放大电路。
它有同相和反相两种输入端。
2、输出极,内阻小输出电阻小。
带负荷能力强。
能输出足够大的电压和电路。
3、偏置电路,为各级提供合适的偏置电流。
决定各级静态工作点。
集成运算放大电路
1、741
双运放
运算发大器两种应用方式
1、线性应用:
指运算发大器工作在特定的线性放大区域内部,三极管工作在放大区,输入与输出是线性关系。
如反相比例,同相比例放大。
加减、差动、积分。
2、非线性应用:
运算放大器工作在非线性区域,内部三极管工作在饱和和截止两个区域,输入和输出非线性关系。
如比较器、波形转换、波形发生。
3、判断放大器工作的依据。
电路是否具有很深的负反馈。
有—-线性关系。
没有----非线性关系。
五、PID运算电路
P---比例
I---积分
D—微分
六、PID调节器
运算放大器非线性应用
1、电平比较器
2、同相输入过零比较
输入大于0,输出+输入小于0,输出—
2、反相输入过零比较
UR的作用在X轴左右移动
滞回特性比较器
实训题二,
方案一
Ui>3.8V输出+UDD,Ui<3V输出-UDD
同相输入
(通常把滞回特性比较器两个反转点的差值称为“回差”用△U表示。
令R1和R2的比值称为k。
两个翻转点的平均值为UR′)
△U=2Uz/k
△U=3.8-3=0.8V
0.8=2×
11÷
k
k=22÷
0.8
k=27.5
令R1/R2=k
取R2=10K
则R1=R2×
R1=10×
27.5
R1=275K
UR′=(3+3.8)/2
=3.4
UR′=UR*(K+1)/k
=3.4/[(27.5+1)/27.5]
=3.28V
方案二
Ui>4V输出-UDD,Ui<1V输出+UDD
反相输入
ΔU=2Uz/(k+1)
ΔU=4-2=2V
ΔU=2×
(k+1)
k=2×
2-1
k=10
取R2=10kΩ
=10×
10
=100kΩ
UR′=UR×
k÷
(k+1)
UR′=(4+2)÷
2=3
UR=UR′÷
[k(k+1)÷
(k+1)]
=3÷
[10÷
(10+1)]
=3.3V
运算发大器波形产生与应用
运算发大器使用注意事项
555定时器
编辑
555定时器是一种模拟和数字功能相结合的中规模集成器件。
一般用双极型(TTL)工艺制作的称为555,用互补金属氧化物(CMOS)工艺制作的称为7555,除单定时器外,还有对应的双定时器556/7556。
555定时器的电源电压范围宽,可在4.5V~16V工作,7555可在3~18V工作,输出驱动电流约为200mA,因而其输出可与TTL、CMOS或者模拟电路电平兼容。
1简介
2发展
3应用
4实例
单稳态电路
多谐振荡器
应用电路
5设计
6引脚
7用途
8衍生芯片
555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。
它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。
555定时器的内部电路框图如右图所示。
它内部包括两个电压比较器,三个等值串联电阻,一个RS触发器,一个放电管T及功率输出级。
它提供两个基准电压VCC/3和2VCC/3
555定时器的功能主要由两个比较器决定。
两个比较器的输出电压控制RS触发器和放电管的状态。
在电源与地之间加上电压,当5脚悬空时,则电压比较器C1的反相输入端的电压为2VCC/3,C2的同相输入端的电压为VCC/3。
若触发输入端TR的电压小于VCC/3,则比较器C2的输出为0,可使RS触发器置1,使输出端OUT=1。
如果阈值输入端TH的电压大于2VCC/3,同时TR端的电压大于VCC/3,则C1的输出为0,C2的输出为1,可将RS触发器置0,使输出为0电平。
它的各个引脚功能如下:
1脚:
外接电源负端VSS或接地,一般情况下接地。
2脚:
低触发端
3脚:
输出端Vo
4脚:
是直接清零端。
当此端接低电平,则时基电路不工作,此时不论TR、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。
5脚:
VC为控制电压端。
若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰。
6脚:
TH高触发端。
7脚:
放电端。
该端与放电管集电极相连,用做定时器时电容的放电。
8脚:
外接电源VCC,双极型时基电路VCC的范围是4.5~16V,CMOS型时基电路VCC的范围为3~18V。
一般用5V。
在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为的情况下,555时基电路的功能表如表6—1示。
表6—1555定时器的功能表
清零端
高触发端TH
低触发端TL
Q
放电管T
功能
×
导通
直接清零
1
x
保持上一状态
截止
置1
清零
40194四位双向移位寄存器40194为4位通用移位寄存器,具有并行输入/并行输出,左移、右移等功能。
40194的工作模式由两个模式选择输入端SELECT0和SELECT1确定,当处于SELECT0=SELECT1=“1”时,并行输入端在时钟上升沿并行数据输入端。
D0~D3的数据置入4位寄存器中并由Q端输出。
进行左移或右移操作时,SHIFTRIGHTIN和SHIFTLEFTIN端上的数据在时钟上升沿分别串行移入寄存器中,当/RESET为低电平时,输出全零状态
引出S1S000保持不变01实行右移10实行左移11运行置数R清零;
低电平有效
40192------十进制同步加/减计数器(有预置端,双时钟)简要说明:
40192为可预置BCD可逆计数器,其内部主要由四位D型触发器组成,与一般计数器不同之处在于加计数器和减计数器分别由两个时钟输入端。
40192具有复位CR、置数控制/LD、并行数据D0~D3、加计数时钟CPu、减计数时钟CPD等输入,当CR为高电平时,计数器置零。
当/LD为低电平时,进行预置数操作,D0~D3上的数据置入计数器中,计数操作由两个时钟输入控制。
当CPD=“1”时,在CPu上跳变时计数器加1计数;
当CPu=“1”时,在CPD上跳变计数器减1计数。
除四个Q输出外,40192还有一个进位输出/CO和一个借位输出/BO,/CO和/BO一般为高电平,只有在加计数模式,当计数器达到最大状态时,/CO输出一个宽度为半个时钟周期的负脉冲,在减计数模式,当计数器全为零时,/BO输出一个宽度为半个时钟周期的负脉冲。
引出端符号:
CR清除端;
CPD减计数时钟输入端;
CPu加计数时钟输入端;
D0~D3并行数据输入端;
Q0~Q3计数器输出端;
/BO借位输出端;
/CO进位输出端VDD正电源;
Vss地
CD40174,CD40175中文资料CD40174/CC40174由六个相同的D型触发器组成(CD40175/CC40175由四个相同的D型触发器)。
具有相互独立的数据输入端、公共的CP和CR输入端,在时钟上升沿数据传送到Q输出端。
CR为低电平时,触发器同时复位。
CD40174CD40175引脚图CD40174引脚功能:
346111314数据输入端257101215数据输入端1消除端9时钟输入端16电源正8接地CD40174,CD40175真值表功能:
Inputs输入Outputs输出ClearClockDQQ(Note1)LXXLHH↑HHLH↑LLHHHXNCl
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子技术 笔记 讲解