数字电子技术试卷试题答案汇总Word格式.doc
- 文档编号:14566678
- 上传时间:2022-10-23
- 格式:DOC
- 页数:68
- 大小:11.62MB
数字电子技术试卷试题答案汇总Word格式.doc
《数字电子技术试卷试题答案汇总Word格式.doc》由会员分享,可在线阅读,更多相关《数字电子技术试卷试题答案汇总Word格式.doc(68页珍藏版)》请在冰豆网上搜索。
A、Y=B、Y处于悬浮状态C、Y=
4、下列图中的逻辑关系正确的是(A)
A.Y=B.Y=C.Y=
5、下列说法正确的是(A)
A、主从JK触发器没有空翻现象B、JK之间有约束
C、主从JK触发器的特性方程是CP上升沿有效。
6、下列说法正确的是(C)
A、同步触发器没有空翻现象B、同步触发器能用于组成计数器、移位寄存器。
C、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是(A)
A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制
8、下列说法是正确的是(A)
A、施密特触发器的回差电压ΔU=UT+-UT-B、施密特触发器的回差电压越大,电路的抗干扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强
9、下列说法正确的是(C)
A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态
C、多谐振荡器有两个暂稳态
10、下列说法正确的是(A)
A、555定时器在工作时清零端应接高电平
B、555定时器在工作时清零端应接低电平
C、555定时器没有清零端
三、判断题(每题1分,共10分)
1、A+AB=A+B(错)
2、当输入9个信号时,需要3位的二进制代码输出。
(错)
3、单稳态触发器它有一个稳态和一个暂稳态。
(对)
4、施密特触发器有两个稳态。
(对)
5、多谐振荡器有两个稳态。
(错)
6、D/A转换器是将模拟量转换成数字量。
(错)
7、A/D转换器是将数字量转换成模拟量。
8、主从JK触发器在CP=1期间,存在一次性变化。
(对)
9、主从RS触发器在CP=1期间,R、S之间不存在约束。
(错)
10、所有的触发器都存在空翻现象。
(错)
四、化简逻辑函数(每题5分,共10分)
1、
2、Y(A,B,C,)=∑m(0,1,2,3,4,6,8,9,10,11,14)
五、画波形图(每题5分,共10分)
2、
六、设计题(每题10分,共20分)
1、某车间有A、B、C、D四台发电机,今要求
(1)A必须开机
(2)其他三台电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。
试用与非门完成此电路。
2、试用CT74LS160的异步清零功能构成24进制的计数器。
七、数制转换(10分)
(156)10=(10011100)2=(234)8=(9C)16
(111000.11)2=(58.75)10=(70.6)8
八、分析题(10分)
由555定时器组成的多谐振荡器。
已知VDD=12V、C=0.1μF、R1=15KΩ、R2=22KΩ。
试求:
(1)多谐振荡器的振荡频率。
(2)画出的uc和uo波形。
一、填空题
1、与运算、或运算、非运算。
2、代入规则、反演规则、对偶规则。
3、公式法、卡诺图法。
4、=
5、关闭、高电平、开通、低电平。
6、记忆
7、代数方法、卡诺图法。
8、两个稳态、Qn+1=S+RQn
RS=0(约束条件)(CP下降沿)
(CP下降沿)
Qn+1=D(CP上升沿)
二、选择题
1、C2、C3、A4、A5、A
6、C7、A8、A9、C10、A
三、判断题
1、ⅹ2、ⅹ3、√4、√5、ⅹ
6、ⅹ7、ⅹ8、√9、ⅹ10、ⅹ
四、化简逻辑函数
五、画波形图
1、
六、设计题
七、数制转换
(156)10=(10011100)2=(234)8=(9C)16
(111000.11)2=(56.75)10=(70.6)8
八、分析题
T=0.7(R1+2R2)C=0.7×
(15+2×
22)×
0.1=4.13s
《数字电子技术》试卷
姓名:
_________班级:
__________考号:
___________成绩:
____________
本试卷共6页,满分100分;
考试时间:
90分钟;
考试方式:
闭卷
题号
一
二
三
四
(1)
四
(2)
四(3)
四(4)
总分
得分
一、填空题(每空1分,共20分)
1.
有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数()。
2.三态门电路的输出有高电平、低电平和(高阻态)3种状态。
3.TTL与非门多余的输入端应接(高电平或悬空)。
4.TTL集成JK触发器正常工作时,其和端应接(高)电平。
5.已知某函数,该函数的反函数=()。
6.如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。
7.典型的TTL与非门电路使用的电路为电源电压为(5)V,其输出高电平为(3.6)V,输出低电平为(0.35)V,CMOS电路的电源电压为(3~18)V。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出应为(10111111)。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有(11)根地址线,有(16)根数据读出线。
10.两片中规模集成电路10进制计数器串联后,最大计数容量为(100)位。
11.下图所示电路中,Y1=
A
B
Y1
Y2
Y3
(A’B);
Y2=(AB+A’B’);
Y3=(AB’)。
12.某计数器的输出波形如图1所示,该计数器是(5)进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为(低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)
(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)
函数F(A,B,C)=AB+BC+AC的最小项表达式为(A)。
A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)
C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)
2.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出的值是(C)。
A.111B.010C.000D.101
3.十六路数据选择器的地址输入(选择控制)端有(C)个。
A.16B.2C.4D.8
4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(A)。
A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000
C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是(C)。
A.11111101B.10111111C.11110111D.11111111
6.一只四输入端或非门,使其输出为1的输入变量取值组合有(A)种。
A.15
B.8C.7
D.1
7.随机存取存储器具有(A)功能。
A.读/写B.无读/写C.只读D.只写
8.N个触发器可以构成最大计数长度(进制数)为(
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 试卷 试题答案 汇总