存储器--练习题.doc
- 文档编号:1413474
- 上传时间:2022-10-22
- 格式:DOC
- 页数:4
- 大小:56KB
存储器--练习题.doc
《存储器--练习题.doc》由会员分享,可在线阅读,更多相关《存储器--练习题.doc(4页珍藏版)》请在冰豆网上搜索。
第四章存储器
练习题
1.现有一64K×2位的存储器芯片,欲设计具有同样存储容量的存储器,应如何安排地址线和数据线引脚的数目,使两者之和最小。
并说明有几种解答。
2.已知某8位机的主存采用半导体存储器,地址码为18位,采用4K×4位的SRAM芯片组成该机所允许的最大主存空间,并选用模块条形式,问:
(1)若每个模块条为32K×8位,共需几个模块条?
(2)每个模块条内有多少片RAM芯片?
(3)主存共需多少RAM芯片?
CPU需使用几根地址线来选择各模块?
使用何种译码器?
3.用16K×16位的SRAM芯片构成64K×32位的存储器。
要求画出该存储器的组成逻辑框图。
4.设有一个具有20位地址和32位字长的存储器,问:
(1)该存储器能存储多少个字节的信息?
(2)如果存储器由512k×8位的SRAM芯片组成,需多少片?
(3)需多少位地址作芯片选择?
5.有一个1024K×32位的存储器,由128K×8位的DRAM构成。
问:
(1)总共需要多少DRAM芯片
(2)采用异步刷新,如果单元刷新间隔不超过8ms,则刷新信号周期是多少?
答案:
1.设地址线x根,数据线y根,则
2x·y=64K×2
若y=1x=17
y=2x=16
y=4x=15
y=8x=14
因此,当数据线为1或2时,引脚之和为18
共有2种解答
2.(218×8)/(32k×8)=8,故需8个模块
(32k×8)/(4k×4)=16,故需16片芯片
共需8×16=128片芯片
为了选择各模块,需使用3:
8译码器
即3根地址线选择模条。
3.所需芯片总数(64K×32)÷(16K×16)=8片因此存储器可分为4个模块,每个模块16K×32位,各模块通过A15、A14进行2:
4译码
4.解:
(1)应为32位字长为4B,220=1M=1024K,存储器容量为220×4B=4MB,可存储4M字节的信息
(2)SRAM芯片容量为512K×8位=512KB=0.5MB
所需芯片数目为:
4MB÷0.5MB=8片
(3)因为219=512K,即芯片片内地址线19位,存储器容量为1M,地址线为20位,故需1位地址线作芯片片选选择(CS),用A19选第1个模块,用A19选第2个模块。
5.
(1)DRAM芯片容量为128K×8位=128KB
存储器容量为1024K×32位=1024K×4B=4096KB
所需芯片数4096KB÷128KB=32片
(2)对于128K×8位的DRAM片子,选择一行地址进行刷新,取刷新地址A8—A0,则8ms内进行512个周期的刷新。
按此周期数,512×4096=128KB,对一行上的4096个存储元同时进行刷新。
采用异步刷新方式刷新信号的周期为8ms÷512=15.6μs
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 存储器 练习题