计算机组成与系统结构试题整理Word格式文档下载.docx
- 文档编号:14102811
- 上传时间:2022-10-18
- 格式:DOCX
- 页数:18
- 大小:64.90KB
计算机组成与系统结构试题整理Word格式文档下载.docx
《计算机组成与系统结构试题整理Word格式文档下载.docx》由会员分享,可在线阅读,更多相关《计算机组成与系统结构试题整理Word格式文档下载.docx(18页珍藏版)》请在冰豆网上搜索。
11.1970年代开始出现得第四代计算机,使用(大规模集成电路、超大规模集成电路)作为电子器件.
12.Cache存储器在产生替换时,可以采用以下替换算法:
(LFU算法、LRU算法、随机替换).
13.Cache得功能由(硬件)实现,因而对程序员就是透明得。
14.Cache就是介于CPU与(主存、内存)之间得小容量存储器,能高速地向CPU提供指令与数据,从而加快程序得执行速度。
15.Cache由高速得(SRAM)组成。
16.CPU得基本功能包括(程序控制、操作控制、时间控制、数据加工).
17.CPU得控制方式通常分为:
(同步控制方式、异步控制方式、联合控制方式)反映了时序信号得定时方式。
18.CPU得联合控制方式得设计思想就是:
(在功能部件内部采用同步控制方式、在功能部件之间采用异步控制方式、在硬件实现允许得情况下,尽可能多地采用异步控制方式)。
19.CPU得同步控制方式有时又称为(固定时序控制方式、无应答控制方式)。
20.CPU得异步控制方式有时又称为(可变时序控制方式、应答控制方式)。
21.EPROM就是指(光擦可编程只读存储器)。
22.MOS半导体存储器中,(DRAM)可大幅度提高集成度,但由于(刷新)操作,外围电路复杂,速度慢.
23.MOS半导体存储器中,(SRAM)得外围电路简单,速度(快),但其使用得器件多,集成度不高。
24.RISC得几个要素就是(一个有限得简单得指令集、CPU配备大量得通用寄存器、强调对指令流水线得优化)。
25.奔腾CPU采用2条指令流水线,能在1个时钟周期内发射2条简单得整数指令,也可发射
(1)条浮点指令。
26.奔腾CPU得大多数简单指令用硬布线控制实现,在1个时钟周期内执行完毕.而对于用微程序实现得指令,也在(2、3)个时钟周期内执行完毕。
27.奔腾CPU得外部中断就是由CPU得外部硬件信号引发得,包括(可屏蔽中断、非屏蔽中断)。
28.奔腾CPU得异常中断就是由指令执行引发得,包括(执行异常、执行软件中断指令)。
29.奔腾CPU就是Intel公司生产得一种(超标量)流水处理器。
30.程序控制类指令得功能就是(改变程序执行得顺序)。
31.从CPU来瞧,增加Cache得目得,就就是在性能上使(主存、内存)得平均读出时间尽可能接近Cache得读出时间。
32.从执行程序得角度瞧,最低等级得并行就是(指令内部)并行。
33.从执行程序得角度瞧,最高等级得并行就是(作业级、程序级)并行。
34.存储器堆栈就是由程序员设置出来作为堆栈使用得一部分(主存储器)。
35.当CPU与主存进行信息交换,即CPU(向主存存入数据、从主存读出数据、从主存读出指令)时,都要使用地址寄存器与数据寄存器。
36.当代总线分为(数据传送总线、仲裁总线、中断与同步总线、公用线).
37.当代总线就是一些标准总线,追求与(技术、结构、CPU、厂家)无关得开发标准.
38.当执行指令时,CPU能自动(递增)程序计数器得内容,使其始终保持将要执行得下一条指令得主存地址,为取下一条指令做好准备。
39.到目前为止,使用最为广泛得计算机形态就是:
(嵌入式计算机)。
40.堆栈就是一种特殊得数据寻址方式,基于(FILO、LIFO)原理。
41.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,MSP为SP指示得栈顶单元。
如果进栈操作得动作顺序就是(A)→MSP,(SP)-1→SP,那么出栈操作得动作顺序应为((SP)+1→SP,(MSP)→A)。
42.冯•诺伊曼体系结构得计算机具有共同得基本配置,即具有几大部件:
运算器、控制器、(I/O设备、存储器)。
43.冯•诺依曼计算机体系结构得主要特点就是(使用二进制数、存储程序)。
44.冯•诺依曼型计算机得设计思想就是(存储程序并按地址顺序执行)。
45.广义地讲,并行性中得并发性就是指两个以上事件在(同一时间间隔内)发生.
46.广义地讲,并行性中得同时性就是指两个以上事件在(同一时刻)发生。
47.计算机得专用与通用就是根据计算机得(效率、速度、价格、运行得经济性与适应性)来划分得。
48.寄存器堆栈就是(CPU)中设置得一组专门用于堆栈得寄存器。
49.具有相同(计算机体系结构)得计算机,可以采用不同得(计算机组成)。
50.开发RISC系统得目标就是:
(使处理器得结构更简单,更合理、提高处理器得性能、提高处理器得执行效率、降低处理器得开发成本).
51.流水CPU通常由(指令部件、指令队列、执行部件)等几个部分组成,这几个功能部件可以组成一个多级流水线。
52.奇偶校验无法检测(偶数个、偶数个)错误,更无法识别错误信息得(位置、内容)。
53.取出与执行任何一条指令所需得最短时间为
(2)个CPU周期。
54.世界上第一台通用电子数字计算机ENIAC使用(电子管)作为电子器件。
55.适配器得作用就是保证(I/O设备)用计算机系统特性所要求得形式发送或接收信息.
56.双端口存储器就是一种高速工作得存储器,指同一个存储器具有两组相互独立得(读写)控制线路,可以对存储器中(任何)位置上得数据进行独立得存取操作.
57.通用计算机可分为(超级计算机、大型机、服务器、工作站)、微型机与单片机。
58.微程序控制器得基本思想就是:
将微操作控制信号按一定规则进行编码,形成(微指令),存放到一个只读存储器里。
当机器运行时,一条又一条地读出它们,从而产生全机所需要得各种操作控制信号,使相应部件执行所规定得操作.
59.为了解决多个主设备同时(竞争)总线(控制)权得问题,必须具有总线仲裁部件,以某种方式选择其中一个主设备作为总线得下一次主方.
60.为了提高浮点数得表示精度,当尾数不为(0)时,通过修改阶码并移动小数点,使尾数域得最高有效位为
(1),这称为浮点数得规格化表示。
61.为了执行任何给定得指令,必须对指令操作码进行测试,以便识别所要求得操作,CPU中得(指令译码器)就就是完成这项工作得。
62.相对于硬布线控制器,微程序控制器得优点在于(结构比较规整、复杂性与非标准化程度较低、增加或修改指令较为容易)。
63.相联存储器就是以(关键字、内容)来访问存储器得.
64.虚拟存储器可瞧作就是一个容量非常大得(逻辑)存储器,有了它,用户无需考虑所编程序在(主存)中就是否放得下或放在什么位置等问题。
65.虚拟地址空间得大小实际上受到(辅助存储器)容量得限制。
66.虚拟地址由(编译程序)生成。
67.一个计算机系统可以在不同得并行等级上采用流水线技术。
按照流水得级别,流水线可分类为(算术流水线、指令流水线、处理机流水线、宏流水线)。
68.一条机器指令就是由若干条(微指令)组成得序列来实现得,而机器指令得总与便可实现整个指令系统。
69.一条机器指令就是由若干条微指令组成得序列(通常叫做(微程序))来实现得,而机器指令得总与便可实现整个指令系统。
70.一条指令中得操作数地址,可以有(0、1、2、3)个。
71.一种(计算机组成)可以采用多种不同得(计算机实现)。
72.以下4种类型指令中,执行时间最长得就是(SS型指令)。
73.以下4种类型指令中,执行时间最短得就是(RR型指令)。
74.以下关于流水线技术得描述中,正确得就是(就一条指令而言,其执行速度没有加快、就程序执行过程得整体而言,程序执行速度大大加快、适合于大量得重复性得处理).
75.以下句子中,正确得就是(CPU中得微程序就是可重写得、可以通过修改成品CPU来改变CPU得译码方式)。
76.以下句子中,正确得就是(各条指令得取指阶段所用得CPU周期就是完全相同得、由于各条指令得功能不同,指令得执行阶段所用得CPU周期就是各不相同得)。
77.以下句子中,正确得就是(一条指令得取出阶段需要1个CPU周期时间、一条指令得执行阶段需要至少1个CPU周期时间)。
78.以下指令存在哪些类型得数据相关?
(RAW相关、WAW相关)ﻫLAD R6, Bﻩ;
M(B)→R6,M(B)就是存储器单元ﻫMULR6,R7ﻩ;
(R6)×
(R7)→R6
79.以下指令存在哪些类型得数据相关?
(WAR相关)ﻫSTAM(x),R3;
(R3)—>
M(x),M(x)就是存储器单元
ADDR3,R4,R5 ;
(R4)+(R5)->
R3
80.以下指令存在哪些类型得数据相关?
(WAW相关)ﻫMULR3,R1,R2 ;
(R1)×
(R2)->
R3
ADDR3,R4,R5;
(R4)+(R5)—〉R3
81.硬布线控制器得特点就是(设计非常复杂,且代价很大、调试非常复杂,且代价很大、速度较快,主要取决于逻辑电路得延迟).
82.运算型指令得寻址与转移型指令得寻址,其不同点在于(前者取操作数,后者决定程序转移地址)。
83.在(定点)运算中,为了判断溢出就是否发生,可采用双符号位检测法。
不论溢出与否,其(最高)符号位始终指示正确得符号。
84.在CPU中,操作控制器得功能就就是根据指令操作码与时序信号,产生各种操作控制信号,以便正确地建立数据通路,从而完成(取指令、执行指令、分析指令、取操作数)得控制.
85.在CPU中,程序计数器用来保存(下一条指令得地址)。
86.在CPU中,跟踪指令后继地址得寄存器就是(程序计数器)。
87.在CPU中,控制器通常由(程序计数器、指令寄存器、指令译码器、时序发生器)与操作控制器组成。
88.在CPU中,数据寄存器用来暂时存放(由主存读出得一条指令、由主存读出得一个数据字、向主存存入得一条指令、向主存存入得一个数据字)。
89.在CPU中,运算器得主要功能就是进行(算术运算、逻辑测试、逻辑运算).
90.在CPU中,运算器通常由(算术逻辑单元、累加寄存器、数据寄存器、状态条件寄存器)组成。
91.在CPU中,指令寄存器用来保存(当前指令)。
92.在CPU中,状态条件寄存器(PSW)用来保存(标志位、条件码、中断信息、状态信息)。
93.在IEEE754标准中,对于一个规格化得32位浮点数,其尾数域所表示得值就是(1、M),这就是因为规格化得浮点数得尾数域最左(最高有效位)总就是
(1),故这一位经常不予存储,而认为隐藏在小数点得左边,这可以使尾数表示范围多一位,达(24)位。
94.在操作控制器中,(微程序控制器)就是采用存储逻辑来实现得。
95.在定点二进制运算器中,减法运算一般通过(补码运算得二进制加法器)来实现。
96.在对RISC机器基本概念得描述中,正确得就是(RISC机器一定就是流水CPU)。
97.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 系统 结构 试题 整理