计算机组成原理存储器11说课讲解Word下载.docx
- 文档编号:14074433
- 上传时间:2022-10-18
- 格式:DOCX
- 页数:31
- 大小:31.27KB
计算机组成原理存储器11说课讲解Word下载.docx
《计算机组成原理存储器11说课讲解Word下载.docx》由会员分享,可在线阅读,更多相关《计算机组成原理存储器11说课讲解Word下载.docx(31页珍藏版)》请在冰豆网上搜索。
4
静态RAM利用()。
A、电容存储信息
B、触发器存储信息
C、门电路存储信息
D、读电流存储信息
正确答案B
5
关于计算机中存储容量单位的叙述,其中错误的是()。
A、最小的计量单位为位(bit),表示一位“0”或“1”
B、最基本的计量单位是字节(Byte),一个字节等于8b
C、一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍
D、主存容量为1KB,其含义是主存中能存放1024个字节的二进制信息
6
若CPU的地址线为16根,则能够直接访问的存储区最大容量为()。
A、1M
B、640K
C、64K
D、384K
正确答案C
7
由2K×
4的芯片组成容量为4KB的存储器需要()片这样的存储芯片。
A、2
B、4
C、8
D、16
正确答案B
8
下面什么存储器是目前已被淘汰的存储器。
A、半导体存储器
B、磁表面存储器
C、磁芯存储器
D、光盘存储器
9
下列几种存储器中,()是易失性存储器。
A、cache
B、EPROM
C、FlashMemory
D、CD-ROM
10
下面关于半导体存储器组织叙述中,错误的是什么。
A、存储器的核心部分是存储体,由若干存储单元构成B、存储单元由若干存放0和1的存储元件构成C、一个存储单元有一个编号,就是存储单元地址D、同一个存储器中,每个存储单元的宽度可以不同
11
在主存和CPU之间增加Cache的目的是什么。
A、扩大主存的容量
B、增加CPU中通用寄存器的数量
C、解决CPU和主存之间的速度匹配
D、代替CPU中的寄存器工作
12
下列关于闪存(FlashMemory)的叙述中,错误的是()。
A、信息可读可写,并且读、写速度一样快
B、存储元由MOS管组成,是一种半导体存储器
C、掉电后信息不丢失,是一种非易失性存储器
D、采用随机访问方式,可替代计算机外部存储器
13
某一DRAM芯片其容量为16K×
1,该芯片地址线与数据线的最小引脚数目应为()。
A、8
B、12
C、10
D、15
14
在下列存储器中,存取时间的长短与信息所在的位置有关的是()。
A、主存
B、高速缓存
C、磁带
D、固存
15
若SRAM芯片的容量为1024*4位,则地址和数据引脚的数目分别是什么。
A、10,4B、5,4C、10,8D、5,8
16
在表示存储器容量时,1K×
8表示()(1.2分)
A、有1000个存储单元,每个单元为8bit
B、存储器中有8000个存储器单元
C、有1k个存储器单元,每个单元可存一个字节
D、访问时需要20位地址线
17
已知单个存储体的存储周期为110ns,总线传输周期为10ns,则当采用低位交叉编址的多模块存储器时,存储体数应什么。
A、小于11
B、等于11
C、大于11
D、大于等于11
正确答案D
18
某32位计算机的Cache容量为16KB,Cache行的大小为16B,若主存与Cache地址映像采用直接映像方式,则主存地址为0x1234E8F8的单元装入Cache的地址是什么。
A、00010001001101
B、010*********
C、10100011111000
D、11010011101000
19
一个四体并行低位交叉存储器,每个模块的容量是64K*32位,存取周期为200ns,在下述说法中什么是正确的。
A、在200ns内,存储器能向CPU提供256位二进制信息
B、在200ns内,存储器能向CPU提供128位二进制信息
C、在50ns内,存储器能向CPU提供32位二进制信息
D、以上都不对
20
主存和硬盘构成三级存储系统,则CPU访问该存储系统时发送的地址是什么。
A、高速缓存地址
B、虚拟地址
C、主存物理地址
D、磁盘地址
21
地址总线A15(高位)~A0(低位),用4K×
4的存储芯片组成16KB存储器,则加至各存储芯片上的地址线是()。
A、A15~A0
B、A9~A0
C、A11~A0
D、A15~A4
22
假定主存按字节编址,Cache共有64行,采用直接映射方式,主存块大小为32字节,所有编号从0开始。
问主存地址为3000的单元的所在主存块对应Cache行号是什么。
A、13B、26C、29D、58
23
下列存储器中,()速度最快。
A、硬盘
B、光盘
C、磁带
D、半导体存储器
24
用1位奇偶校验能检测出1位错误的百分比为()。
A、0%
B、100%
C、50%
D、无法计算
25
动态半导体存储器的特点是( )。
A、在工作中存储器内容会产生变化
B、每次读出后,需要根据原存内容重新写入一遍
C、每隔一定时间,需要根据原存内容重新写入一遍
D、在工作中需要动态地改变访存地址
26
下列存储器中,CPU不能直接访问的是()。
A、硬盘B、内存C、CacheD、寄存器
27
需要定时刷新的半导体存储器芯片是什么。
A、SRAM
B、DRAM
C、EPROM
D、FlashMemory
28
若计算机字长16位,主存地址空间大小是64KB,按字节编址,则主存寻址范围是什么。
A、0~64K-1
B、0~32K-1
C、0~64KB-1
D、0~32KB-1
29
组相联映象和全相联映象通常适合于( )。
A、小容量Cache
B、大容量Cache
C、小容量ROM
D、大容量ROM
30
表示主存容量,通常以()为单位。
A、数据块数
B、字节数
C、扇区数
D、记录项数
31
有一主存-cache层次的存储器,其主存容量为1MB,cache容量为16KB,每字块有8个字,每字32位,采用直接映像方式,若主存地址为35301H,且CPU访问cache命中,则在cache的第什么(十进制表示)字块中(cache起始字块为第0字块)。
A、152
B、153
C、154
D、151
32
下列各类存储器中,不采用随机存取方式的是(1.2分)
A、EPROM
B、CDROM
C、DRAM
D、SRAM
33
一般来讲,直接映象常用在( )。
A、小容量高速Cache
B、大容量高速Cache
C、小容量低速Cache
D、大容量低速Cache
34
在cache存储器系统中,当程序正在执行时,由什么完成地址变换。
A、程序员
B、硬件
C、硬件和软件
D、操作系统
35
假定用若干个16K*8位的存储器芯片组成一个64K*8位的存储器,芯片内各单元交叉编址,则地址BFFFH所在的芯片的最小地址为()。
A、0000H
B、0001H
C、0002H
D、0003H
36
假定用若干个16K*1位的存储器芯片组成一个64K*8位的存储器,芯片内各单元连续编址,则地址BFF0H所在的芯片的最小地址为什么。
A、4000H
B、6000H
C、8000H
D、A000H
37
计算机主存储器中存放信息的部件是()(1.2分)
A、地址寄存器
B、读写线路
C、存储体
D、地址译码线路
38
用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
B、3
C、4
D、5
39
以下关于校验码的叙述中,正确的是()。
Ⅰ.校验码的码距必须大于2
Ⅱ.校验码的码距越大,检.纠错能力越强
Ⅲ.增加奇偶校验位的位数,可以提高奇偶校验的正确性
Ⅳ.采用奇偶校验可检测出一位数据错误的位置并加以纠正
Ⅴ.采用海明校验可检测出一位数据错误的位置并加以纠正
Ⅵ.CRC码通过除法运算来建立数据和校验位之间的约定的。
A、Ⅰ、Ⅲ、Ⅴ
B、Ⅱ、Ⅳ、Ⅵ C、Ⅰ、Ⅴ、ⅥD、Ⅱ、Ⅴ、Ⅵ
40
半导体静态存储器SRAM的存储原理是( )。
A、依靠双稳态电路
B、依靠定时刷新
C、依靠读后再生
D、信息不再变化
41
某计算机系统,其操作系统保存在硬盘上,其内存储器应该采用什么。
A、RAM
B、ROM
C、RAM和ROM
D、都不对
42
假定下列字符编码中含有奇偶校验位,但没有发生数据错误,那么采用奇校验的字符编码是()。
A、01010011
B、01100110
C、10110000
D、00110101
43
计算机的存储器采用分级方式是为了什么。
A、方便编程
B、解决容量、速度、价格三者之间的矛盾
C、保存大量数据方便
D、操作方便
44
动态存储器的特点是( )。
A、工作中存储内容会产生变化
B、工作中需要动态改变访存地址
C、工作中需要动态地改变供电电压
D、需要定期刷新每个存储单元中存储的信息
45
4片16K×
8位的存储芯片可以设计成什么容量的存储器。
Ⅰ.64K×
8位Ⅱ.32K×
4位Ⅲ.32K×
16位Ⅳ.16K×
32位(1.2分)
A、Ⅰ、Ⅱ
B、Ⅱ、Ⅲ
C、Ⅰ、Ⅲ
D、Ⅰ、Ⅲ、Ⅳ
正确答案
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 存储器 11 讲解